d8b08d8e2ea8f01f782341752018ec7ca7c06bbc
[oota-llvm.git] / lib / Target / ARM / ARMISelLowering.cpp
1 //===-- ARMISelLowering.cpp - ARM DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that ARM uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "arm-isel"
16 #include "ARM.h"
17 #include "ARMAddressingModes.h"
18 #include "ARMConstantPoolValue.h"
19 #include "ARMISelLowering.h"
20 #include "ARMMachineFunctionInfo.h"
21 #include "ARMPerfectShuffle.h"
22 #include "ARMRegisterInfo.h"
23 #include "ARMSubtarget.h"
24 #include "ARMTargetMachine.h"
25 #include "ARMTargetObjectFile.h"
26 #include "llvm/CallingConv.h"
27 #include "llvm/Constants.h"
28 #include "llvm/Function.h"
29 #include "llvm/GlobalValue.h"
30 #include "llvm/Instruction.h"
31 #include "llvm/Intrinsics.h"
32 #include "llvm/Type.h"
33 #include "llvm/CodeGen/CallingConvLower.h"
34 #include "llvm/CodeGen/MachineBasicBlock.h"
35 #include "llvm/CodeGen/MachineFrameInfo.h"
36 #include "llvm/CodeGen/MachineFunction.h"
37 #include "llvm/CodeGen/MachineInstrBuilder.h"
38 #include "llvm/CodeGen/MachineRegisterInfo.h"
39 #include "llvm/CodeGen/PseudoSourceValue.h"
40 #include "llvm/CodeGen/SelectionDAG.h"
41 #include "llvm/MC/MCSectionMachO.h"
42 #include "llvm/Target/TargetOptions.h"
43 #include "llvm/ADT/VectorExtras.h"
44 #include "llvm/ADT/Statistic.h"
45 #include "llvm/Support/CommandLine.h"
46 #include "llvm/Support/ErrorHandling.h"
47 #include "llvm/Support/MathExtras.h"
48 #include "llvm/Support/raw_ostream.h"
49 #include <sstream>
50 using namespace llvm;
51
52 STATISTIC(NumTailCalls, "Number of tail calls");
53
54 // This option should go away when tail calls fully work.
55 static cl::opt<bool>
56 EnableARMTailCalls("arm-tail-calls", cl::Hidden,
57   cl::desc("Generate tail calls (TEMPORARY OPTION)."),
58   cl::init(true));
59
60 static cl::opt<bool>
61 EnableARMLongCalls("arm-long-calls", cl::Hidden,
62   cl::desc("Generate calls via indirect call instructions."),
63   cl::init(false));
64
65 static cl::opt<bool>
66 ARMInterworking("arm-interworking", cl::Hidden,
67   cl::desc("Enable / disable ARM interworking (for debugging only)"),
68   cl::init(true));
69
70 static cl::opt<bool>
71 EnableARMCodePlacement("arm-code-placement", cl::Hidden,
72   cl::desc("Enable code placement pass for ARM."),
73   cl::init(false));
74
75 static bool CC_ARM_APCS_Custom_f64(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
76                                    CCValAssign::LocInfo &LocInfo,
77                                    ISD::ArgFlagsTy &ArgFlags,
78                                    CCState &State);
79 static bool CC_ARM_AAPCS_Custom_f64(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
80                                     CCValAssign::LocInfo &LocInfo,
81                                     ISD::ArgFlagsTy &ArgFlags,
82                                     CCState &State);
83 static bool RetCC_ARM_APCS_Custom_f64(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
84                                       CCValAssign::LocInfo &LocInfo,
85                                       ISD::ArgFlagsTy &ArgFlags,
86                                       CCState &State);
87 static bool RetCC_ARM_AAPCS_Custom_f64(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
88                                        CCValAssign::LocInfo &LocInfo,
89                                        ISD::ArgFlagsTy &ArgFlags,
90                                        CCState &State);
91
92 void ARMTargetLowering::addTypeForNEON(EVT VT, EVT PromotedLdStVT,
93                                        EVT PromotedBitwiseVT) {
94   if (VT != PromotedLdStVT) {
95     setOperationAction(ISD::LOAD, VT.getSimpleVT(), Promote);
96     AddPromotedToType (ISD::LOAD, VT.getSimpleVT(),
97                        PromotedLdStVT.getSimpleVT());
98
99     setOperationAction(ISD::STORE, VT.getSimpleVT(), Promote);
100     AddPromotedToType (ISD::STORE, VT.getSimpleVT(),
101                        PromotedLdStVT.getSimpleVT());
102   }
103
104   EVT ElemTy = VT.getVectorElementType();
105   if (ElemTy != MVT::i64 && ElemTy != MVT::f64)
106     setOperationAction(ISD::VSETCC, VT.getSimpleVT(), Custom);
107   if (ElemTy == MVT::i8 || ElemTy == MVT::i16)
108     setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT.getSimpleVT(), Custom);
109   if (ElemTy != MVT::i32) {
110     setOperationAction(ISD::SINT_TO_FP, VT.getSimpleVT(), Expand);
111     setOperationAction(ISD::UINT_TO_FP, VT.getSimpleVT(), Expand);
112     setOperationAction(ISD::FP_TO_SINT, VT.getSimpleVT(), Expand);
113     setOperationAction(ISD::FP_TO_UINT, VT.getSimpleVT(), Expand);
114   }
115   setOperationAction(ISD::BUILD_VECTOR, VT.getSimpleVT(), Custom);
116   setOperationAction(ISD::VECTOR_SHUFFLE, VT.getSimpleVT(), Custom);
117   setOperationAction(ISD::CONCAT_VECTORS, VT.getSimpleVT(), Legal);
118   setOperationAction(ISD::EXTRACT_SUBVECTOR, VT.getSimpleVT(), Expand);
119   setOperationAction(ISD::SELECT, VT.getSimpleVT(), Expand);
120   setOperationAction(ISD::SELECT_CC, VT.getSimpleVT(), Expand);
121   if (VT.isInteger()) {
122     setOperationAction(ISD::SHL, VT.getSimpleVT(), Custom);
123     setOperationAction(ISD::SRA, VT.getSimpleVT(), Custom);
124     setOperationAction(ISD::SRL, VT.getSimpleVT(), Custom);
125   }
126
127   // Promote all bit-wise operations.
128   if (VT.isInteger() && VT != PromotedBitwiseVT) {
129     setOperationAction(ISD::AND, VT.getSimpleVT(), Promote);
130     AddPromotedToType (ISD::AND, VT.getSimpleVT(),
131                        PromotedBitwiseVT.getSimpleVT());
132     setOperationAction(ISD::OR,  VT.getSimpleVT(), Promote);
133     AddPromotedToType (ISD::OR,  VT.getSimpleVT(),
134                        PromotedBitwiseVT.getSimpleVT());
135     setOperationAction(ISD::XOR, VT.getSimpleVT(), Promote);
136     AddPromotedToType (ISD::XOR, VT.getSimpleVT(),
137                        PromotedBitwiseVT.getSimpleVT());
138   }
139
140   // Neon does not support vector divide/remainder operations.
141   setOperationAction(ISD::SDIV, VT.getSimpleVT(), Expand);
142   setOperationAction(ISD::UDIV, VT.getSimpleVT(), Expand);
143   setOperationAction(ISD::FDIV, VT.getSimpleVT(), Expand);
144   setOperationAction(ISD::SREM, VT.getSimpleVT(), Expand);
145   setOperationAction(ISD::UREM, VT.getSimpleVT(), Expand);
146   setOperationAction(ISD::FREM, VT.getSimpleVT(), Expand);
147 }
148
149 void ARMTargetLowering::addDRTypeForNEON(EVT VT) {
150   addRegisterClass(VT, ARM::DPRRegisterClass);
151   addTypeForNEON(VT, MVT::f64, MVT::v2i32);
152 }
153
154 void ARMTargetLowering::addQRTypeForNEON(EVT VT) {
155   addRegisterClass(VT, ARM::QPRRegisterClass);
156   addTypeForNEON(VT, MVT::v2f64, MVT::v4i32);
157 }
158
159 static TargetLoweringObjectFile *createTLOF(TargetMachine &TM) {
160   if (TM.getSubtarget<ARMSubtarget>().isTargetDarwin())
161     return new TargetLoweringObjectFileMachO();
162
163   return new ARMElfTargetObjectFile();
164 }
165
166 ARMTargetLowering::ARMTargetLowering(TargetMachine &TM)
167     : TargetLowering(TM, createTLOF(TM)) {
168   Subtarget = &TM.getSubtarget<ARMSubtarget>();
169
170   if (Subtarget->isTargetDarwin()) {
171     // Uses VFP for Thumb libfuncs if available.
172     if (Subtarget->isThumb() && Subtarget->hasVFP2()) {
173       // Single-precision floating-point arithmetic.
174       setLibcallName(RTLIB::ADD_F32, "__addsf3vfp");
175       setLibcallName(RTLIB::SUB_F32, "__subsf3vfp");
176       setLibcallName(RTLIB::MUL_F32, "__mulsf3vfp");
177       setLibcallName(RTLIB::DIV_F32, "__divsf3vfp");
178
179       // Double-precision floating-point arithmetic.
180       setLibcallName(RTLIB::ADD_F64, "__adddf3vfp");
181       setLibcallName(RTLIB::SUB_F64, "__subdf3vfp");
182       setLibcallName(RTLIB::MUL_F64, "__muldf3vfp");
183       setLibcallName(RTLIB::DIV_F64, "__divdf3vfp");
184
185       // Single-precision comparisons.
186       setLibcallName(RTLIB::OEQ_F32, "__eqsf2vfp");
187       setLibcallName(RTLIB::UNE_F32, "__nesf2vfp");
188       setLibcallName(RTLIB::OLT_F32, "__ltsf2vfp");
189       setLibcallName(RTLIB::OLE_F32, "__lesf2vfp");
190       setLibcallName(RTLIB::OGE_F32, "__gesf2vfp");
191       setLibcallName(RTLIB::OGT_F32, "__gtsf2vfp");
192       setLibcallName(RTLIB::UO_F32,  "__unordsf2vfp");
193       setLibcallName(RTLIB::O_F32,   "__unordsf2vfp");
194
195       setCmpLibcallCC(RTLIB::OEQ_F32, ISD::SETNE);
196       setCmpLibcallCC(RTLIB::UNE_F32, ISD::SETNE);
197       setCmpLibcallCC(RTLIB::OLT_F32, ISD::SETNE);
198       setCmpLibcallCC(RTLIB::OLE_F32, ISD::SETNE);
199       setCmpLibcallCC(RTLIB::OGE_F32, ISD::SETNE);
200       setCmpLibcallCC(RTLIB::OGT_F32, ISD::SETNE);
201       setCmpLibcallCC(RTLIB::UO_F32,  ISD::SETNE);
202       setCmpLibcallCC(RTLIB::O_F32,   ISD::SETEQ);
203
204       // Double-precision comparisons.
205       setLibcallName(RTLIB::OEQ_F64, "__eqdf2vfp");
206       setLibcallName(RTLIB::UNE_F64, "__nedf2vfp");
207       setLibcallName(RTLIB::OLT_F64, "__ltdf2vfp");
208       setLibcallName(RTLIB::OLE_F64, "__ledf2vfp");
209       setLibcallName(RTLIB::OGE_F64, "__gedf2vfp");
210       setLibcallName(RTLIB::OGT_F64, "__gtdf2vfp");
211       setLibcallName(RTLIB::UO_F64,  "__unorddf2vfp");
212       setLibcallName(RTLIB::O_F64,   "__unorddf2vfp");
213
214       setCmpLibcallCC(RTLIB::OEQ_F64, ISD::SETNE);
215       setCmpLibcallCC(RTLIB::UNE_F64, ISD::SETNE);
216       setCmpLibcallCC(RTLIB::OLT_F64, ISD::SETNE);
217       setCmpLibcallCC(RTLIB::OLE_F64, ISD::SETNE);
218       setCmpLibcallCC(RTLIB::OGE_F64, ISD::SETNE);
219       setCmpLibcallCC(RTLIB::OGT_F64, ISD::SETNE);
220       setCmpLibcallCC(RTLIB::UO_F64,  ISD::SETNE);
221       setCmpLibcallCC(RTLIB::O_F64,   ISD::SETEQ);
222
223       // Floating-point to integer conversions.
224       // i64 conversions are done via library routines even when generating VFP
225       // instructions, so use the same ones.
226       setLibcallName(RTLIB::FPTOSINT_F64_I32, "__fixdfsivfp");
227       setLibcallName(RTLIB::FPTOUINT_F64_I32, "__fixunsdfsivfp");
228       setLibcallName(RTLIB::FPTOSINT_F32_I32, "__fixsfsivfp");
229       setLibcallName(RTLIB::FPTOUINT_F32_I32, "__fixunssfsivfp");
230
231       // Conversions between floating types.
232       setLibcallName(RTLIB::FPROUND_F64_F32, "__truncdfsf2vfp");
233       setLibcallName(RTLIB::FPEXT_F32_F64,   "__extendsfdf2vfp");
234
235       // Integer to floating-point conversions.
236       // i64 conversions are done via library routines even when generating VFP
237       // instructions, so use the same ones.
238       // FIXME: There appears to be some naming inconsistency in ARM libgcc:
239       // e.g., __floatunsidf vs. __floatunssidfvfp.
240       setLibcallName(RTLIB::SINTTOFP_I32_F64, "__floatsidfvfp");
241       setLibcallName(RTLIB::UINTTOFP_I32_F64, "__floatunssidfvfp");
242       setLibcallName(RTLIB::SINTTOFP_I32_F32, "__floatsisfvfp");
243       setLibcallName(RTLIB::UINTTOFP_I32_F32, "__floatunssisfvfp");
244     }
245   }
246
247   // These libcalls are not available in 32-bit.
248   setLibcallName(RTLIB::SHL_I128, 0);
249   setLibcallName(RTLIB::SRL_I128, 0);
250   setLibcallName(RTLIB::SRA_I128, 0);
251
252   // Libcalls should use the AAPCS base standard ABI, even if hard float
253   // is in effect, as per the ARM RTABI specification, section 4.1.2.
254   if (Subtarget->isAAPCS_ABI()) {
255     for (int i = 0; i < RTLIB::UNKNOWN_LIBCALL; ++i) {
256       setLibcallCallingConv(static_cast<RTLIB::Libcall>(i),
257                             CallingConv::ARM_AAPCS);
258     }
259   }
260
261   if (Subtarget->isThumb1Only())
262     addRegisterClass(MVT::i32, ARM::tGPRRegisterClass);
263   else
264     addRegisterClass(MVT::i32, ARM::GPRRegisterClass);
265   if (!UseSoftFloat && Subtarget->hasVFP2() && !Subtarget->isThumb1Only()) {
266     addRegisterClass(MVT::f32, ARM::SPRRegisterClass);
267     addRegisterClass(MVT::f64, ARM::DPRRegisterClass);
268
269     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
270   }
271
272   if (Subtarget->hasNEON()) {
273     addDRTypeForNEON(MVT::v2f32);
274     addDRTypeForNEON(MVT::v8i8);
275     addDRTypeForNEON(MVT::v4i16);
276     addDRTypeForNEON(MVT::v2i32);
277     addDRTypeForNEON(MVT::v1i64);
278
279     addQRTypeForNEON(MVT::v4f32);
280     addQRTypeForNEON(MVT::v2f64);
281     addQRTypeForNEON(MVT::v16i8);
282     addQRTypeForNEON(MVT::v8i16);
283     addQRTypeForNEON(MVT::v4i32);
284     addQRTypeForNEON(MVT::v2i64);
285
286     // v2f64 is legal so that QR subregs can be extracted as f64 elements, but
287     // neither Neon nor VFP support any arithmetic operations on it.
288     setOperationAction(ISD::FADD, MVT::v2f64, Expand);
289     setOperationAction(ISD::FSUB, MVT::v2f64, Expand);
290     setOperationAction(ISD::FMUL, MVT::v2f64, Expand);
291     setOperationAction(ISD::FDIV, MVT::v2f64, Expand);
292     setOperationAction(ISD::FREM, MVT::v2f64, Expand);
293     setOperationAction(ISD::FCOPYSIGN, MVT::v2f64, Expand);
294     setOperationAction(ISD::VSETCC, MVT::v2f64, Expand);
295     setOperationAction(ISD::FNEG, MVT::v2f64, Expand);
296     setOperationAction(ISD::FABS, MVT::v2f64, Expand);
297     setOperationAction(ISD::FSQRT, MVT::v2f64, Expand);
298     setOperationAction(ISD::FSIN, MVT::v2f64, Expand);
299     setOperationAction(ISD::FCOS, MVT::v2f64, Expand);
300     setOperationAction(ISD::FPOWI, MVT::v2f64, Expand);
301     setOperationAction(ISD::FPOW, MVT::v2f64, Expand);
302     setOperationAction(ISD::FLOG, MVT::v2f64, Expand);
303     setOperationAction(ISD::FLOG2, MVT::v2f64, Expand);
304     setOperationAction(ISD::FLOG10, MVT::v2f64, Expand);
305     setOperationAction(ISD::FEXP, MVT::v2f64, Expand);
306     setOperationAction(ISD::FEXP2, MVT::v2f64, Expand);
307     setOperationAction(ISD::FCEIL, MVT::v2f64, Expand);
308     setOperationAction(ISD::FTRUNC, MVT::v2f64, Expand);
309     setOperationAction(ISD::FRINT, MVT::v2f64, Expand);
310     setOperationAction(ISD::FNEARBYINT, MVT::v2f64, Expand);
311     setOperationAction(ISD::FFLOOR, MVT::v2f64, Expand);
312
313     // Neon does not support some operations on v1i64 and v2i64 types.
314     setOperationAction(ISD::MUL, MVT::v1i64, Expand);
315     setOperationAction(ISD::MUL, MVT::v2i64, Expand);
316     setOperationAction(ISD::VSETCC, MVT::v1i64, Expand);
317     setOperationAction(ISD::VSETCC, MVT::v2i64, Expand);
318
319     setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
320     setTargetDAGCombine(ISD::SHL);
321     setTargetDAGCombine(ISD::SRL);
322     setTargetDAGCombine(ISD::SRA);
323     setTargetDAGCombine(ISD::SIGN_EXTEND);
324     setTargetDAGCombine(ISD::ZERO_EXTEND);
325     setTargetDAGCombine(ISD::ANY_EXTEND);
326     setTargetDAGCombine(ISD::SELECT_CC);
327   }
328
329   computeRegisterProperties();
330
331   // ARM does not have f32 extending load.
332   setLoadExtAction(ISD::EXTLOAD, MVT::f32, Expand);
333
334   // ARM does not have i1 sign extending load.
335   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
336
337   // ARM supports all 4 flavors of integer indexed load / store.
338   if (!Subtarget->isThumb1Only()) {
339     for (unsigned im = (unsigned)ISD::PRE_INC;
340          im != (unsigned)ISD::LAST_INDEXED_MODE; ++im) {
341       setIndexedLoadAction(im,  MVT::i1,  Legal);
342       setIndexedLoadAction(im,  MVT::i8,  Legal);
343       setIndexedLoadAction(im,  MVT::i16, Legal);
344       setIndexedLoadAction(im,  MVT::i32, Legal);
345       setIndexedStoreAction(im, MVT::i1,  Legal);
346       setIndexedStoreAction(im, MVT::i8,  Legal);
347       setIndexedStoreAction(im, MVT::i16, Legal);
348       setIndexedStoreAction(im, MVT::i32, Legal);
349     }
350   }
351
352   // i64 operation support.
353   if (Subtarget->isThumb1Only()) {
354     setOperationAction(ISD::MUL,     MVT::i64, Expand);
355     setOperationAction(ISD::MULHU,   MVT::i32, Expand);
356     setOperationAction(ISD::MULHS,   MVT::i32, Expand);
357     setOperationAction(ISD::UMUL_LOHI, MVT::i32, Expand);
358     setOperationAction(ISD::SMUL_LOHI, MVT::i32, Expand);
359   } else {
360     setOperationAction(ISD::MUL,     MVT::i64, Expand);
361     setOperationAction(ISD::MULHU,   MVT::i32, Expand);
362     if (!Subtarget->hasV6Ops())
363       setOperationAction(ISD::MULHS, MVT::i32, Expand);
364   }
365   setOperationAction(ISD::SHL_PARTS, MVT::i32, Custom);
366   setOperationAction(ISD::SRA_PARTS, MVT::i32, Custom);
367   setOperationAction(ISD::SRL_PARTS, MVT::i32, Custom);
368   setOperationAction(ISD::SRL,       MVT::i64, Custom);
369   setOperationAction(ISD::SRA,       MVT::i64, Custom);
370
371   // ARM does not have ROTL.
372   setOperationAction(ISD::ROTL,  MVT::i32, Expand);
373   setOperationAction(ISD::CTTZ,  MVT::i32, Custom);
374   setOperationAction(ISD::CTPOP, MVT::i32, Expand);
375   if (!Subtarget->hasV5TOps() || Subtarget->isThumb1Only())
376     setOperationAction(ISD::CTLZ, MVT::i32, Expand);
377
378   // Only ARMv6 has BSWAP.
379   if (!Subtarget->hasV6Ops())
380     setOperationAction(ISD::BSWAP, MVT::i32, Expand);
381
382   // These are expanded into libcalls.
383   if (!Subtarget->hasDivide()) {
384     // v7M has a hardware divider
385     setOperationAction(ISD::SDIV,  MVT::i32, Expand);
386     setOperationAction(ISD::UDIV,  MVT::i32, Expand);
387   }
388   setOperationAction(ISD::SREM,  MVT::i32, Expand);
389   setOperationAction(ISD::UREM,  MVT::i32, Expand);
390   setOperationAction(ISD::SDIVREM, MVT::i32, Expand);
391   setOperationAction(ISD::UDIVREM, MVT::i32, Expand);
392
393   setOperationAction(ISD::GlobalAddress, MVT::i32,   Custom);
394   setOperationAction(ISD::ConstantPool,  MVT::i32,   Custom);
395   setOperationAction(ISD::GLOBAL_OFFSET_TABLE, MVT::i32, Custom);
396   setOperationAction(ISD::GlobalTLSAddress, MVT::i32, Custom);
397   setOperationAction(ISD::BlockAddress, MVT::i32, Custom);
398
399   setOperationAction(ISD::TRAP, MVT::Other, Legal);
400
401   // Use the default implementation.
402   setOperationAction(ISD::VASTART,            MVT::Other, Custom);
403   setOperationAction(ISD::VAARG,              MVT::Other, Expand);
404   setOperationAction(ISD::VACOPY,             MVT::Other, Expand);
405   setOperationAction(ISD::VAEND,              MVT::Other, Expand);
406   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
407   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
408   setOperationAction(ISD::EHSELECTION,        MVT::i32,   Expand);
409   // FIXME: Shouldn't need this, since no register is used, but the legalizer
410   // doesn't yet know how to not do that for SjLj.
411   setExceptionSelectorRegister(ARM::R0);
412   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Expand);
413   // Handle atomics directly for ARMv[67] (except for Thumb1), otherwise
414   // use the default expansion.
415   bool canHandleAtomics =
416     (Subtarget->hasV7Ops() ||
417       (Subtarget->hasV6Ops() && !Subtarget->isThumb1Only()));
418   if (canHandleAtomics) {
419     // membarrier needs custom lowering; the rest are legal and handled
420     // normally.
421     setOperationAction(ISD::MEMBARRIER, MVT::Other, Custom);
422   } else {
423     // Set them all for expansion, which will force libcalls.
424     setOperationAction(ISD::MEMBARRIER, MVT::Other, Expand);
425     setOperationAction(ISD::ATOMIC_CMP_SWAP,  MVT::i8,  Expand);
426     setOperationAction(ISD::ATOMIC_CMP_SWAP,  MVT::i16, Expand);
427     setOperationAction(ISD::ATOMIC_CMP_SWAP,  MVT::i32, Expand);
428     setOperationAction(ISD::ATOMIC_SWAP,      MVT::i8,  Expand);
429     setOperationAction(ISD::ATOMIC_SWAP,      MVT::i16, Expand);
430     setOperationAction(ISD::ATOMIC_SWAP,      MVT::i32, Expand);
431     setOperationAction(ISD::ATOMIC_LOAD_ADD,  MVT::i8,  Expand);
432     setOperationAction(ISD::ATOMIC_LOAD_ADD,  MVT::i16, Expand);
433     setOperationAction(ISD::ATOMIC_LOAD_ADD,  MVT::i32, Expand);
434     setOperationAction(ISD::ATOMIC_LOAD_SUB,  MVT::i8,  Expand);
435     setOperationAction(ISD::ATOMIC_LOAD_SUB,  MVT::i16, Expand);
436     setOperationAction(ISD::ATOMIC_LOAD_SUB,  MVT::i32, Expand);
437     setOperationAction(ISD::ATOMIC_LOAD_AND,  MVT::i8,  Expand);
438     setOperationAction(ISD::ATOMIC_LOAD_AND,  MVT::i16, Expand);
439     setOperationAction(ISD::ATOMIC_LOAD_AND,  MVT::i32, Expand);
440     setOperationAction(ISD::ATOMIC_LOAD_OR,   MVT::i8,  Expand);
441     setOperationAction(ISD::ATOMIC_LOAD_OR,   MVT::i16, Expand);
442     setOperationAction(ISD::ATOMIC_LOAD_OR,   MVT::i32, Expand);
443     setOperationAction(ISD::ATOMIC_LOAD_XOR,  MVT::i8,  Expand);
444     setOperationAction(ISD::ATOMIC_LOAD_XOR,  MVT::i16, Expand);
445     setOperationAction(ISD::ATOMIC_LOAD_XOR,  MVT::i32, Expand);
446     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i8,  Expand);
447     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i16, Expand);
448     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i32, Expand);
449     // Since the libcalls include locking, fold in the fences
450     setShouldFoldAtomicFences(true);
451   }
452   // 64-bit versions are always libcalls (for now)
453   setOperationAction(ISD::ATOMIC_CMP_SWAP,  MVT::i64, Expand);
454   setOperationAction(ISD::ATOMIC_SWAP,      MVT::i64, Expand);
455   setOperationAction(ISD::ATOMIC_LOAD_ADD,  MVT::i64, Expand);
456   setOperationAction(ISD::ATOMIC_LOAD_SUB,  MVT::i64, Expand);
457   setOperationAction(ISD::ATOMIC_LOAD_AND,  MVT::i64, Expand);
458   setOperationAction(ISD::ATOMIC_LOAD_OR,   MVT::i64, Expand);
459   setOperationAction(ISD::ATOMIC_LOAD_XOR,  MVT::i64, Expand);
460   setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Expand);
461
462   // Requires SXTB/SXTH, available on v6 and up in both ARM and Thumb modes.
463   if (!Subtarget->hasV6Ops()) {
464     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16, Expand);
465     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8,  Expand);
466   }
467   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1, Expand);
468
469   if (!UseSoftFloat && Subtarget->hasVFP2() && !Subtarget->isThumb1Only())
470     // Turn f64->i64 into VMOVRRD, i64 -> f64 to VMOVDRR
471     // iff target supports vfp2.
472     setOperationAction(ISD::BIT_CONVERT, MVT::i64, Custom);
473
474   // We want to custom lower some of our intrinsics.
475   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
476
477   setOperationAction(ISD::SETCC,     MVT::i32, Expand);
478   setOperationAction(ISD::SETCC,     MVT::f32, Expand);
479   setOperationAction(ISD::SETCC,     MVT::f64, Expand);
480   setOperationAction(ISD::SELECT,    MVT::i32, Expand);
481   setOperationAction(ISD::SELECT,    MVT::f32, Expand);
482   setOperationAction(ISD::SELECT,    MVT::f64, Expand);
483   setOperationAction(ISD::SELECT_CC, MVT::i32, Custom);
484   setOperationAction(ISD::SELECT_CC, MVT::f32, Custom);
485   setOperationAction(ISD::SELECT_CC, MVT::f64, Custom);
486
487   setOperationAction(ISD::BRCOND,    MVT::Other, Expand);
488   setOperationAction(ISD::BR_CC,     MVT::i32,   Custom);
489   setOperationAction(ISD::BR_CC,     MVT::f32,   Custom);
490   setOperationAction(ISD::BR_CC,     MVT::f64,   Custom);
491   setOperationAction(ISD::BR_JT,     MVT::Other, Custom);
492
493   // We don't support sin/cos/fmod/copysign/pow
494   setOperationAction(ISD::FSIN,      MVT::f64, Expand);
495   setOperationAction(ISD::FSIN,      MVT::f32, Expand);
496   setOperationAction(ISD::FCOS,      MVT::f32, Expand);
497   setOperationAction(ISD::FCOS,      MVT::f64, Expand);
498   setOperationAction(ISD::FREM,      MVT::f64, Expand);
499   setOperationAction(ISD::FREM,      MVT::f32, Expand);
500   if (!UseSoftFloat && Subtarget->hasVFP2() && !Subtarget->isThumb1Only()) {
501     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
502     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
503   }
504   setOperationAction(ISD::FPOW,      MVT::f64, Expand);
505   setOperationAction(ISD::FPOW,      MVT::f32, Expand);
506
507   // Various VFP goodness
508   if (!UseSoftFloat && !Subtarget->isThumb1Only()) {
509     // int <-> fp are custom expanded into bit_convert + ARMISD ops.
510     if (Subtarget->hasVFP2()) {
511       setOperationAction(ISD::SINT_TO_FP, MVT::i32, Custom);
512       setOperationAction(ISD::UINT_TO_FP, MVT::i32, Custom);
513       setOperationAction(ISD::FP_TO_UINT, MVT::i32, Custom);
514       setOperationAction(ISD::FP_TO_SINT, MVT::i32, Custom);
515     }
516     // Special handling for half-precision FP.
517     if (!Subtarget->hasFP16()) {
518       setOperationAction(ISD::FP16_TO_FP32, MVT::f32, Expand);
519       setOperationAction(ISD::FP32_TO_FP16, MVT::i32, Expand);
520     }
521   }
522
523   // We have target-specific dag combine patterns for the following nodes:
524   // ARMISD::VMOVRRD  - No need to call setTargetDAGCombine
525   setTargetDAGCombine(ISD::ADD);
526   setTargetDAGCombine(ISD::SUB);
527   setTargetDAGCombine(ISD::MUL);
528
529   setStackPointerRegisterToSaveRestore(ARM::SP);
530
531   if (UseSoftFloat || Subtarget->isThumb1Only() || !Subtarget->hasVFP2())
532     setSchedulingPreference(Sched::RegPressure);
533   else
534     setSchedulingPreference(Sched::Hybrid);
535
536   maxStoresPerMemcpy = 1;   //// temporary - rewrite interface to use type
537
538   if (EnableARMCodePlacement)
539     benefitFromCodePlacementOpt = true;
540 }
541
542 const char *ARMTargetLowering::getTargetNodeName(unsigned Opcode) const {
543   switch (Opcode) {
544   default: return 0;
545   case ARMISD::Wrapper:       return "ARMISD::Wrapper";
546   case ARMISD::WrapperJT:     return "ARMISD::WrapperJT";
547   case ARMISD::CALL:          return "ARMISD::CALL";
548   case ARMISD::CALL_PRED:     return "ARMISD::CALL_PRED";
549   case ARMISD::CALL_NOLINK:   return "ARMISD::CALL_NOLINK";
550   case ARMISD::tCALL:         return "ARMISD::tCALL";
551   case ARMISD::BRCOND:        return "ARMISD::BRCOND";
552   case ARMISD::BR_JT:         return "ARMISD::BR_JT";
553   case ARMISD::BR2_JT:        return "ARMISD::BR2_JT";
554   case ARMISD::RET_FLAG:      return "ARMISD::RET_FLAG";
555   case ARMISD::PIC_ADD:       return "ARMISD::PIC_ADD";
556   case ARMISD::CMP:           return "ARMISD::CMP";
557   case ARMISD::CMPZ:          return "ARMISD::CMPZ";
558   case ARMISD::CMPFP:         return "ARMISD::CMPFP";
559   case ARMISD::CMPFPw0:       return "ARMISD::CMPFPw0";
560   case ARMISD::FMSTAT:        return "ARMISD::FMSTAT";
561   case ARMISD::CMOV:          return "ARMISD::CMOV";
562   case ARMISD::CNEG:          return "ARMISD::CNEG";
563
564   case ARMISD::RBIT:          return "ARMISD::RBIT";
565
566   case ARMISD::FTOSI:         return "ARMISD::FTOSI";
567   case ARMISD::FTOUI:         return "ARMISD::FTOUI";
568   case ARMISD::SITOF:         return "ARMISD::SITOF";
569   case ARMISD::UITOF:         return "ARMISD::UITOF";
570
571   case ARMISD::SRL_FLAG:      return "ARMISD::SRL_FLAG";
572   case ARMISD::SRA_FLAG:      return "ARMISD::SRA_FLAG";
573   case ARMISD::RRX:           return "ARMISD::RRX";
574
575   case ARMISD::VMOVRRD:         return "ARMISD::VMOVRRD";
576   case ARMISD::VMOVDRR:         return "ARMISD::VMOVDRR";
577
578   case ARMISD::EH_SJLJ_SETJMP: return "ARMISD::EH_SJLJ_SETJMP";
579   case ARMISD::EH_SJLJ_LONGJMP:return "ARMISD::EH_SJLJ_LONGJMP";
580
581   case ARMISD::TC_RETURN:     return "ARMISD::TC_RETURN";
582   
583   case ARMISD::THREAD_POINTER:return "ARMISD::THREAD_POINTER";
584
585   case ARMISD::DYN_ALLOC:     return "ARMISD::DYN_ALLOC";
586
587   case ARMISD::MEMBARRIER:    return "ARMISD::MEMBARRIER";
588   case ARMISD::SYNCBARRIER:   return "ARMISD::SYNCBARRIER";
589
590   case ARMISD::VCEQ:          return "ARMISD::VCEQ";
591   case ARMISD::VCGE:          return "ARMISD::VCGE";
592   case ARMISD::VCGEU:         return "ARMISD::VCGEU";
593   case ARMISD::VCGT:          return "ARMISD::VCGT";
594   case ARMISD::VCGTU:         return "ARMISD::VCGTU";
595   case ARMISD::VTST:          return "ARMISD::VTST";
596
597   case ARMISD::VSHL:          return "ARMISD::VSHL";
598   case ARMISD::VSHRs:         return "ARMISD::VSHRs";
599   case ARMISD::VSHRu:         return "ARMISD::VSHRu";
600   case ARMISD::VSHLLs:        return "ARMISD::VSHLLs";
601   case ARMISD::VSHLLu:        return "ARMISD::VSHLLu";
602   case ARMISD::VSHLLi:        return "ARMISD::VSHLLi";
603   case ARMISD::VSHRN:         return "ARMISD::VSHRN";
604   case ARMISD::VRSHRs:        return "ARMISD::VRSHRs";
605   case ARMISD::VRSHRu:        return "ARMISD::VRSHRu";
606   case ARMISD::VRSHRN:        return "ARMISD::VRSHRN";
607   case ARMISD::VQSHLs:        return "ARMISD::VQSHLs";
608   case ARMISD::VQSHLu:        return "ARMISD::VQSHLu";
609   case ARMISD::VQSHLsu:       return "ARMISD::VQSHLsu";
610   case ARMISD::VQSHRNs:       return "ARMISD::VQSHRNs";
611   case ARMISD::VQSHRNu:       return "ARMISD::VQSHRNu";
612   case ARMISD::VQSHRNsu:      return "ARMISD::VQSHRNsu";
613   case ARMISD::VQRSHRNs:      return "ARMISD::VQRSHRNs";
614   case ARMISD::VQRSHRNu:      return "ARMISD::VQRSHRNu";
615   case ARMISD::VQRSHRNsu:     return "ARMISD::VQRSHRNsu";
616   case ARMISD::VGETLANEu:     return "ARMISD::VGETLANEu";
617   case ARMISD::VGETLANEs:     return "ARMISD::VGETLANEs";
618   case ARMISD::VDUP:          return "ARMISD::VDUP";
619   case ARMISD::VDUPLANE:      return "ARMISD::VDUPLANE";
620   case ARMISD::VEXT:          return "ARMISD::VEXT";
621   case ARMISD::VREV64:        return "ARMISD::VREV64";
622   case ARMISD::VREV32:        return "ARMISD::VREV32";
623   case ARMISD::VREV16:        return "ARMISD::VREV16";
624   case ARMISD::VZIP:          return "ARMISD::VZIP";
625   case ARMISD::VUZP:          return "ARMISD::VUZP";
626   case ARMISD::VTRN:          return "ARMISD::VTRN";
627   case ARMISD::BUILD_VECTOR:  return "ARMISD::BUILD_VECTOR";
628   case ARMISD::FMAX:          return "ARMISD::FMAX";
629   case ARMISD::FMIN:          return "ARMISD::FMIN";
630   }
631 }
632
633 /// getRegClassFor - Return the register class that should be used for the
634 /// specified value type.
635 TargetRegisterClass *ARMTargetLowering::getRegClassFor(EVT VT) const {
636   // Map v4i64 to QQ registers but do not make the type legal. Similarly map
637   // v8i64 to QQQQ registers. v4i64 and v8i64 are only used for REG_SEQUENCE to
638   // load / store 4 to 8 consecutive D registers.
639   if (Subtarget->hasNEON()) {
640     if (VT == MVT::v4i64)
641       return ARM::QQPRRegisterClass;
642     else if (VT == MVT::v8i64)
643       return ARM::QQQQPRRegisterClass;
644   }
645   return TargetLowering::getRegClassFor(VT);
646 }
647
648 /// getFunctionAlignment - Return the Log2 alignment of this function.
649 unsigned ARMTargetLowering::getFunctionAlignment(const Function *F) const {
650   return getTargetMachine().getSubtarget<ARMSubtarget>().isThumb() ? 1 : 2;
651 }
652
653 Sched::Preference ARMTargetLowering::getSchedulingPreference(SDNode *N) const {
654   unsigned NumVals = N->getNumValues();
655   if (!NumVals)
656     return Sched::RegPressure;
657
658   for (unsigned i = 0; i != NumVals; ++i) {
659     EVT VT = N->getValueType(i);
660     if (VT.isFloatingPoint() || VT.isVector())
661       return Sched::Latency;
662   }
663
664   if (!N->isMachineOpcode())
665     return Sched::RegPressure;
666
667   // Load are scheduled for latency even if there instruction itinerary
668   // is not available.
669   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
670   const TargetInstrDesc &TID = TII->get(N->getMachineOpcode());
671   if (TID.mayLoad())
672     return Sched::Latency;
673
674   const InstrItineraryData &Itins = getTargetMachine().getInstrItineraryData();
675   if (!Itins.isEmpty() && Itins.getStageLatency(TID.getSchedClass()) > 2)
676     return Sched::Latency;
677   return Sched::RegPressure;
678 }
679
680 //===----------------------------------------------------------------------===//
681 // Lowering Code
682 //===----------------------------------------------------------------------===//
683
684 /// IntCCToARMCC - Convert a DAG integer condition code to an ARM CC
685 static ARMCC::CondCodes IntCCToARMCC(ISD::CondCode CC) {
686   switch (CC) {
687   default: llvm_unreachable("Unknown condition code!");
688   case ISD::SETNE:  return ARMCC::NE;
689   case ISD::SETEQ:  return ARMCC::EQ;
690   case ISD::SETGT:  return ARMCC::GT;
691   case ISD::SETGE:  return ARMCC::GE;
692   case ISD::SETLT:  return ARMCC::LT;
693   case ISD::SETLE:  return ARMCC::LE;
694   case ISD::SETUGT: return ARMCC::HI;
695   case ISD::SETUGE: return ARMCC::HS;
696   case ISD::SETULT: return ARMCC::LO;
697   case ISD::SETULE: return ARMCC::LS;
698   }
699 }
700
701 /// FPCCToARMCC - Convert a DAG fp condition code to an ARM CC.
702 static void FPCCToARMCC(ISD::CondCode CC, ARMCC::CondCodes &CondCode,
703                         ARMCC::CondCodes &CondCode2) {
704   CondCode2 = ARMCC::AL;
705   switch (CC) {
706   default: llvm_unreachable("Unknown FP condition!");
707   case ISD::SETEQ:
708   case ISD::SETOEQ: CondCode = ARMCC::EQ; break;
709   case ISD::SETGT:
710   case ISD::SETOGT: CondCode = ARMCC::GT; break;
711   case ISD::SETGE:
712   case ISD::SETOGE: CondCode = ARMCC::GE; break;
713   case ISD::SETOLT: CondCode = ARMCC::MI; break;
714   case ISD::SETOLE: CondCode = ARMCC::LS; break;
715   case ISD::SETONE: CondCode = ARMCC::MI; CondCode2 = ARMCC::GT; break;
716   case ISD::SETO:   CondCode = ARMCC::VC; break;
717   case ISD::SETUO:  CondCode = ARMCC::VS; break;
718   case ISD::SETUEQ: CondCode = ARMCC::EQ; CondCode2 = ARMCC::VS; break;
719   case ISD::SETUGT: CondCode = ARMCC::HI; break;
720   case ISD::SETUGE: CondCode = ARMCC::PL; break;
721   case ISD::SETLT:
722   case ISD::SETULT: CondCode = ARMCC::LT; break;
723   case ISD::SETLE:
724   case ISD::SETULE: CondCode = ARMCC::LE; break;
725   case ISD::SETNE:
726   case ISD::SETUNE: CondCode = ARMCC::NE; break;
727   }
728 }
729
730 //===----------------------------------------------------------------------===//
731 //                      Calling Convention Implementation
732 //===----------------------------------------------------------------------===//
733
734 #include "ARMGenCallingConv.inc"
735
736 // APCS f64 is in register pairs, possibly split to stack
737 static bool f64AssignAPCS(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
738                           CCValAssign::LocInfo &LocInfo,
739                           CCState &State, bool CanFail) {
740   static const unsigned RegList[] = { ARM::R0, ARM::R1, ARM::R2, ARM::R3 };
741
742   // Try to get the first register.
743   if (unsigned Reg = State.AllocateReg(RegList, 4))
744     State.addLoc(CCValAssign::getCustomReg(ValNo, ValVT, Reg, LocVT, LocInfo));
745   else {
746     // For the 2nd half of a v2f64, do not fail.
747     if (CanFail)
748       return false;
749
750     // Put the whole thing on the stack.
751     State.addLoc(CCValAssign::getCustomMem(ValNo, ValVT,
752                                            State.AllocateStack(8, 4),
753                                            LocVT, LocInfo));
754     return true;
755   }
756
757   // Try to get the second register.
758   if (unsigned Reg = State.AllocateReg(RegList, 4))
759     State.addLoc(CCValAssign::getCustomReg(ValNo, ValVT, Reg, LocVT, LocInfo));
760   else
761     State.addLoc(CCValAssign::getCustomMem(ValNo, ValVT,
762                                            State.AllocateStack(4, 4),
763                                            LocVT, LocInfo));
764   return true;
765 }
766
767 static bool CC_ARM_APCS_Custom_f64(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
768                                    CCValAssign::LocInfo &LocInfo,
769                                    ISD::ArgFlagsTy &ArgFlags,
770                                    CCState &State) {
771   if (!f64AssignAPCS(ValNo, ValVT, LocVT, LocInfo, State, true))
772     return false;
773   if (LocVT == MVT::v2f64 &&
774       !f64AssignAPCS(ValNo, ValVT, LocVT, LocInfo, State, false))
775     return false;
776   return true;  // we handled it
777 }
778
779 // AAPCS f64 is in aligned register pairs
780 static bool f64AssignAAPCS(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
781                            CCValAssign::LocInfo &LocInfo,
782                            CCState &State, bool CanFail) {
783   static const unsigned HiRegList[] = { ARM::R0, ARM::R2 };
784   static const unsigned LoRegList[] = { ARM::R1, ARM::R3 };
785
786   unsigned Reg = State.AllocateReg(HiRegList, LoRegList, 2);
787   if (Reg == 0) {
788     // For the 2nd half of a v2f64, do not just fail.
789     if (CanFail)
790       return false;
791
792     // Put the whole thing on the stack.
793     State.addLoc(CCValAssign::getCustomMem(ValNo, ValVT,
794                                            State.AllocateStack(8, 8),
795                                            LocVT, LocInfo));
796     return true;
797   }
798
799   unsigned i;
800   for (i = 0; i < 2; ++i)
801     if (HiRegList[i] == Reg)
802       break;
803
804   State.addLoc(CCValAssign::getCustomReg(ValNo, ValVT, Reg, LocVT, LocInfo));
805   State.addLoc(CCValAssign::getCustomReg(ValNo, ValVT, LoRegList[i],
806                                          LocVT, LocInfo));
807   return true;
808 }
809
810 static bool CC_ARM_AAPCS_Custom_f64(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
811                                     CCValAssign::LocInfo &LocInfo,
812                                     ISD::ArgFlagsTy &ArgFlags,
813                                     CCState &State) {
814   if (!f64AssignAAPCS(ValNo, ValVT, LocVT, LocInfo, State, true))
815     return false;
816   if (LocVT == MVT::v2f64 &&
817       !f64AssignAAPCS(ValNo, ValVT, LocVT, LocInfo, State, false))
818     return false;
819   return true;  // we handled it
820 }
821
822 static bool f64RetAssign(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
823                          CCValAssign::LocInfo &LocInfo, CCState &State) {
824   static const unsigned HiRegList[] = { ARM::R0, ARM::R2 };
825   static const unsigned LoRegList[] = { ARM::R1, ARM::R3 };
826
827   unsigned Reg = State.AllocateReg(HiRegList, LoRegList, 2);
828   if (Reg == 0)
829     return false; // we didn't handle it
830
831   unsigned i;
832   for (i = 0; i < 2; ++i)
833     if (HiRegList[i] == Reg)
834       break;
835
836   State.addLoc(CCValAssign::getCustomReg(ValNo, ValVT, Reg, LocVT, LocInfo));
837   State.addLoc(CCValAssign::getCustomReg(ValNo, ValVT, LoRegList[i],
838                                          LocVT, LocInfo));
839   return true;
840 }
841
842 static bool RetCC_ARM_APCS_Custom_f64(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
843                                       CCValAssign::LocInfo &LocInfo,
844                                       ISD::ArgFlagsTy &ArgFlags,
845                                       CCState &State) {
846   if (!f64RetAssign(ValNo, ValVT, LocVT, LocInfo, State))
847     return false;
848   if (LocVT == MVT::v2f64 && !f64RetAssign(ValNo, ValVT, LocVT, LocInfo, State))
849     return false;
850   return true;  // we handled it
851 }
852
853 static bool RetCC_ARM_AAPCS_Custom_f64(unsigned &ValNo, EVT &ValVT, EVT &LocVT,
854                                        CCValAssign::LocInfo &LocInfo,
855                                        ISD::ArgFlagsTy &ArgFlags,
856                                        CCState &State) {
857   return RetCC_ARM_APCS_Custom_f64(ValNo, ValVT, LocVT, LocInfo, ArgFlags,
858                                    State);
859 }
860
861 /// CCAssignFnForNode - Selects the correct CCAssignFn for a the
862 /// given CallingConvention value.
863 CCAssignFn *ARMTargetLowering::CCAssignFnForNode(CallingConv::ID CC,
864                                                  bool Return,
865                                                  bool isVarArg) const {
866   switch (CC) {
867   default:
868     llvm_unreachable("Unsupported calling convention");
869   case CallingConv::C:
870   case CallingConv::Fast:
871     // Use target triple & subtarget features to do actual dispatch.
872     if (Subtarget->isAAPCS_ABI()) {
873       if (Subtarget->hasVFP2() &&
874           FloatABIType == FloatABI::Hard && !isVarArg)
875         return (Return ? RetCC_ARM_AAPCS_VFP: CC_ARM_AAPCS_VFP);
876       else
877         return (Return ? RetCC_ARM_AAPCS: CC_ARM_AAPCS);
878     } else
879         return (Return ? RetCC_ARM_APCS: CC_ARM_APCS);
880   case CallingConv::ARM_AAPCS_VFP:
881     return (Return ? RetCC_ARM_AAPCS_VFP: CC_ARM_AAPCS_VFP);
882   case CallingConv::ARM_AAPCS:
883     return (Return ? RetCC_ARM_AAPCS: CC_ARM_AAPCS);
884   case CallingConv::ARM_APCS:
885     return (Return ? RetCC_ARM_APCS: CC_ARM_APCS);
886   }
887 }
888
889 /// LowerCallResult - Lower the result values of a call into the
890 /// appropriate copies out of appropriate physical registers.
891 SDValue
892 ARMTargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
893                                    CallingConv::ID CallConv, bool isVarArg,
894                                    const SmallVectorImpl<ISD::InputArg> &Ins,
895                                    DebugLoc dl, SelectionDAG &DAG,
896                                    SmallVectorImpl<SDValue> &InVals) const {
897
898   // Assign locations to each value returned by this call.
899   SmallVector<CCValAssign, 16> RVLocs;
900   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
901                  RVLocs, *DAG.getContext());
902   CCInfo.AnalyzeCallResult(Ins,
903                            CCAssignFnForNode(CallConv, /* Return*/ true,
904                                              isVarArg));
905
906   // Copy all of the result registers out of their specified physreg.
907   for (unsigned i = 0; i != RVLocs.size(); ++i) {
908     CCValAssign VA = RVLocs[i];
909
910     SDValue Val;
911     if (VA.needsCustom()) {
912       // Handle f64 or half of a v2f64.
913       SDValue Lo = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(), MVT::i32,
914                                       InFlag);
915       Chain = Lo.getValue(1);
916       InFlag = Lo.getValue(2);
917       VA = RVLocs[++i]; // skip ahead to next loc
918       SDValue Hi = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(), MVT::i32,
919                                       InFlag);
920       Chain = Hi.getValue(1);
921       InFlag = Hi.getValue(2);
922       Val = DAG.getNode(ARMISD::VMOVDRR, dl, MVT::f64, Lo, Hi);
923
924       if (VA.getLocVT() == MVT::v2f64) {
925         SDValue Vec = DAG.getNode(ISD::UNDEF, dl, MVT::v2f64);
926         Vec = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v2f64, Vec, Val,
927                           DAG.getConstant(0, MVT::i32));
928
929         VA = RVLocs[++i]; // skip ahead to next loc
930         Lo = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(), MVT::i32, InFlag);
931         Chain = Lo.getValue(1);
932         InFlag = Lo.getValue(2);
933         VA = RVLocs[++i]; // skip ahead to next loc
934         Hi = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(), MVT::i32, InFlag);
935         Chain = Hi.getValue(1);
936         InFlag = Hi.getValue(2);
937         Val = DAG.getNode(ARMISD::VMOVDRR, dl, MVT::f64, Lo, Hi);
938         Val = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v2f64, Vec, Val,
939                           DAG.getConstant(1, MVT::i32));
940       }
941     } else {
942       Val = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(), VA.getLocVT(),
943                                InFlag);
944       Chain = Val.getValue(1);
945       InFlag = Val.getValue(2);
946     }
947
948     switch (VA.getLocInfo()) {
949     default: llvm_unreachable("Unknown loc info!");
950     case CCValAssign::Full: break;
951     case CCValAssign::BCvt:
952       Val = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getValVT(), Val);
953       break;
954     }
955
956     InVals.push_back(Val);
957   }
958
959   return Chain;
960 }
961
962 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
963 /// by "Src" to address "Dst" of size "Size".  Alignment information is
964 /// specified by the specific parameter attribute.  The copy will be passed as
965 /// a byval function parameter.
966 /// Sometimes what we are copying is the end of a larger object, the part that
967 /// does not fit in registers.
968 static SDValue
969 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
970                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
971                           DebugLoc dl) {
972   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
973   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
974                        /*isVolatile=*/false, /*AlwaysInline=*/false,
975                        NULL, 0, NULL, 0);
976 }
977
978 /// LowerMemOpCallTo - Store the argument to the stack.
979 SDValue
980 ARMTargetLowering::LowerMemOpCallTo(SDValue Chain,
981                                     SDValue StackPtr, SDValue Arg,
982                                     DebugLoc dl, SelectionDAG &DAG,
983                                     const CCValAssign &VA,
984                                     ISD::ArgFlagsTy Flags) const {
985   unsigned LocMemOffset = VA.getLocMemOffset();
986   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
987   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
988   if (Flags.isByVal()) {
989     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
990   }
991   return DAG.getStore(Chain, dl, Arg, PtrOff,
992                       PseudoSourceValue::getStack(), LocMemOffset,
993                       false, false, 0);
994 }
995
996 void ARMTargetLowering::PassF64ArgInRegs(DebugLoc dl, SelectionDAG &DAG,
997                                          SDValue Chain, SDValue &Arg,
998                                          RegsToPassVector &RegsToPass,
999                                          CCValAssign &VA, CCValAssign &NextVA,
1000                                          SDValue &StackPtr,
1001                                          SmallVector<SDValue, 8> &MemOpChains,
1002                                          ISD::ArgFlagsTy Flags) const {
1003
1004   SDValue fmrrd = DAG.getNode(ARMISD::VMOVRRD, dl,
1005                               DAG.getVTList(MVT::i32, MVT::i32), Arg);
1006   RegsToPass.push_back(std::make_pair(VA.getLocReg(), fmrrd));
1007
1008   if (NextVA.isRegLoc())
1009     RegsToPass.push_back(std::make_pair(NextVA.getLocReg(), fmrrd.getValue(1)));
1010   else {
1011     assert(NextVA.isMemLoc());
1012     if (StackPtr.getNode() == 0)
1013       StackPtr = DAG.getCopyFromReg(Chain, dl, ARM::SP, getPointerTy());
1014
1015     MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, fmrrd.getValue(1),
1016                                            dl, DAG, NextVA,
1017                                            Flags));
1018   }
1019 }
1020
1021 /// LowerCall - Lowering a call into a callseq_start <-
1022 /// ARMISD:CALL <- callseq_end chain. Also add input and output parameter
1023 /// nodes.
1024 SDValue
1025 ARMTargetLowering::LowerCall(SDValue Chain, SDValue Callee,
1026                              CallingConv::ID CallConv, bool isVarArg,
1027                              bool &isTailCall,
1028                              const SmallVectorImpl<ISD::OutputArg> &Outs,
1029                              const SmallVectorImpl<ISD::InputArg> &Ins,
1030                              DebugLoc dl, SelectionDAG &DAG,
1031                              SmallVectorImpl<SDValue> &InVals) const {
1032   MachineFunction &MF = DAG.getMachineFunction();
1033   bool IsStructRet    = (Outs.empty()) ? false : Outs[0].Flags.isSRet();
1034   bool IsSibCall = false;
1035   // Temporarily disable tail calls so things don't break.
1036   if (!EnableARMTailCalls)
1037     isTailCall = false;
1038   if (isTailCall) {
1039     // Check if it's really possible to do a tail call.
1040     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
1041                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
1042                                                    Outs, Ins, DAG);
1043     // We don't support GuaranteedTailCallOpt for ARM, only automatically
1044     // detected sibcalls.
1045     if (isTailCall) {
1046       ++NumTailCalls;
1047       IsSibCall = true;
1048     }
1049   }
1050
1051   // Analyze operands of the call, assigning locations to each operand.
1052   SmallVector<CCValAssign, 16> ArgLocs;
1053   CCState CCInfo(CallConv, isVarArg, getTargetMachine(), ArgLocs,
1054                  *DAG.getContext());
1055   CCInfo.AnalyzeCallOperands(Outs,
1056                              CCAssignFnForNode(CallConv, /* Return*/ false,
1057                                                isVarArg));
1058
1059   // Get a count of how many bytes are to be pushed on the stack.
1060   unsigned NumBytes = CCInfo.getNextStackOffset();
1061
1062   // For tail calls, memory operands are available in our caller's stack.
1063   if (IsSibCall)
1064     NumBytes = 0;
1065
1066   // Adjust the stack pointer for the new arguments...
1067   // These operations are automatically eliminated by the prolog/epilog pass
1068   if (!IsSibCall)
1069     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
1070
1071   SDValue StackPtr = DAG.getCopyFromReg(Chain, dl, ARM::SP, getPointerTy());
1072
1073   RegsToPassVector RegsToPass;
1074   SmallVector<SDValue, 8> MemOpChains;
1075
1076   // Walk the register/memloc assignments, inserting copies/loads.  In the case
1077   // of tail call optimization, arguments are handled later.
1078   for (unsigned i = 0, realArgIdx = 0, e = ArgLocs.size();
1079        i != e;
1080        ++i, ++realArgIdx) {
1081     CCValAssign &VA = ArgLocs[i];
1082     SDValue Arg = Outs[realArgIdx].Val;
1083     ISD::ArgFlagsTy Flags = Outs[realArgIdx].Flags;
1084
1085     // Promote the value if needed.
1086     switch (VA.getLocInfo()) {
1087     default: llvm_unreachable("Unknown loc info!");
1088     case CCValAssign::Full: break;
1089     case CCValAssign::SExt:
1090       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg);
1091       break;
1092     case CCValAssign::ZExt:
1093       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg);
1094       break;
1095     case CCValAssign::AExt:
1096       Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg);
1097       break;
1098     case CCValAssign::BCvt:
1099       Arg = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getLocVT(), Arg);
1100       break;
1101     }
1102
1103     // f64 and v2f64 might be passed in i32 pairs and must be split into pieces
1104     if (VA.needsCustom()) {
1105       if (VA.getLocVT() == MVT::v2f64) {
1106         SDValue Op0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Arg,
1107                                   DAG.getConstant(0, MVT::i32));
1108         SDValue Op1 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Arg,
1109                                   DAG.getConstant(1, MVT::i32));
1110
1111         PassF64ArgInRegs(dl, DAG, Chain, Op0, RegsToPass,
1112                          VA, ArgLocs[++i], StackPtr, MemOpChains, Flags);
1113
1114         VA = ArgLocs[++i]; // skip ahead to next loc
1115         if (VA.isRegLoc()) {
1116           PassF64ArgInRegs(dl, DAG, Chain, Op1, RegsToPass,
1117                            VA, ArgLocs[++i], StackPtr, MemOpChains, Flags);
1118         } else {
1119           assert(VA.isMemLoc());
1120
1121           MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Op1,
1122                                                  dl, DAG, VA, Flags));
1123         }
1124       } else {
1125         PassF64ArgInRegs(dl, DAG, Chain, Arg, RegsToPass, VA, ArgLocs[++i],
1126                          StackPtr, MemOpChains, Flags);
1127       }
1128     } else if (VA.isRegLoc()) {
1129       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
1130     } else if (!IsSibCall) {
1131       assert(VA.isMemLoc());
1132
1133       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
1134                                              dl, DAG, VA, Flags));
1135     }
1136   }
1137
1138   if (!MemOpChains.empty())
1139     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1140                         &MemOpChains[0], MemOpChains.size());
1141
1142   // Build a sequence of copy-to-reg nodes chained together with token chain
1143   // and flag operands which copy the outgoing args into the appropriate regs.
1144   SDValue InFlag;
1145   // Tail call byval lowering might overwrite argument registers so in case of
1146   // tail call optimization the copies to registers are lowered later.
1147   if (!isTailCall)
1148     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1149       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1150                                RegsToPass[i].second, InFlag);
1151       InFlag = Chain.getValue(1);
1152     }
1153
1154   // For tail calls lower the arguments to the 'real' stack slot.
1155   if (isTailCall) {
1156     // Force all the incoming stack arguments to be loaded from the stack
1157     // before any new outgoing arguments are stored to the stack, because the
1158     // outgoing stack slots may alias the incoming argument stack slots, and
1159     // the alias isn't otherwise explicit. This is slightly more conservative
1160     // than necessary, because it means that each store effectively depends
1161     // on every argument instead of just those arguments it would clobber.
1162
1163     // Do not flag preceeding copytoreg stuff together with the following stuff.
1164     InFlag = SDValue();
1165     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1166       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1167                                RegsToPass[i].second, InFlag);
1168       InFlag = Chain.getValue(1);
1169     }
1170     InFlag =SDValue();
1171   }
1172
1173   // If the callee is a GlobalAddress/ExternalSymbol node (quite common, every
1174   // direct call is) turn it into a TargetGlobalAddress/TargetExternalSymbol
1175   // node so that legalize doesn't hack it.
1176   bool isDirect = false;
1177   bool isARMFunc = false;
1178   bool isLocalARMFunc = false;
1179   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1180
1181   if (EnableARMLongCalls) {
1182     assert (getTargetMachine().getRelocationModel() == Reloc::Static
1183             && "long-calls with non-static relocation model!");
1184     // Handle a global address or an external symbol. If it's not one of
1185     // those, the target's already in a register, so we don't need to do
1186     // anything extra.
1187     if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
1188       const GlobalValue *GV = G->getGlobal();
1189       // Create a constant pool entry for the callee address
1190       unsigned ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1191       ARMConstantPoolValue *CPV = new ARMConstantPoolValue(GV,
1192                                                            ARMPCLabelIndex,
1193                                                            ARMCP::CPValue, 0);
1194       // Get the address of the callee into a register
1195       SDValue CPAddr = DAG.getTargetConstantPool(CPV, getPointerTy(), 4);
1196       CPAddr = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, CPAddr);
1197       Callee = DAG.getLoad(getPointerTy(), dl,
1198                            DAG.getEntryNode(), CPAddr,
1199                            PseudoSourceValue::getConstantPool(), 0,
1200                            false, false, 0);
1201     } else if (ExternalSymbolSDNode *S=dyn_cast<ExternalSymbolSDNode>(Callee)) {
1202       const char *Sym = S->getSymbol();
1203
1204       // Create a constant pool entry for the callee address
1205       unsigned ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1206       ARMConstantPoolValue *CPV = new ARMConstantPoolValue(*DAG.getContext(),
1207                                                        Sym, ARMPCLabelIndex, 0);
1208       // Get the address of the callee into a register
1209       SDValue CPAddr = DAG.getTargetConstantPool(CPV, getPointerTy(), 4);
1210       CPAddr = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, CPAddr);
1211       Callee = DAG.getLoad(getPointerTy(), dl,
1212                            DAG.getEntryNode(), CPAddr,
1213                            PseudoSourceValue::getConstantPool(), 0,
1214                            false, false, 0);
1215     }
1216   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
1217     const GlobalValue *GV = G->getGlobal();
1218     isDirect = true;
1219     bool isExt = GV->isDeclaration() || GV->isWeakForLinker();
1220     bool isStub = (isExt && Subtarget->isTargetDarwin()) &&
1221                    getTargetMachine().getRelocationModel() != Reloc::Static;
1222     isARMFunc = !Subtarget->isThumb() || isStub;
1223     // ARM call to a local ARM function is predicable.
1224     isLocalARMFunc = !Subtarget->isThumb() && (!isExt || !ARMInterworking);
1225     // tBX takes a register source operand.
1226     if (isARMFunc && Subtarget->isThumb1Only() && !Subtarget->hasV5TOps()) {
1227       unsigned ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1228       ARMConstantPoolValue *CPV = new ARMConstantPoolValue(GV,
1229                                                            ARMPCLabelIndex,
1230                                                            ARMCP::CPValue, 4);
1231       SDValue CPAddr = DAG.getTargetConstantPool(CPV, getPointerTy(), 4);
1232       CPAddr = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, CPAddr);
1233       Callee = DAG.getLoad(getPointerTy(), dl,
1234                            DAG.getEntryNode(), CPAddr,
1235                            PseudoSourceValue::getConstantPool(), 0,
1236                            false, false, 0);
1237       SDValue PICLabel = DAG.getConstant(ARMPCLabelIndex, MVT::i32);
1238       Callee = DAG.getNode(ARMISD::PIC_ADD, dl,
1239                            getPointerTy(), Callee, PICLabel);
1240     } else
1241       Callee = DAG.getTargetGlobalAddress(GV, getPointerTy());
1242   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
1243     isDirect = true;
1244     bool isStub = Subtarget->isTargetDarwin() &&
1245                   getTargetMachine().getRelocationModel() != Reloc::Static;
1246     isARMFunc = !Subtarget->isThumb() || isStub;
1247     // tBX takes a register source operand.
1248     const char *Sym = S->getSymbol();
1249     if (isARMFunc && Subtarget->isThumb1Only() && !Subtarget->hasV5TOps()) {
1250       unsigned ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1251       ARMConstantPoolValue *CPV = new ARMConstantPoolValue(*DAG.getContext(),
1252                                                        Sym, ARMPCLabelIndex, 4);
1253       SDValue CPAddr = DAG.getTargetConstantPool(CPV, getPointerTy(), 4);
1254       CPAddr = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, CPAddr);
1255       Callee = DAG.getLoad(getPointerTy(), dl,
1256                            DAG.getEntryNode(), CPAddr,
1257                            PseudoSourceValue::getConstantPool(), 0,
1258                            false, false, 0);
1259       SDValue PICLabel = DAG.getConstant(ARMPCLabelIndex, MVT::i32);
1260       Callee = DAG.getNode(ARMISD::PIC_ADD, dl,
1261                            getPointerTy(), Callee, PICLabel);
1262     } else
1263       Callee = DAG.getTargetExternalSymbol(Sym, getPointerTy());
1264   }
1265
1266   // FIXME: handle tail calls differently.
1267   unsigned CallOpc;
1268   if (Subtarget->isThumb()) {
1269     if ((!isDirect || isARMFunc) && !Subtarget->hasV5TOps())
1270       CallOpc = ARMISD::CALL_NOLINK;
1271     else
1272       CallOpc = isARMFunc ? ARMISD::CALL : ARMISD::tCALL;
1273   } else {
1274     CallOpc = (isDirect || Subtarget->hasV5TOps())
1275       ? (isLocalARMFunc ? ARMISD::CALL_PRED : ARMISD::CALL)
1276       : ARMISD::CALL_NOLINK;
1277   }
1278   if (CallOpc == ARMISD::CALL_NOLINK && !Subtarget->isThumb1Only()) {
1279     // implicit def LR - LR mustn't be allocated as GRP:$dst of CALL_NOLINK
1280     Chain = DAG.getCopyToReg(Chain, dl, ARM::LR, DAG.getUNDEF(MVT::i32),InFlag);
1281     InFlag = Chain.getValue(1);
1282   }
1283
1284   std::vector<SDValue> Ops;
1285   Ops.push_back(Chain);
1286   Ops.push_back(Callee);
1287
1288   // Add argument registers to the end of the list so that they are known live
1289   // into the call.
1290   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
1291     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
1292                                   RegsToPass[i].second.getValueType()));
1293
1294   if (InFlag.getNode())
1295     Ops.push_back(InFlag);
1296
1297   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
1298   if (isTailCall)
1299     return DAG.getNode(ARMISD::TC_RETURN, dl, NodeTys, &Ops[0], Ops.size());
1300
1301   // Returns a chain and a flag for retval copy to use.
1302   Chain = DAG.getNode(CallOpc, dl, NodeTys, &Ops[0], Ops.size());
1303   InFlag = Chain.getValue(1);
1304
1305   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
1306                              DAG.getIntPtrConstant(0, true), InFlag);
1307   if (!Ins.empty())
1308     InFlag = Chain.getValue(1);
1309
1310   // Handle result values, copying them out of physregs into vregs that we
1311   // return.
1312   return LowerCallResult(Chain, InFlag, CallConv, isVarArg, Ins,
1313                          dl, DAG, InVals);
1314 }
1315
1316 /// MatchingStackOffset - Return true if the given stack call argument is
1317 /// already available in the same position (relatively) of the caller's
1318 /// incoming argument stack.
1319 static
1320 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
1321                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
1322                          const ARMInstrInfo *TII) {
1323   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
1324   int FI = INT_MAX;
1325   if (Arg.getOpcode() == ISD::CopyFromReg) {
1326     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
1327     if (!VR || TargetRegisterInfo::isPhysicalRegister(VR))
1328       return false;
1329     MachineInstr *Def = MRI->getVRegDef(VR);
1330     if (!Def)
1331       return false;
1332     if (!Flags.isByVal()) {
1333       if (!TII->isLoadFromStackSlot(Def, FI))
1334         return false;
1335     } else {
1336 //      unsigned Opcode = Def->getOpcode();
1337 //      if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
1338 //          Def->getOperand(1).isFI()) {
1339 //        FI = Def->getOperand(1).getIndex();
1340 //        Bytes = Flags.getByValSize();
1341 //      } else
1342         return false;
1343     }
1344   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
1345     if (Flags.isByVal())
1346       // ByVal argument is passed in as a pointer but it's now being
1347       // dereferenced. e.g.
1348       // define @foo(%struct.X* %A) {
1349       //   tail call @bar(%struct.X* byval %A)
1350       // }
1351       return false;
1352     SDValue Ptr = Ld->getBasePtr();
1353     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
1354     if (!FINode)
1355       return false;
1356     FI = FINode->getIndex();
1357   } else
1358     return false;
1359
1360   assert(FI != INT_MAX);
1361   if (!MFI->isFixedObjectIndex(FI))
1362     return false;
1363   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
1364 }
1365
1366 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
1367 /// for tail call optimization. Targets which want to do tail call
1368 /// optimization should implement this function.
1369 bool
1370 ARMTargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
1371                                                      CallingConv::ID CalleeCC,
1372                                                      bool isVarArg,
1373                                                      bool isCalleeStructRet,
1374                                                      bool isCallerStructRet,
1375                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
1376                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1377                                                      SelectionDAG& DAG) const {
1378   const Function *CallerF = DAG.getMachineFunction().getFunction();
1379   CallingConv::ID CallerCC = CallerF->getCallingConv();
1380   bool CCMatch = CallerCC == CalleeCC;
1381
1382   // Look for obvious safe cases to perform tail call optimization that do not
1383   // require ABI changes. This is what gcc calls sibcall.
1384
1385   // Do not sibcall optimize vararg calls unless the call site is not passing
1386   // any arguments.
1387   if (isVarArg && !Outs.empty())
1388     return false;
1389
1390   // Also avoid sibcall optimization if either caller or callee uses struct
1391   // return semantics.
1392   if (isCalleeStructRet || isCallerStructRet)
1393     return false;
1394
1395   // FIXME: Completely disable sibcall for Thumb1 since Thumb1RegisterInfo::
1396   // emitEpilogue is not ready for them.
1397   if (Subtarget->isThumb1Only())
1398     return false;
1399
1400   // For the moment, we can only do this to functions defined in this
1401   // compilation, or to indirect calls.  A Thumb B to an ARM function,
1402   // or vice versa, is not easily fixed up in the linker unlike BL.
1403   // (We could do this by loading the address of the callee into a register;
1404   // that is an extra instruction over the direct call and burns a register
1405   // as well, so is not likely to be a win.)
1406   if (isa<ExternalSymbolSDNode>(Callee))
1407       return false;
1408
1409   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
1410     const GlobalValue *GV = G->getGlobal();
1411     if (GV->isDeclaration() || GV->isWeakForLinker())
1412       return false;
1413   }
1414
1415   // If the calling conventions do not match, then we'd better make sure the
1416   // results are returned in the same way as what the caller expects.
1417   if (!CCMatch) {
1418     SmallVector<CCValAssign, 16> RVLocs1;
1419     CCState CCInfo1(CalleeCC, false, getTargetMachine(),
1420                     RVLocs1, *DAG.getContext());
1421     CCInfo1.AnalyzeCallResult(Ins, CCAssignFnForNode(CalleeCC, true, isVarArg));
1422
1423     SmallVector<CCValAssign, 16> RVLocs2;
1424     CCState CCInfo2(CallerCC, false, getTargetMachine(),
1425                     RVLocs2, *DAG.getContext());
1426     CCInfo2.AnalyzeCallResult(Ins, CCAssignFnForNode(CallerCC, true, isVarArg));
1427
1428     if (RVLocs1.size() != RVLocs2.size())
1429       return false;
1430     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
1431       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
1432         return false;
1433       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
1434         return false;
1435       if (RVLocs1[i].isRegLoc()) {
1436         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
1437           return false;
1438       } else {
1439         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
1440           return false;
1441       }
1442     }
1443   }
1444
1445   // If the callee takes no arguments then go on to check the results of the
1446   // call.
1447   if (!Outs.empty()) {
1448     // Check if stack adjustment is needed. For now, do not do this if any
1449     // argument is passed on the stack.
1450     SmallVector<CCValAssign, 16> ArgLocs;
1451     CCState CCInfo(CalleeCC, isVarArg, getTargetMachine(),
1452                    ArgLocs, *DAG.getContext());
1453     CCInfo.AnalyzeCallOperands(Outs,
1454                                CCAssignFnForNode(CalleeCC, false, isVarArg));
1455     if (CCInfo.getNextStackOffset()) {
1456       MachineFunction &MF = DAG.getMachineFunction();
1457
1458       // Check if the arguments are already laid out in the right way as
1459       // the caller's fixed stack objects.
1460       MachineFrameInfo *MFI = MF.getFrameInfo();
1461       const MachineRegisterInfo *MRI = &MF.getRegInfo();
1462       const ARMInstrInfo *TII =
1463         ((ARMTargetMachine&)getTargetMachine()).getInstrInfo();
1464       for (unsigned i = 0, realArgIdx = 0, e = ArgLocs.size();
1465            i != e;
1466            ++i, ++realArgIdx) {
1467         CCValAssign &VA = ArgLocs[i];
1468         EVT RegVT = VA.getLocVT();
1469         SDValue Arg = Outs[realArgIdx].Val;
1470         ISD::ArgFlagsTy Flags = Outs[realArgIdx].Flags;
1471         if (VA.getLocInfo() == CCValAssign::Indirect)
1472           return false;
1473         if (VA.needsCustom()) {
1474           // f64 and vector types are split into multiple registers or
1475           // register/stack-slot combinations.  The types will not match
1476           // the registers; give up on memory f64 refs until we figure
1477           // out what to do about this.
1478           if (!VA.isRegLoc())
1479             return false;
1480           if (!ArgLocs[++i].isRegLoc())
1481             return false; 
1482           if (RegVT == MVT::v2f64) {
1483             if (!ArgLocs[++i].isRegLoc())
1484               return false;
1485             if (!ArgLocs[++i].isRegLoc())
1486               return false;
1487           }
1488         } else if (!VA.isRegLoc()) {
1489           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
1490                                    MFI, MRI, TII))
1491             return false;
1492         }
1493       }
1494     }
1495   }
1496
1497   return true;
1498 }
1499
1500 SDValue
1501 ARMTargetLowering::LowerReturn(SDValue Chain,
1502                                CallingConv::ID CallConv, bool isVarArg,
1503                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1504                                DebugLoc dl, SelectionDAG &DAG) const {
1505
1506   // CCValAssign - represent the assignment of the return value to a location.
1507   SmallVector<CCValAssign, 16> RVLocs;
1508
1509   // CCState - Info about the registers and stack slots.
1510   CCState CCInfo(CallConv, isVarArg, getTargetMachine(), RVLocs,
1511                  *DAG.getContext());
1512
1513   // Analyze outgoing return values.
1514   CCInfo.AnalyzeReturn(Outs, CCAssignFnForNode(CallConv, /* Return */ true,
1515                                                isVarArg));
1516
1517   // If this is the first return lowered for this function, add
1518   // the regs to the liveout set for the function.
1519   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
1520     for (unsigned i = 0; i != RVLocs.size(); ++i)
1521       if (RVLocs[i].isRegLoc())
1522         DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
1523   }
1524
1525   SDValue Flag;
1526
1527   // Copy the result values into the output registers.
1528   for (unsigned i = 0, realRVLocIdx = 0;
1529        i != RVLocs.size();
1530        ++i, ++realRVLocIdx) {
1531     CCValAssign &VA = RVLocs[i];
1532     assert(VA.isRegLoc() && "Can only return in registers!");
1533
1534     SDValue Arg = Outs[realRVLocIdx].Val;
1535
1536     switch (VA.getLocInfo()) {
1537     default: llvm_unreachable("Unknown loc info!");
1538     case CCValAssign::Full: break;
1539     case CCValAssign::BCvt:
1540       Arg = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getLocVT(), Arg);
1541       break;
1542     }
1543
1544     if (VA.needsCustom()) {
1545       if (VA.getLocVT() == MVT::v2f64) {
1546         // Extract the first half and return it in two registers.
1547         SDValue Half = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Arg,
1548                                    DAG.getConstant(0, MVT::i32));
1549         SDValue HalfGPRs = DAG.getNode(ARMISD::VMOVRRD, dl,
1550                                        DAG.getVTList(MVT::i32, MVT::i32), Half);
1551
1552         Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), HalfGPRs, Flag);
1553         Flag = Chain.getValue(1);
1554         VA = RVLocs[++i]; // skip ahead to next loc
1555         Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(),
1556                                  HalfGPRs.getValue(1), Flag);
1557         Flag = Chain.getValue(1);
1558         VA = RVLocs[++i]; // skip ahead to next loc
1559
1560         // Extract the 2nd half and fall through to handle it as an f64 value.
1561         Arg = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Arg,
1562                           DAG.getConstant(1, MVT::i32));
1563       }
1564       // Legalize ret f64 -> ret 2 x i32.  We always have fmrrd if f64 is
1565       // available.
1566       SDValue fmrrd = DAG.getNode(ARMISD::VMOVRRD, dl,
1567                                   DAG.getVTList(MVT::i32, MVT::i32), &Arg, 1);
1568       Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), fmrrd, Flag);
1569       Flag = Chain.getValue(1);
1570       VA = RVLocs[++i]; // skip ahead to next loc
1571       Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), fmrrd.getValue(1),
1572                                Flag);
1573     } else
1574       Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), Arg, Flag);
1575
1576     // Guarantee that all emitted copies are
1577     // stuck together, avoiding something bad.
1578     Flag = Chain.getValue(1);
1579   }
1580
1581   SDValue result;
1582   if (Flag.getNode())
1583     result = DAG.getNode(ARMISD::RET_FLAG, dl, MVT::Other, Chain, Flag);
1584   else // Return Void
1585     result = DAG.getNode(ARMISD::RET_FLAG, dl, MVT::Other, Chain);
1586
1587   return result;
1588 }
1589
1590 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
1591 // their target counterpart wrapped in the ARMISD::Wrapper node. Suppose N is
1592 // one of the above mentioned nodes. It has to be wrapped because otherwise
1593 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
1594 // be used to form addressing mode. These wrapped nodes will be selected
1595 // into MOVi.
1596 static SDValue LowerConstantPool(SDValue Op, SelectionDAG &DAG) {
1597   EVT PtrVT = Op.getValueType();
1598   // FIXME there is no actual debug info here
1599   DebugLoc dl = Op.getDebugLoc();
1600   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
1601   SDValue Res;
1602   if (CP->isMachineConstantPoolEntry())
1603     Res = DAG.getTargetConstantPool(CP->getMachineCPVal(), PtrVT,
1604                                     CP->getAlignment());
1605   else
1606     Res = DAG.getTargetConstantPool(CP->getConstVal(), PtrVT,
1607                                     CP->getAlignment());
1608   return DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, Res);
1609 }
1610
1611 SDValue ARMTargetLowering::LowerBlockAddress(SDValue Op,
1612                                              SelectionDAG &DAG) const {
1613   MachineFunction &MF = DAG.getMachineFunction();
1614   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1615   unsigned ARMPCLabelIndex = 0;
1616   DebugLoc DL = Op.getDebugLoc();
1617   EVT PtrVT = getPointerTy();
1618   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
1619   Reloc::Model RelocM = getTargetMachine().getRelocationModel();
1620   SDValue CPAddr;
1621   if (RelocM == Reloc::Static) {
1622     CPAddr = DAG.getTargetConstantPool(BA, PtrVT, 4);
1623   } else {
1624     unsigned PCAdj = Subtarget->isThumb() ? 4 : 8;
1625     ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1626     ARMConstantPoolValue *CPV = new ARMConstantPoolValue(BA, ARMPCLabelIndex,
1627                                                          ARMCP::CPBlockAddress,
1628                                                          PCAdj);
1629     CPAddr = DAG.getTargetConstantPool(CPV, PtrVT, 4);
1630   }
1631   CPAddr = DAG.getNode(ARMISD::Wrapper, DL, PtrVT, CPAddr);
1632   SDValue Result = DAG.getLoad(PtrVT, DL, DAG.getEntryNode(), CPAddr,
1633                                PseudoSourceValue::getConstantPool(), 0,
1634                                false, false, 0);
1635   if (RelocM == Reloc::Static)
1636     return Result;
1637   SDValue PICLabel = DAG.getConstant(ARMPCLabelIndex, MVT::i32);
1638   return DAG.getNode(ARMISD::PIC_ADD, DL, PtrVT, Result, PICLabel);
1639 }
1640
1641 // Lower ISD::GlobalTLSAddress using the "general dynamic" model
1642 SDValue
1643 ARMTargetLowering::LowerToTLSGeneralDynamicModel(GlobalAddressSDNode *GA,
1644                                                  SelectionDAG &DAG) const {
1645   DebugLoc dl = GA->getDebugLoc();
1646   EVT PtrVT = getPointerTy();
1647   unsigned char PCAdj = Subtarget->isThumb() ? 4 : 8;
1648   MachineFunction &MF = DAG.getMachineFunction();
1649   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1650   unsigned ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1651   ARMConstantPoolValue *CPV =
1652     new ARMConstantPoolValue(GA->getGlobal(), ARMPCLabelIndex,
1653                              ARMCP::CPValue, PCAdj, "tlsgd", true);
1654   SDValue Argument = DAG.getTargetConstantPool(CPV, PtrVT, 4);
1655   Argument = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, Argument);
1656   Argument = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Argument,
1657                          PseudoSourceValue::getConstantPool(), 0,
1658                          false, false, 0);
1659   SDValue Chain = Argument.getValue(1);
1660
1661   SDValue PICLabel = DAG.getConstant(ARMPCLabelIndex, MVT::i32);
1662   Argument = DAG.getNode(ARMISD::PIC_ADD, dl, PtrVT, Argument, PICLabel);
1663
1664   // call __tls_get_addr.
1665   ArgListTy Args;
1666   ArgListEntry Entry;
1667   Entry.Node = Argument;
1668   Entry.Ty = (const Type *) Type::getInt32Ty(*DAG.getContext());
1669   Args.push_back(Entry);
1670   // FIXME: is there useful debug info available here?
1671   std::pair<SDValue, SDValue> CallResult =
1672     LowerCallTo(Chain, (const Type *) Type::getInt32Ty(*DAG.getContext()),
1673                 false, false, false, false,
1674                 0, CallingConv::C, false, /*isReturnValueUsed=*/true,
1675                 DAG.getExternalSymbol("__tls_get_addr", PtrVT), Args, DAG, dl);
1676   return CallResult.first;
1677 }
1678
1679 // Lower ISD::GlobalTLSAddress using the "initial exec" or
1680 // "local exec" model.
1681 SDValue
1682 ARMTargetLowering::LowerToTLSExecModels(GlobalAddressSDNode *GA,
1683                                         SelectionDAG &DAG) const {
1684   const GlobalValue *GV = GA->getGlobal();
1685   DebugLoc dl = GA->getDebugLoc();
1686   SDValue Offset;
1687   SDValue Chain = DAG.getEntryNode();
1688   EVT PtrVT = getPointerTy();
1689   // Get the Thread Pointer
1690   SDValue ThreadPointer = DAG.getNode(ARMISD::THREAD_POINTER, dl, PtrVT);
1691
1692   if (GV->isDeclaration()) {
1693     MachineFunction &MF = DAG.getMachineFunction();
1694     ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1695     unsigned ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1696     // Initial exec model.
1697     unsigned char PCAdj = Subtarget->isThumb() ? 4 : 8;
1698     ARMConstantPoolValue *CPV =
1699       new ARMConstantPoolValue(GA->getGlobal(), ARMPCLabelIndex,
1700                                ARMCP::CPValue, PCAdj, "gottpoff", true);
1701     Offset = DAG.getTargetConstantPool(CPV, PtrVT, 4);
1702     Offset = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, Offset);
1703     Offset = DAG.getLoad(PtrVT, dl, Chain, Offset,
1704                          PseudoSourceValue::getConstantPool(), 0,
1705                          false, false, 0);
1706     Chain = Offset.getValue(1);
1707
1708     SDValue PICLabel = DAG.getConstant(ARMPCLabelIndex, MVT::i32);
1709     Offset = DAG.getNode(ARMISD::PIC_ADD, dl, PtrVT, Offset, PICLabel);
1710
1711     Offset = DAG.getLoad(PtrVT, dl, Chain, Offset,
1712                          PseudoSourceValue::getConstantPool(), 0,
1713                          false, false, 0);
1714   } else {
1715     // local exec model
1716     ARMConstantPoolValue *CPV = new ARMConstantPoolValue(GV, "tpoff");
1717     Offset = DAG.getTargetConstantPool(CPV, PtrVT, 4);
1718     Offset = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, Offset);
1719     Offset = DAG.getLoad(PtrVT, dl, Chain, Offset,
1720                          PseudoSourceValue::getConstantPool(), 0,
1721                          false, false, 0);
1722   }
1723
1724   // The address of the thread local variable is the add of the thread
1725   // pointer with the offset of the variable.
1726   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
1727 }
1728
1729 SDValue
1730 ARMTargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
1731   // TODO: implement the "local dynamic" model
1732   assert(Subtarget->isTargetELF() &&
1733          "TLS not implemented for non-ELF targets");
1734   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
1735   // If the relocation model is PIC, use the "General Dynamic" TLS Model,
1736   // otherwise use the "Local Exec" TLS Model
1737   if (getTargetMachine().getRelocationModel() == Reloc::PIC_)
1738     return LowerToTLSGeneralDynamicModel(GA, DAG);
1739   else
1740     return LowerToTLSExecModels(GA, DAG);
1741 }
1742
1743 SDValue ARMTargetLowering::LowerGlobalAddressELF(SDValue Op,
1744                                                  SelectionDAG &DAG) const {
1745   EVT PtrVT = getPointerTy();
1746   DebugLoc dl = Op.getDebugLoc();
1747   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
1748   Reloc::Model RelocM = getTargetMachine().getRelocationModel();
1749   if (RelocM == Reloc::PIC_) {
1750     bool UseGOTOFF = GV->hasLocalLinkage() || GV->hasHiddenVisibility();
1751     ARMConstantPoolValue *CPV =
1752       new ARMConstantPoolValue(GV, UseGOTOFF ? "GOTOFF" : "GOT");
1753     SDValue CPAddr = DAG.getTargetConstantPool(CPV, PtrVT, 4);
1754     CPAddr = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, CPAddr);
1755     SDValue Result = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
1756                                  CPAddr,
1757                                  PseudoSourceValue::getConstantPool(), 0,
1758                                  false, false, 0);
1759     SDValue Chain = Result.getValue(1);
1760     SDValue GOT = DAG.getGLOBAL_OFFSET_TABLE(PtrVT);
1761     Result = DAG.getNode(ISD::ADD, dl, PtrVT, Result, GOT);
1762     if (!UseGOTOFF)
1763       Result = DAG.getLoad(PtrVT, dl, Chain, Result,
1764                            PseudoSourceValue::getGOT(), 0,
1765                            false, false, 0);
1766     return Result;
1767   } else {
1768     // If we have T2 ops, we can materialize the address directly via movt/movw
1769     // pair. This is always cheaper.
1770     if (Subtarget->useMovt()) {
1771       return DAG.getNode(ARMISD::Wrapper, dl, PtrVT,
1772                          DAG.getTargetGlobalAddress(GV, PtrVT));
1773     } else {
1774       SDValue CPAddr = DAG.getTargetConstantPool(GV, PtrVT, 4);
1775       CPAddr = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, CPAddr);
1776       return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), CPAddr,
1777                          PseudoSourceValue::getConstantPool(), 0,
1778                          false, false, 0);
1779     }
1780   }
1781 }
1782
1783 SDValue ARMTargetLowering::LowerGlobalAddressDarwin(SDValue Op,
1784                                                     SelectionDAG &DAG) const {
1785   MachineFunction &MF = DAG.getMachineFunction();
1786   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1787   unsigned ARMPCLabelIndex = 0;
1788   EVT PtrVT = getPointerTy();
1789   DebugLoc dl = Op.getDebugLoc();
1790   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
1791   Reloc::Model RelocM = getTargetMachine().getRelocationModel();
1792   SDValue CPAddr;
1793   if (RelocM == Reloc::Static)
1794     CPAddr = DAG.getTargetConstantPool(GV, PtrVT, 4);
1795   else {
1796     ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1797     unsigned PCAdj = (RelocM != Reloc::PIC_) ? 0 : (Subtarget->isThumb()?4:8);
1798     ARMConstantPoolValue *CPV =
1799       new ARMConstantPoolValue(GV, ARMPCLabelIndex, ARMCP::CPValue, PCAdj);
1800     CPAddr = DAG.getTargetConstantPool(CPV, PtrVT, 4);
1801   }
1802   CPAddr = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, CPAddr);
1803
1804   SDValue Result = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), CPAddr,
1805                                PseudoSourceValue::getConstantPool(), 0,
1806                                false, false, 0);
1807   SDValue Chain = Result.getValue(1);
1808
1809   if (RelocM == Reloc::PIC_) {
1810     SDValue PICLabel = DAG.getConstant(ARMPCLabelIndex, MVT::i32);
1811     Result = DAG.getNode(ARMISD::PIC_ADD, dl, PtrVT, Result, PICLabel);
1812   }
1813
1814   if (Subtarget->GVIsIndirectSymbol(GV, RelocM))
1815     Result = DAG.getLoad(PtrVT, dl, Chain, Result,
1816                          PseudoSourceValue::getGOT(), 0,
1817                          false, false, 0);
1818
1819   return Result;
1820 }
1821
1822 SDValue ARMTargetLowering::LowerGLOBAL_OFFSET_TABLE(SDValue Op,
1823                                                     SelectionDAG &DAG) const {
1824   assert(Subtarget->isTargetELF() &&
1825          "GLOBAL OFFSET TABLE not implemented for non-ELF targets");
1826   MachineFunction &MF = DAG.getMachineFunction();
1827   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1828   unsigned ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1829   EVT PtrVT = getPointerTy();
1830   DebugLoc dl = Op.getDebugLoc();
1831   unsigned PCAdj = Subtarget->isThumb() ? 4 : 8;
1832   ARMConstantPoolValue *CPV = new ARMConstantPoolValue(*DAG.getContext(),
1833                                                        "_GLOBAL_OFFSET_TABLE_",
1834                                                        ARMPCLabelIndex, PCAdj);
1835   SDValue CPAddr = DAG.getTargetConstantPool(CPV, PtrVT, 4);
1836   CPAddr = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, CPAddr);
1837   SDValue Result = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), CPAddr,
1838                                PseudoSourceValue::getConstantPool(), 0,
1839                                false, false, 0);
1840   SDValue PICLabel = DAG.getConstant(ARMPCLabelIndex, MVT::i32);
1841   return DAG.getNode(ARMISD::PIC_ADD, dl, PtrVT, Result, PICLabel);
1842 }
1843
1844 SDValue
1845 ARMTargetLowering::LowerEH_SJLJ_SETJMP(SDValue Op, SelectionDAG &DAG) const {
1846   DebugLoc dl = Op.getDebugLoc();
1847   SDValue Val = DAG.getConstant(0, MVT::i32);
1848   return DAG.getNode(ARMISD::EH_SJLJ_SETJMP, dl, MVT::i32, Op.getOperand(0),
1849                      Op.getOperand(1), Val);
1850 }
1851
1852 SDValue
1853 ARMTargetLowering::LowerEH_SJLJ_LONGJMP(SDValue Op, SelectionDAG &DAG) const {
1854   DebugLoc dl = Op.getDebugLoc();
1855   return DAG.getNode(ARMISD::EH_SJLJ_LONGJMP, dl, MVT::Other, Op.getOperand(0),
1856                      Op.getOperand(1), DAG.getConstant(0, MVT::i32));
1857 }
1858
1859 SDValue
1860 ARMTargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG,
1861                                           const ARMSubtarget *Subtarget) const {
1862   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
1863   DebugLoc dl = Op.getDebugLoc();
1864   switch (IntNo) {
1865   default: return SDValue();    // Don't custom lower most intrinsics.
1866   case Intrinsic::arm_thread_pointer: {
1867     EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1868     return DAG.getNode(ARMISD::THREAD_POINTER, dl, PtrVT);
1869   }
1870   case Intrinsic::eh_sjlj_lsda: {
1871     MachineFunction &MF = DAG.getMachineFunction();
1872     ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1873     unsigned ARMPCLabelIndex = AFI->createConstPoolEntryUId();
1874     EVT PtrVT = getPointerTy();
1875     DebugLoc dl = Op.getDebugLoc();
1876     Reloc::Model RelocM = getTargetMachine().getRelocationModel();
1877     SDValue CPAddr;
1878     unsigned PCAdj = (RelocM != Reloc::PIC_)
1879       ? 0 : (Subtarget->isThumb() ? 4 : 8);
1880     ARMConstantPoolValue *CPV =
1881       new ARMConstantPoolValue(MF.getFunction(), ARMPCLabelIndex,
1882                                ARMCP::CPLSDA, PCAdj);
1883     CPAddr = DAG.getTargetConstantPool(CPV, PtrVT, 4);
1884     CPAddr = DAG.getNode(ARMISD::Wrapper, dl, MVT::i32, CPAddr);
1885     SDValue Result =
1886       DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), CPAddr,
1887                   PseudoSourceValue::getConstantPool(), 0,
1888                   false, false, 0);
1889
1890     if (RelocM == Reloc::PIC_) {
1891       SDValue PICLabel = DAG.getConstant(ARMPCLabelIndex, MVT::i32);
1892       Result = DAG.getNode(ARMISD::PIC_ADD, dl, PtrVT, Result, PICLabel);
1893     }
1894     return Result;
1895   }
1896   }
1897 }
1898
1899 static SDValue LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG,
1900                                const ARMSubtarget *Subtarget) {
1901   DebugLoc dl = Op.getDebugLoc();
1902   SDValue Op5 = Op.getOperand(5);
1903   unsigned isDeviceBarrier = cast<ConstantSDNode>(Op5)->getZExtValue();
1904   // v6 and v7 can both handle barriers directly, but need handled a bit
1905   // differently. Thumb1 and pre-v6 ARM mode use a libcall instead and should
1906   // never get here.
1907   unsigned Opc = isDeviceBarrier ? ARMISD::SYNCBARRIER : ARMISD::MEMBARRIER;
1908   if (Subtarget->hasV7Ops())
1909     return DAG.getNode(Opc, dl, MVT::Other, Op.getOperand(0));
1910   else if (Subtarget->hasV6Ops() && !Subtarget->isThumb1Only())
1911     return DAG.getNode(Opc, dl, MVT::Other, Op.getOperand(0),
1912                        DAG.getConstant(0, MVT::i32));
1913   assert(0 && "Unexpected ISD::MEMBARRIER encountered. Should be libcall!");
1914   return SDValue();
1915 }
1916
1917 static SDValue LowerVASTART(SDValue Op, SelectionDAG &DAG) {
1918   MachineFunction &MF = DAG.getMachineFunction();
1919   ARMFunctionInfo *FuncInfo = MF.getInfo<ARMFunctionInfo>();
1920
1921   // vastart just stores the address of the VarArgsFrameIndex slot into the
1922   // memory location argument.
1923   DebugLoc dl = Op.getDebugLoc();
1924   EVT PtrVT = DAG.getTargetLoweringInfo().getPointerTy();
1925   SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(), PtrVT);
1926   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
1927   return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1), SV, 0,
1928                       false, false, 0);
1929 }
1930
1931 SDValue
1932 ARMTargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
1933                                            SelectionDAG &DAG) const {
1934   SDNode *Node = Op.getNode();
1935   DebugLoc dl = Node->getDebugLoc();
1936   EVT VT = Node->getValueType(0);
1937   SDValue Chain = Op.getOperand(0);
1938   SDValue Size  = Op.getOperand(1);
1939   SDValue Align = Op.getOperand(2);
1940
1941   // Chain the dynamic stack allocation so that it doesn't modify the stack
1942   // pointer when other instructions are using the stack.
1943   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true));
1944
1945   unsigned AlignVal = cast<ConstantSDNode>(Align)->getZExtValue();
1946   unsigned StackAlign = getTargetMachine().getFrameInfo()->getStackAlignment();
1947   if (AlignVal > StackAlign)
1948     // Do this now since selection pass cannot introduce new target
1949     // independent node.
1950     Align = DAG.getConstant(-(uint64_t)AlignVal, VT);
1951
1952   // In Thumb1 mode, there isn't a "sub r, sp, r" instruction, we will end up
1953   // using a "add r, sp, r" instead. Negate the size now so we don't have to
1954   // do even more horrible hack later.
1955   MachineFunction &MF = DAG.getMachineFunction();
1956   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1957   if (AFI->isThumb1OnlyFunction()) {
1958     bool Negate = true;
1959     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Size);
1960     if (C) {
1961       uint32_t Val = C->getZExtValue();
1962       if (Val <= 508 && ((Val & 3) == 0))
1963         Negate = false;
1964     }
1965     if (Negate)
1966       Size = DAG.getNode(ISD::SUB, dl, VT, DAG.getConstant(0, VT), Size);
1967   }
1968
1969   SDVTList VTList = DAG.getVTList(VT, MVT::Other);
1970   SDValue Ops1[] = { Chain, Size, Align };
1971   SDValue Res = DAG.getNode(ARMISD::DYN_ALLOC, dl, VTList, Ops1, 3);
1972   Chain = Res.getValue(1);
1973   Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(0, true),
1974                              DAG.getIntPtrConstant(0, true), SDValue());
1975   SDValue Ops2[] = { Res, Chain };
1976   return DAG.getMergeValues(Ops2, 2, dl);
1977 }
1978
1979 SDValue
1980 ARMTargetLowering::GetF64FormalArgument(CCValAssign &VA, CCValAssign &NextVA,
1981                                         SDValue &Root, SelectionDAG &DAG,
1982                                         DebugLoc dl) const {
1983   MachineFunction &MF = DAG.getMachineFunction();
1984   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
1985
1986   TargetRegisterClass *RC;
1987   if (AFI->isThumb1OnlyFunction())
1988     RC = ARM::tGPRRegisterClass;
1989   else
1990     RC = ARM::GPRRegisterClass;
1991
1992   // Transform the arguments stored in physical registers into virtual ones.
1993   unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC); 
1994   SDValue ArgValue = DAG.getCopyFromReg(Root, dl, Reg, MVT::i32);
1995
1996   SDValue ArgValue2;
1997   if (NextVA.isMemLoc()) {
1998     MachineFrameInfo *MFI = MF.getFrameInfo();
1999     int FI = MFI->CreateFixedObject(4, NextVA.getLocMemOffset(), true, false);
2000
2001     // Create load node to retrieve arguments from the stack.
2002     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2003     ArgValue2 = DAG.getLoad(MVT::i32, dl, Root, FIN,
2004                             PseudoSourceValue::getFixedStack(FI), 0,
2005                             false, false, 0);
2006   } else {
2007     Reg = MF.addLiveIn(NextVA.getLocReg(), RC);
2008     ArgValue2 = DAG.getCopyFromReg(Root, dl, Reg, MVT::i32);
2009   }
2010
2011   return DAG.getNode(ARMISD::VMOVDRR, dl, MVT::f64, ArgValue, ArgValue2);
2012 }
2013
2014 SDValue
2015 ARMTargetLowering::LowerFormalArguments(SDValue Chain,
2016                                         CallingConv::ID CallConv, bool isVarArg,
2017                                         const SmallVectorImpl<ISD::InputArg>
2018                                           &Ins,
2019                                         DebugLoc dl, SelectionDAG &DAG,
2020                                         SmallVectorImpl<SDValue> &InVals)
2021                                           const {
2022
2023   MachineFunction &MF = DAG.getMachineFunction();
2024   MachineFrameInfo *MFI = MF.getFrameInfo();
2025
2026   ARMFunctionInfo *AFI = MF.getInfo<ARMFunctionInfo>();
2027
2028   // Assign locations to all of the incoming arguments.
2029   SmallVector<CCValAssign, 16> ArgLocs;
2030   CCState CCInfo(CallConv, isVarArg, getTargetMachine(), ArgLocs,
2031                  *DAG.getContext());
2032   CCInfo.AnalyzeFormalArguments(Ins,
2033                                 CCAssignFnForNode(CallConv, /* Return*/ false,
2034                                                   isVarArg));
2035
2036   SmallVector<SDValue, 16> ArgValues;
2037
2038   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2039     CCValAssign &VA = ArgLocs[i];
2040
2041     // Arguments stored in registers.
2042     if (VA.isRegLoc()) {
2043       EVT RegVT = VA.getLocVT();
2044
2045       SDValue ArgValue;
2046       if (VA.needsCustom()) {
2047         // f64 and vector types are split up into multiple registers or
2048         // combinations of registers and stack slots.
2049         if (VA.getLocVT() == MVT::v2f64) {
2050           SDValue ArgValue1 = GetF64FormalArgument(VA, ArgLocs[++i],
2051                                                    Chain, DAG, dl);
2052           VA = ArgLocs[++i]; // skip ahead to next loc
2053           SDValue ArgValue2;
2054           if (VA.isMemLoc()) {
2055             int FI = MFI->CreateFixedObject(8, VA.getLocMemOffset(),
2056                                             true, false);
2057             SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2058             ArgValue2 = DAG.getLoad(MVT::f64, dl, Chain, FIN,
2059                                     PseudoSourceValue::getFixedStack(FI), 0,
2060                                     false, false, 0);
2061           } else {
2062             ArgValue2 = GetF64FormalArgument(VA, ArgLocs[++i],
2063                                              Chain, DAG, dl);
2064           }
2065           ArgValue = DAG.getNode(ISD::UNDEF, dl, MVT::v2f64);
2066           ArgValue = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v2f64,
2067                                  ArgValue, ArgValue1, DAG.getIntPtrConstant(0));
2068           ArgValue = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v2f64,
2069                                  ArgValue, ArgValue2, DAG.getIntPtrConstant(1));
2070         } else
2071           ArgValue = GetF64FormalArgument(VA, ArgLocs[++i], Chain, DAG, dl);
2072
2073       } else {
2074         TargetRegisterClass *RC;
2075
2076         if (RegVT == MVT::f32)
2077           RC = ARM::SPRRegisterClass;
2078         else if (RegVT == MVT::f64)
2079           RC = ARM::DPRRegisterClass;
2080         else if (RegVT == MVT::v2f64)
2081           RC = ARM::QPRRegisterClass;
2082         else if (RegVT == MVT::i32)
2083           RC = (AFI->isThumb1OnlyFunction() ?
2084                 ARM::tGPRRegisterClass : ARM::GPRRegisterClass);
2085         else
2086           llvm_unreachable("RegVT not supported by FORMAL_ARGUMENTS Lowering");
2087
2088         // Transform the arguments in physical registers into virtual ones.
2089         unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2090         ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
2091       }
2092
2093       // If this is an 8 or 16-bit value, it is really passed promoted
2094       // to 32 bits.  Insert an assert[sz]ext to capture this, then
2095       // truncate to the right size.
2096       switch (VA.getLocInfo()) {
2097       default: llvm_unreachable("Unknown loc info!");
2098       case CCValAssign::Full: break;
2099       case CCValAssign::BCvt:
2100         ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getValVT(), ArgValue);
2101         break;
2102       case CCValAssign::SExt:
2103         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
2104                                DAG.getValueType(VA.getValVT()));
2105         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
2106         break;
2107       case CCValAssign::ZExt:
2108         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
2109                                DAG.getValueType(VA.getValVT()));
2110         ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
2111         break;
2112       }
2113
2114       InVals.push_back(ArgValue);
2115
2116     } else { // VA.isRegLoc()
2117
2118       // sanity check
2119       assert(VA.isMemLoc());
2120       assert(VA.getValVT() != MVT::i64 && "i64 should already be lowered");
2121
2122       unsigned ArgSize = VA.getLocVT().getSizeInBits()/8;
2123       int FI = MFI->CreateFixedObject(ArgSize, VA.getLocMemOffset(),
2124                                       true, false);
2125
2126       // Create load nodes to retrieve arguments from the stack.
2127       SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2128       InVals.push_back(DAG.getLoad(VA.getValVT(), dl, Chain, FIN,
2129                                    PseudoSourceValue::getFixedStack(FI), 0,
2130                                    false, false, 0));
2131     }
2132   }
2133
2134   // varargs
2135   if (isVarArg) {
2136     static const unsigned GPRArgRegs[] = {
2137       ARM::R0, ARM::R1, ARM::R2, ARM::R3
2138     };
2139
2140     unsigned NumGPRs = CCInfo.getFirstUnallocated
2141       (GPRArgRegs, sizeof(GPRArgRegs) / sizeof(GPRArgRegs[0]));
2142
2143     unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
2144     unsigned VARegSize = (4 - NumGPRs) * 4;
2145     unsigned VARegSaveSize = (VARegSize + Align - 1) & ~(Align - 1);
2146     unsigned ArgOffset = CCInfo.getNextStackOffset();
2147     if (VARegSaveSize) {
2148       // If this function is vararg, store any remaining integer argument regs
2149       // to their spots on the stack so that they may be loaded by deferencing
2150       // the result of va_next.
2151       AFI->setVarArgsRegSaveSize(VARegSaveSize);
2152       AFI->setVarArgsFrameIndex(
2153         MFI->CreateFixedObject(VARegSaveSize,
2154                                ArgOffset + VARegSaveSize - VARegSize,
2155                                true, false));
2156       SDValue FIN = DAG.getFrameIndex(AFI->getVarArgsFrameIndex(),
2157                                       getPointerTy());
2158
2159       SmallVector<SDValue, 4> MemOps;
2160       for (; NumGPRs < 4; ++NumGPRs) {
2161         TargetRegisterClass *RC;
2162         if (AFI->isThumb1OnlyFunction())
2163           RC = ARM::tGPRRegisterClass;
2164         else
2165           RC = ARM::GPRRegisterClass;
2166
2167         unsigned VReg = MF.addLiveIn(GPRArgRegs[NumGPRs], RC);
2168         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i32);
2169         SDValue Store =
2170           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2171                PseudoSourceValue::getFixedStack(AFI->getVarArgsFrameIndex()),
2172                0, false, false, 0);
2173         MemOps.push_back(Store);
2174         FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), FIN,
2175                           DAG.getConstant(4, getPointerTy()));
2176       }
2177       if (!MemOps.empty())
2178         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2179                             &MemOps[0], MemOps.size());
2180     } else
2181       // This will point to the next argument passed via stack.
2182       AFI->setVarArgsFrameIndex(MFI->CreateFixedObject(4, ArgOffset,
2183                                                        true, false));
2184   }
2185
2186   return Chain;
2187 }
2188
2189 /// isFloatingPointZero - Return true if this is +0.0.
2190 static bool isFloatingPointZero(SDValue Op) {
2191   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Op))
2192     return CFP->getValueAPF().isPosZero();
2193   else if (ISD::isEXTLoad(Op.getNode()) || ISD::isNON_EXTLoad(Op.getNode())) {
2194     // Maybe this has already been legalized into the constant pool?
2195     if (Op.getOperand(1).getOpcode() == ARMISD::Wrapper) {
2196       SDValue WrapperOp = Op.getOperand(1).getOperand(0);
2197       if (ConstantPoolSDNode *CP = dyn_cast<ConstantPoolSDNode>(WrapperOp))
2198         if (const ConstantFP *CFP = dyn_cast<ConstantFP>(CP->getConstVal()))
2199           return CFP->getValueAPF().isPosZero();
2200     }
2201   }
2202   return false;
2203 }
2204
2205 /// Returns appropriate ARM CMP (cmp) and corresponding condition code for
2206 /// the given operands.
2207 SDValue
2208 ARMTargetLowering::getARMCmp(SDValue LHS, SDValue RHS, ISD::CondCode CC,
2209                              SDValue &ARMCC, SelectionDAG &DAG,
2210                              DebugLoc dl) const {
2211   if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS.getNode())) {
2212     unsigned C = RHSC->getZExtValue();
2213     if (!isLegalICmpImmediate(C)) {
2214       // Constant does not fit, try adjusting it by one?
2215       switch (CC) {
2216       default: break;
2217       case ISD::SETLT:
2218       case ISD::SETGE:
2219         if (isLegalICmpImmediate(C-1)) {
2220           CC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGT;
2221           RHS = DAG.getConstant(C-1, MVT::i32);
2222         }
2223         break;
2224       case ISD::SETULT:
2225       case ISD::SETUGE:
2226         if (C > 0 && isLegalICmpImmediate(C-1)) {
2227           CC = (CC == ISD::SETULT) ? ISD::SETULE : ISD::SETUGT;
2228           RHS = DAG.getConstant(C-1, MVT::i32);
2229         }
2230         break;
2231       case ISD::SETLE:
2232       case ISD::SETGT:
2233         if (isLegalICmpImmediate(C+1)) {
2234           CC = (CC == ISD::SETLE) ? ISD::SETLT : ISD::SETGE;
2235           RHS = DAG.getConstant(C+1, MVT::i32);
2236         }
2237         break;
2238       case ISD::SETULE:
2239       case ISD::SETUGT:
2240         if (C < 0xffffffff && isLegalICmpImmediate(C+1)) {
2241           CC = (CC == ISD::SETULE) ? ISD::SETULT : ISD::SETUGE;
2242           RHS = DAG.getConstant(C+1, MVT::i32);
2243         }
2244         break;
2245       }
2246     }
2247   }
2248
2249   ARMCC::CondCodes CondCode = IntCCToARMCC(CC);
2250   ARMISD::NodeType CompareType;
2251   switch (CondCode) {
2252   default:
2253     CompareType = ARMISD::CMP;
2254     break;
2255   case ARMCC::EQ:
2256   case ARMCC::NE:
2257     // Uses only Z Flag
2258     CompareType = ARMISD::CMPZ;
2259     break;
2260   }
2261   ARMCC = DAG.getConstant(CondCode, MVT::i32);
2262   return DAG.getNode(CompareType, dl, MVT::Flag, LHS, RHS);
2263 }
2264
2265 /// Returns a appropriate VFP CMP (fcmp{s|d}+fmstat) for the given operands.
2266 static SDValue getVFPCmp(SDValue LHS, SDValue RHS, SelectionDAG &DAG,
2267                          DebugLoc dl) {
2268   SDValue Cmp;
2269   if (!isFloatingPointZero(RHS))
2270     Cmp = DAG.getNode(ARMISD::CMPFP, dl, MVT::Flag, LHS, RHS);
2271   else
2272     Cmp = DAG.getNode(ARMISD::CMPFPw0, dl, MVT::Flag, LHS);
2273   return DAG.getNode(ARMISD::FMSTAT, dl, MVT::Flag, Cmp);
2274 }
2275
2276 SDValue ARMTargetLowering::LowerSELECT_CC(SDValue Op, SelectionDAG &DAG) const {
2277   EVT VT = Op.getValueType();
2278   SDValue LHS = Op.getOperand(0);
2279   SDValue RHS = Op.getOperand(1);
2280   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(4))->get();
2281   SDValue TrueVal = Op.getOperand(2);
2282   SDValue FalseVal = Op.getOperand(3);
2283   DebugLoc dl = Op.getDebugLoc();
2284
2285   if (LHS.getValueType() == MVT::i32) {
2286     SDValue ARMCC;
2287     SDValue CCR = DAG.getRegister(ARM::CPSR, MVT::i32);
2288     SDValue Cmp = getARMCmp(LHS, RHS, CC, ARMCC, DAG, dl);
2289     return DAG.getNode(ARMISD::CMOV, dl, VT, FalseVal, TrueVal, ARMCC, CCR,Cmp);
2290   }
2291
2292   ARMCC::CondCodes CondCode, CondCode2;
2293   FPCCToARMCC(CC, CondCode, CondCode2);
2294
2295   SDValue ARMCC = DAG.getConstant(CondCode, MVT::i32);
2296   SDValue CCR = DAG.getRegister(ARM::CPSR, MVT::i32);
2297   SDValue Cmp = getVFPCmp(LHS, RHS, DAG, dl);
2298   SDValue Result = DAG.getNode(ARMISD::CMOV, dl, VT, FalseVal, TrueVal,
2299                                  ARMCC, CCR, Cmp);
2300   if (CondCode2 != ARMCC::AL) {
2301     SDValue ARMCC2 = DAG.getConstant(CondCode2, MVT::i32);
2302     // FIXME: Needs another CMP because flag can have but one use.
2303     SDValue Cmp2 = getVFPCmp(LHS, RHS, DAG, dl);
2304     Result = DAG.getNode(ARMISD::CMOV, dl, VT,
2305                          Result, TrueVal, ARMCC2, CCR, Cmp2);
2306   }
2307   return Result;
2308 }
2309
2310 SDValue ARMTargetLowering::LowerBR_CC(SDValue Op, SelectionDAG &DAG) const {
2311   SDValue  Chain = Op.getOperand(0);
2312   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(1))->get();
2313   SDValue    LHS = Op.getOperand(2);
2314   SDValue    RHS = Op.getOperand(3);
2315   SDValue   Dest = Op.getOperand(4);
2316   DebugLoc dl = Op.getDebugLoc();
2317
2318   if (LHS.getValueType() == MVT::i32) {
2319     SDValue ARMCC;
2320     SDValue CCR = DAG.getRegister(ARM::CPSR, MVT::i32);
2321     SDValue Cmp = getARMCmp(LHS, RHS, CC, ARMCC, DAG, dl);
2322     return DAG.getNode(ARMISD::BRCOND, dl, MVT::Other,
2323                        Chain, Dest, ARMCC, CCR,Cmp);
2324   }
2325
2326   assert(LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64);
2327   ARMCC::CondCodes CondCode, CondCode2;
2328   FPCCToARMCC(CC, CondCode, CondCode2);
2329
2330   SDValue Cmp = getVFPCmp(LHS, RHS, DAG, dl);
2331   SDValue ARMCC = DAG.getConstant(CondCode, MVT::i32);
2332   SDValue CCR = DAG.getRegister(ARM::CPSR, MVT::i32);
2333   SDVTList VTList = DAG.getVTList(MVT::Other, MVT::Flag);
2334   SDValue Ops[] = { Chain, Dest, ARMCC, CCR, Cmp };
2335   SDValue Res = DAG.getNode(ARMISD::BRCOND, dl, VTList, Ops, 5);
2336   if (CondCode2 != ARMCC::AL) {
2337     ARMCC = DAG.getConstant(CondCode2, MVT::i32);
2338     SDValue Ops[] = { Res, Dest, ARMCC, CCR, Res.getValue(1) };
2339     Res = DAG.getNode(ARMISD::BRCOND, dl, VTList, Ops, 5);
2340   }
2341   return Res;
2342 }
2343
2344 SDValue ARMTargetLowering::LowerBR_JT(SDValue Op, SelectionDAG &DAG) const {
2345   SDValue Chain = Op.getOperand(0);
2346   SDValue Table = Op.getOperand(1);
2347   SDValue Index = Op.getOperand(2);
2348   DebugLoc dl = Op.getDebugLoc();
2349
2350   EVT PTy = getPointerTy();
2351   JumpTableSDNode *JT = cast<JumpTableSDNode>(Table);
2352   ARMFunctionInfo *AFI = DAG.getMachineFunction().getInfo<ARMFunctionInfo>();
2353   SDValue UId = DAG.getConstant(AFI->createJumpTableUId(), PTy);
2354   SDValue JTI = DAG.getTargetJumpTable(JT->getIndex(), PTy);
2355   Table = DAG.getNode(ARMISD::WrapperJT, dl, MVT::i32, JTI, UId);
2356   Index = DAG.getNode(ISD::MUL, dl, PTy, Index, DAG.getConstant(4, PTy));
2357   SDValue Addr = DAG.getNode(ISD::ADD, dl, PTy, Index, Table);
2358   if (Subtarget->isThumb2()) {
2359     // Thumb2 uses a two-level jump. That is, it jumps into the jump table
2360     // which does another jump to the destination. This also makes it easier
2361     // to translate it to TBB / TBH later.
2362     // FIXME: This might not work if the function is extremely large.
2363     return DAG.getNode(ARMISD::BR2_JT, dl, MVT::Other, Chain,
2364                        Addr, Op.getOperand(2), JTI, UId);
2365   }
2366   if (getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2367     Addr = DAG.getLoad((EVT)MVT::i32, dl, Chain, Addr,
2368                        PseudoSourceValue::getJumpTable(), 0,
2369                        false, false, 0);
2370     Chain = Addr.getValue(1);
2371     Addr = DAG.getNode(ISD::ADD, dl, PTy, Addr, Table);
2372     return DAG.getNode(ARMISD::BR_JT, dl, MVT::Other, Chain, Addr, JTI, UId);
2373   } else {
2374     Addr = DAG.getLoad(PTy, dl, Chain, Addr,
2375                        PseudoSourceValue::getJumpTable(), 0, false, false, 0);
2376     Chain = Addr.getValue(1);
2377     return DAG.getNode(ARMISD::BR_JT, dl, MVT::Other, Chain, Addr, JTI, UId);
2378   }
2379 }
2380
2381 static SDValue LowerFP_TO_INT(SDValue Op, SelectionDAG &DAG) {
2382   DebugLoc dl = Op.getDebugLoc();
2383   unsigned Opc;
2384
2385   switch (Op.getOpcode()) {
2386   default:
2387     assert(0 && "Invalid opcode!");
2388   case ISD::FP_TO_SINT:
2389     Opc = ARMISD::FTOSI;
2390     break;
2391   case ISD::FP_TO_UINT:
2392     Opc = ARMISD::FTOUI;
2393     break;
2394   }
2395   Op = DAG.getNode(Opc, dl, MVT::f32, Op.getOperand(0));
2396   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32, Op);
2397 }
2398
2399 static SDValue LowerINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
2400   EVT VT = Op.getValueType();
2401   DebugLoc dl = Op.getDebugLoc();
2402   unsigned Opc;
2403
2404   switch (Op.getOpcode()) {
2405   default:
2406     assert(0 && "Invalid opcode!");
2407   case ISD::SINT_TO_FP:
2408     Opc = ARMISD::SITOF;
2409     break;
2410   case ISD::UINT_TO_FP:
2411     Opc = ARMISD::UITOF;
2412     break;
2413   }
2414
2415   Op = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, Op.getOperand(0));
2416   return DAG.getNode(Opc, dl, VT, Op);
2417 }
2418
2419 static SDValue LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
2420   // Implement fcopysign with a fabs and a conditional fneg.
2421   SDValue Tmp0 = Op.getOperand(0);
2422   SDValue Tmp1 = Op.getOperand(1);
2423   DebugLoc dl = Op.getDebugLoc();
2424   EVT VT = Op.getValueType();
2425   EVT SrcVT = Tmp1.getValueType();
2426   SDValue AbsVal = DAG.getNode(ISD::FABS, dl, VT, Tmp0);
2427   SDValue Cmp = getVFPCmp(Tmp1, DAG.getConstantFP(0.0, SrcVT), DAG, dl);
2428   SDValue ARMCC = DAG.getConstant(ARMCC::LT, MVT::i32);
2429   SDValue CCR = DAG.getRegister(ARM::CPSR, MVT::i32);
2430   return DAG.getNode(ARMISD::CNEG, dl, VT, AbsVal, AbsVal, ARMCC, CCR, Cmp);
2431 }
2432
2433 SDValue ARMTargetLowering::LowerRETURNADDR(SDValue Op, SelectionDAG &DAG) const{
2434   MachineFunction &MF = DAG.getMachineFunction();
2435   MachineFrameInfo *MFI = MF.getFrameInfo();
2436   MFI->setReturnAddressIsTaken(true);
2437
2438   EVT VT = Op.getValueType();
2439   DebugLoc dl = Op.getDebugLoc();
2440   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
2441   if (Depth) {
2442     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
2443     SDValue Offset = DAG.getConstant(4, MVT::i32);
2444     return DAG.getLoad(VT, dl, DAG.getEntryNode(),
2445                        DAG.getNode(ISD::ADD, dl, VT, FrameAddr, Offset),
2446                        NULL, 0, false, false, 0);
2447   }
2448
2449   // Return LR, which contains the return address. Mark it an implicit live-in.
2450   unsigned Reg = MF.addLiveIn(ARM::LR, ARM::GPRRegisterClass); 
2451   return DAG.getCopyFromReg(DAG.getEntryNode(), dl, Reg, VT);
2452 }
2453
2454 SDValue ARMTargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
2455   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
2456   MFI->setFrameAddressIsTaken(true);
2457
2458   EVT VT = Op.getValueType();
2459   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
2460   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
2461   unsigned FrameReg = (Subtarget->isThumb() || Subtarget->isTargetDarwin())
2462     ? ARM::R7 : ARM::R11;
2463   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
2464   while (Depth--)
2465     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr, NULL, 0,
2466                             false, false, 0);
2467   return FrameAddr;
2468 }
2469
2470 /// ExpandBIT_CONVERT - If the target supports VFP, this function is called to
2471 /// expand a bit convert where either the source or destination type is i64 to
2472 /// use a VMOVDRR or VMOVRRD node.  This should not be done when the non-i64
2473 /// operand type is illegal (e.g., v2f32 for a target that doesn't support
2474 /// vectors), since the legalizer won't know what to do with that.
2475 static SDValue ExpandBIT_CONVERT(SDNode *N, SelectionDAG &DAG) {
2476   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
2477   DebugLoc dl = N->getDebugLoc();
2478   SDValue Op = N->getOperand(0);
2479
2480   // This function is only supposed to be called for i64 types, either as the
2481   // source or destination of the bit convert.
2482   EVT SrcVT = Op.getValueType();
2483   EVT DstVT = N->getValueType(0);
2484   assert((SrcVT == MVT::i64 || DstVT == MVT::i64) &&
2485          "ExpandBIT_CONVERT called for non-i64 type");
2486
2487   // Turn i64->f64 into VMOVDRR.
2488   if (SrcVT == MVT::i64 && TLI.isTypeLegal(DstVT)) {
2489     SDValue Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, Op,
2490                              DAG.getConstant(0, MVT::i32));
2491     SDValue Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, Op,
2492                              DAG.getConstant(1, MVT::i32));
2493     return DAG.getNode(ISD::BIT_CONVERT, dl, DstVT,
2494                        DAG.getNode(ARMISD::VMOVDRR, dl, MVT::f64, Lo, Hi));
2495   }
2496
2497   // Turn f64->i64 into VMOVRRD.
2498   if (DstVT == MVT::i64 && TLI.isTypeLegal(SrcVT)) {
2499     SDValue Cvt = DAG.getNode(ARMISD::VMOVRRD, dl,
2500                               DAG.getVTList(MVT::i32, MVT::i32), &Op, 1);
2501     // Merge the pieces into a single i64 value.
2502     return DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Cvt, Cvt.getValue(1));
2503   }
2504
2505   return SDValue();
2506 }
2507
2508 /// getZeroVector - Returns a vector of specified type with all zero elements.
2509 ///
2510 static SDValue getZeroVector(EVT VT, SelectionDAG &DAG, DebugLoc dl) {
2511   assert(VT.isVector() && "Expected a vector type");
2512
2513   // Zero vectors are used to represent vector negation and in those cases
2514   // will be implemented with the NEON VNEG instruction.  However, VNEG does
2515   // not support i64 elements, so sometimes the zero vectors will need to be
2516   // explicitly constructed.  For those cases, and potentially other uses in
2517   // the future, always build zero vectors as <16 x i8> or <8 x i8> bitcasted
2518   // to their dest type.  This ensures they get CSE'd.
2519   SDValue Vec;
2520   SDValue Cst = DAG.getTargetConstant(0, MVT::i8);
2521   SmallVector<SDValue, 8> Ops;
2522   MVT TVT;
2523
2524   if (VT.getSizeInBits() == 64) {
2525     Ops.assign(8, Cst); TVT = MVT::v8i8;
2526   } else {
2527     Ops.assign(16, Cst); TVT = MVT::v16i8;
2528   }
2529   Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, TVT, &Ops[0], Ops.size());
2530
2531   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
2532 }
2533
2534 /// getOnesVector - Returns a vector of specified type with all bits set.
2535 ///
2536 static SDValue getOnesVector(EVT VT, SelectionDAG &DAG, DebugLoc dl) {
2537   assert(VT.isVector() && "Expected a vector type");
2538
2539   // Always build ones vectors as <16 x i8> or <8 x i8> bitcasted to their
2540   // dest type. This ensures they get CSE'd.
2541   SDValue Vec;
2542   SDValue Cst = DAG.getTargetConstant(0xFF, MVT::i8);
2543   SmallVector<SDValue, 8> Ops;
2544   MVT TVT;
2545
2546   if (VT.getSizeInBits() == 64) {
2547     Ops.assign(8, Cst); TVT = MVT::v8i8;
2548   } else {
2549     Ops.assign(16, Cst); TVT = MVT::v16i8;
2550   }
2551   Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, TVT, &Ops[0], Ops.size());
2552
2553   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
2554 }
2555
2556 /// LowerShiftRightParts - Lower SRA_PARTS, which returns two
2557 /// i32 values and take a 2 x i32 value to shift plus a shift amount.
2558 SDValue ARMTargetLowering::LowerShiftRightParts(SDValue Op,
2559                                                 SelectionDAG &DAG) const {
2560   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
2561   EVT VT = Op.getValueType();
2562   unsigned VTBits = VT.getSizeInBits();
2563   DebugLoc dl = Op.getDebugLoc();
2564   SDValue ShOpLo = Op.getOperand(0);
2565   SDValue ShOpHi = Op.getOperand(1);
2566   SDValue ShAmt  = Op.getOperand(2);
2567   SDValue ARMCC;
2568   unsigned Opc = (Op.getOpcode() == ISD::SRA_PARTS) ? ISD::SRA : ISD::SRL;
2569
2570   assert(Op.getOpcode() == ISD::SRA_PARTS || Op.getOpcode() == ISD::SRL_PARTS);
2571
2572   SDValue RevShAmt = DAG.getNode(ISD::SUB, dl, MVT::i32,
2573                                  DAG.getConstant(VTBits, MVT::i32), ShAmt);
2574   SDValue Tmp1 = DAG.getNode(ISD::SRL, dl, VT, ShOpLo, ShAmt);
2575   SDValue ExtraShAmt = DAG.getNode(ISD::SUB, dl, MVT::i32, ShAmt,
2576                                    DAG.getConstant(VTBits, MVT::i32));
2577   SDValue Tmp2 = DAG.getNode(ISD::SHL, dl, VT, ShOpHi, RevShAmt);
2578   SDValue FalseVal = DAG.getNode(ISD::OR, dl, VT, Tmp1, Tmp2);
2579   SDValue TrueVal = DAG.getNode(Opc, dl, VT, ShOpHi, ExtraShAmt);
2580
2581   SDValue CCR = DAG.getRegister(ARM::CPSR, MVT::i32);
2582   SDValue Cmp = getARMCmp(ExtraShAmt, DAG.getConstant(0, MVT::i32), ISD::SETGE,
2583                           ARMCC, DAG, dl);
2584   SDValue Hi = DAG.getNode(Opc, dl, VT, ShOpHi, ShAmt);
2585   SDValue Lo = DAG.getNode(ARMISD::CMOV, dl, VT, FalseVal, TrueVal, ARMCC,
2586                            CCR, Cmp);
2587
2588   SDValue Ops[2] = { Lo, Hi };
2589   return DAG.getMergeValues(Ops, 2, dl);
2590 }
2591
2592 /// LowerShiftLeftParts - Lower SHL_PARTS, which returns two
2593 /// i32 values and take a 2 x i32 value to shift plus a shift amount.
2594 SDValue ARMTargetLowering::LowerShiftLeftParts(SDValue Op,
2595                                                SelectionDAG &DAG) const {
2596   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
2597   EVT VT = Op.getValueType();
2598   unsigned VTBits = VT.getSizeInBits();
2599   DebugLoc dl = Op.getDebugLoc();
2600   SDValue ShOpLo = Op.getOperand(0);
2601   SDValue ShOpHi = Op.getOperand(1);
2602   SDValue ShAmt  = Op.getOperand(2);
2603   SDValue ARMCC;
2604
2605   assert(Op.getOpcode() == ISD::SHL_PARTS);
2606   SDValue RevShAmt = DAG.getNode(ISD::SUB, dl, MVT::i32,
2607                                  DAG.getConstant(VTBits, MVT::i32), ShAmt);
2608   SDValue Tmp1 = DAG.getNode(ISD::SRL, dl, VT, ShOpLo, RevShAmt);
2609   SDValue ExtraShAmt = DAG.getNode(ISD::SUB, dl, MVT::i32, ShAmt,
2610                                    DAG.getConstant(VTBits, MVT::i32));
2611   SDValue Tmp2 = DAG.getNode(ISD::SHL, dl, VT, ShOpHi, ShAmt);
2612   SDValue Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ExtraShAmt);
2613
2614   SDValue FalseVal = DAG.getNode(ISD::OR, dl, VT, Tmp1, Tmp2);
2615   SDValue CCR = DAG.getRegister(ARM::CPSR, MVT::i32);
2616   SDValue Cmp = getARMCmp(ExtraShAmt, DAG.getConstant(0, MVT::i32), ISD::SETGE,
2617                           ARMCC, DAG, dl);
2618   SDValue Lo = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
2619   SDValue Hi = DAG.getNode(ARMISD::CMOV, dl, VT, FalseVal, Tmp3, ARMCC,
2620                            CCR, Cmp);
2621
2622   SDValue Ops[2] = { Lo, Hi };
2623   return DAG.getMergeValues(Ops, 2, dl);
2624 }
2625
2626 static SDValue LowerCTTZ(SDNode *N, SelectionDAG &DAG,
2627                          const ARMSubtarget *ST) {
2628   EVT VT = N->getValueType(0);
2629   DebugLoc dl = N->getDebugLoc();
2630
2631   if (!ST->hasV6T2Ops())
2632     return SDValue();
2633
2634   SDValue rbit = DAG.getNode(ARMISD::RBIT, dl, VT, N->getOperand(0));
2635   return DAG.getNode(ISD::CTLZ, dl, VT, rbit);
2636 }
2637
2638 static SDValue LowerShift(SDNode *N, SelectionDAG &DAG,
2639                           const ARMSubtarget *ST) {
2640   EVT VT = N->getValueType(0);
2641   DebugLoc dl = N->getDebugLoc();
2642
2643   // Lower vector shifts on NEON to use VSHL.
2644   if (VT.isVector()) {
2645     assert(ST->hasNEON() && "unexpected vector shift");
2646
2647     // Left shifts translate directly to the vshiftu intrinsic.
2648     if (N->getOpcode() == ISD::SHL)
2649       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
2650                          DAG.getConstant(Intrinsic::arm_neon_vshiftu, MVT::i32),
2651                          N->getOperand(0), N->getOperand(1));
2652
2653     assert((N->getOpcode() == ISD::SRA ||
2654             N->getOpcode() == ISD::SRL) && "unexpected vector shift opcode");
2655
2656     // NEON uses the same intrinsics for both left and right shifts.  For
2657     // right shifts, the shift amounts are negative, so negate the vector of
2658     // shift amounts.
2659     EVT ShiftVT = N->getOperand(1).getValueType();
2660     SDValue NegatedCount = DAG.getNode(ISD::SUB, dl, ShiftVT,
2661                                        getZeroVector(ShiftVT, DAG, dl),
2662                                        N->getOperand(1));
2663     Intrinsic::ID vshiftInt = (N->getOpcode() == ISD::SRA ?
2664                                Intrinsic::arm_neon_vshifts :
2665                                Intrinsic::arm_neon_vshiftu);
2666     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
2667                        DAG.getConstant(vshiftInt, MVT::i32),
2668                        N->getOperand(0), NegatedCount);
2669   }
2670
2671   // We can get here for a node like i32 = ISD::SHL i32, i64
2672   if (VT != MVT::i64)
2673     return SDValue();
2674
2675   assert((N->getOpcode() == ISD::SRL || N->getOpcode() == ISD::SRA) &&
2676          "Unknown shift to lower!");
2677
2678   // We only lower SRA, SRL of 1 here, all others use generic lowering.
2679   if (!isa<ConstantSDNode>(N->getOperand(1)) ||
2680       cast<ConstantSDNode>(N->getOperand(1))->getZExtValue() != 1)
2681     return SDValue();
2682
2683   // If we are in thumb mode, we don't have RRX.
2684   if (ST->isThumb1Only()) return SDValue();
2685
2686   // Okay, we have a 64-bit SRA or SRL of 1.  Lower this to an RRX expr.
2687   SDValue Lo = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(0),
2688                            DAG.getConstant(0, MVT::i32));
2689   SDValue Hi = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(0),
2690                            DAG.getConstant(1, MVT::i32));
2691
2692   // First, build a SRA_FLAG/SRL_FLAG op, which shifts the top part by one and
2693   // captures the result into a carry flag.
2694   unsigned Opc = N->getOpcode() == ISD::SRL ? ARMISD::SRL_FLAG:ARMISD::SRA_FLAG;
2695   Hi = DAG.getNode(Opc, dl, DAG.getVTList(MVT::i32, MVT::Flag), &Hi, 1);
2696
2697   // The low part is an ARMISD::RRX operand, which shifts the carry in.
2698   Lo = DAG.getNode(ARMISD::RRX, dl, MVT::i32, Lo, Hi.getValue(1));
2699
2700   // Merge the pieces into a single i64 value.
2701  return DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Lo, Hi);
2702 }
2703
2704 static SDValue LowerVSETCC(SDValue Op, SelectionDAG &DAG) {
2705   SDValue TmpOp0, TmpOp1;
2706   bool Invert = false;
2707   bool Swap = false;
2708   unsigned Opc = 0;
2709
2710   SDValue Op0 = Op.getOperand(0);
2711   SDValue Op1 = Op.getOperand(1);
2712   SDValue CC = Op.getOperand(2);
2713   EVT VT = Op.getValueType();
2714   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
2715   DebugLoc dl = Op.getDebugLoc();
2716
2717   if (Op.getOperand(1).getValueType().isFloatingPoint()) {
2718     switch (SetCCOpcode) {
2719     default: llvm_unreachable("Illegal FP comparison"); break;
2720     case ISD::SETUNE:
2721     case ISD::SETNE:  Invert = true; // Fallthrough
2722     case ISD::SETOEQ:
2723     case ISD::SETEQ:  Opc = ARMISD::VCEQ; break;
2724     case ISD::SETOLT:
2725     case ISD::SETLT: Swap = true; // Fallthrough
2726     case ISD::SETOGT:
2727     case ISD::SETGT:  Opc = ARMISD::VCGT; break;
2728     case ISD::SETOLE:
2729     case ISD::SETLE:  Swap = true; // Fallthrough
2730     case ISD::SETOGE:
2731     case ISD::SETGE: Opc = ARMISD::VCGE; break;
2732     case ISD::SETUGE: Swap = true; // Fallthrough
2733     case ISD::SETULE: Invert = true; Opc = ARMISD::VCGT; break;
2734     case ISD::SETUGT: Swap = true; // Fallthrough
2735     case ISD::SETULT: Invert = true; Opc = ARMISD::VCGE; break;
2736     case ISD::SETUEQ: Invert = true; // Fallthrough
2737     case ISD::SETONE:
2738       // Expand this to (OLT | OGT).
2739       TmpOp0 = Op0;
2740       TmpOp1 = Op1;
2741       Opc = ISD::OR;
2742       Op0 = DAG.getNode(ARMISD::VCGT, dl, VT, TmpOp1, TmpOp0);
2743       Op1 = DAG.getNode(ARMISD::VCGT, dl, VT, TmpOp0, TmpOp1);
2744       break;
2745     case ISD::SETUO: Invert = true; // Fallthrough
2746     case ISD::SETO:
2747       // Expand this to (OLT | OGE).
2748       TmpOp0 = Op0;
2749       TmpOp1 = Op1;
2750       Opc = ISD::OR;
2751       Op0 = DAG.getNode(ARMISD::VCGT, dl, VT, TmpOp1, TmpOp0);
2752       Op1 = DAG.getNode(ARMISD::VCGE, dl, VT, TmpOp0, TmpOp1);
2753       break;
2754     }
2755   } else {
2756     // Integer comparisons.
2757     switch (SetCCOpcode) {
2758     default: llvm_unreachable("Illegal integer comparison"); break;
2759     case ISD::SETNE:  Invert = true;
2760     case ISD::SETEQ:  Opc = ARMISD::VCEQ; break;
2761     case ISD::SETLT:  Swap = true;
2762     case ISD::SETGT:  Opc = ARMISD::VCGT; break;
2763     case ISD::SETLE:  Swap = true;
2764     case ISD::SETGE:  Opc = ARMISD::VCGE; break;
2765     case ISD::SETULT: Swap = true;
2766     case ISD::SETUGT: Opc = ARMISD::VCGTU; break;
2767     case ISD::SETULE: Swap = true;
2768     case ISD::SETUGE: Opc = ARMISD::VCGEU; break;
2769     }
2770
2771     // Detect VTST (Vector Test Bits) = icmp ne (and (op0, op1), zero).
2772     if (Opc == ARMISD::VCEQ) {
2773
2774       SDValue AndOp;
2775       if (ISD::isBuildVectorAllZeros(Op1.getNode()))
2776         AndOp = Op0;
2777       else if (ISD::isBuildVectorAllZeros(Op0.getNode()))
2778         AndOp = Op1;
2779
2780       // Ignore bitconvert.
2781       if (AndOp.getNode() && AndOp.getOpcode() == ISD::BIT_CONVERT)
2782         AndOp = AndOp.getOperand(0);
2783
2784       if (AndOp.getNode() && AndOp.getOpcode() == ISD::AND) {
2785         Opc = ARMISD::VTST;
2786         Op0 = DAG.getNode(ISD::BIT_CONVERT, dl, VT, AndOp.getOperand(0));
2787         Op1 = DAG.getNode(ISD::BIT_CONVERT, dl, VT, AndOp.getOperand(1));
2788         Invert = !Invert;
2789       }
2790     }
2791   }
2792
2793   if (Swap)
2794     std::swap(Op0, Op1);
2795
2796   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
2797
2798   if (Invert)
2799     Result = DAG.getNOT(dl, Result, VT);
2800
2801   return Result;
2802 }
2803
2804 /// isNEONModifiedImm - Check if the specified splat value corresponds to a
2805 /// valid vector constant for a NEON instruction with a "modified immediate"
2806 /// operand (e.g., VMOV).  If so, return either the constant being
2807 /// splatted or the encoded value, depending on the DoEncode parameter.  The
2808 /// format of the encoded value is: bit12=Op, bits11-8=Cmode,
2809 /// bits7-0=Immediate.
2810 static SDValue isNEONModifiedImm(uint64_t SplatBits, uint64_t SplatUndef,
2811                                  unsigned SplatBitSize, SelectionDAG &DAG,
2812                                  bool isVMOV, bool DoEncode) {
2813   unsigned Op, Cmode, Imm;
2814   EVT VT;
2815
2816   // SplatBitSize is set to the smallest size that splats the vector, so a
2817   // zero vector will always have SplatBitSize == 8.  However, NEON modified
2818   // immediate instructions others than VMOV do not support the 8-bit encoding
2819   // of a zero vector, and the default encoding of zero is supposed to be the
2820   // 32-bit version.
2821   if (SplatBits == 0)
2822     SplatBitSize = 32;
2823
2824   Op = 0;
2825   switch (SplatBitSize) {
2826   case 8:
2827     // Any 1-byte value is OK.  Op=0, Cmode=1110.
2828     assert((SplatBits & ~0xff) == 0 && "one byte splat value is too big");
2829     Cmode = 0xe;
2830     Imm = SplatBits;
2831     VT = MVT::i8;
2832     break;
2833
2834   case 16:
2835     // NEON's 16-bit VMOV supports splat values where only one byte is nonzero.
2836     VT = MVT::i16;
2837     if ((SplatBits & ~0xff) == 0) {
2838       // Value = 0x00nn: Op=x, Cmode=100x.
2839       Cmode = 0x8;
2840       Imm = SplatBits;
2841       break;
2842     }
2843     if ((SplatBits & ~0xff00) == 0) {
2844       // Value = 0xnn00: Op=x, Cmode=101x.
2845       Cmode = 0xa;
2846       Imm = SplatBits >> 8;
2847       break;
2848     }
2849     return SDValue();
2850
2851   case 32:
2852     // NEON's 32-bit VMOV supports splat values where:
2853     // * only one byte is nonzero, or
2854     // * the least significant byte is 0xff and the second byte is nonzero, or
2855     // * the least significant 2 bytes are 0xff and the third is nonzero.
2856     VT = MVT::i32;
2857     if ((SplatBits & ~0xff) == 0) {
2858       // Value = 0x000000nn: Op=x, Cmode=000x.
2859       Cmode = 0;
2860       Imm = SplatBits;
2861       break;
2862     }
2863     if ((SplatBits & ~0xff00) == 0) {
2864       // Value = 0x0000nn00: Op=x, Cmode=001x.
2865       Cmode = 0x2;
2866       Imm = SplatBits >> 8;
2867       break;
2868     }
2869     if ((SplatBits & ~0xff0000) == 0) {
2870       // Value = 0x00nn0000: Op=x, Cmode=010x.
2871       Cmode = 0x4;
2872       Imm = SplatBits >> 16;
2873       break;
2874     }
2875     if ((SplatBits & ~0xff000000) == 0) {
2876       // Value = 0xnn000000: Op=x, Cmode=011x.
2877       Cmode = 0x6;
2878       Imm = SplatBits >> 24;
2879       break;
2880     }
2881
2882     if ((SplatBits & ~0xffff) == 0 &&
2883         ((SplatBits | SplatUndef) & 0xff) == 0xff) {
2884       // Value = 0x0000nnff: Op=x, Cmode=1100.
2885       Cmode = 0xc;
2886       Imm = SplatBits >> 8;
2887       SplatBits |= 0xff;
2888       break;
2889     }
2890
2891     if ((SplatBits & ~0xffffff) == 0 &&
2892         ((SplatBits | SplatUndef) & 0xffff) == 0xffff) {
2893       // Value = 0x00nnffff: Op=x, Cmode=1101.
2894       Cmode = 0xd;
2895       Imm = SplatBits >> 16;
2896       SplatBits |= 0xffff;
2897       break;
2898     }
2899
2900     // Note: there are a few 32-bit splat values (specifically: 00ffff00,
2901     // ff000000, ff0000ff, and ffff00ff) that are valid for VMOV.I64 but not
2902     // VMOV.I32.  A (very) minor optimization would be to replicate the value
2903     // and fall through here to test for a valid 64-bit splat.  But, then the
2904     // caller would also need to check and handle the change in size.
2905     return SDValue();
2906
2907   case 64: {
2908     // NEON has a 64-bit VMOV splat where each byte is either 0 or 0xff.
2909     if (!isVMOV)
2910       return SDValue();
2911     uint64_t BitMask = 0xff;
2912     uint64_t Val = 0;
2913     unsigned ImmMask = 1;
2914     Imm = 0;
2915     for (int ByteNum = 0; ByteNum < 8; ++ByteNum) {
2916       if (((SplatBits | SplatUndef) & BitMask) == BitMask) {
2917         Val |= BitMask;
2918         Imm |= ImmMask;
2919       } else if ((SplatBits & BitMask) != 0) {
2920         return SDValue();
2921       }
2922       BitMask <<= 8;
2923       ImmMask <<= 1;
2924     }
2925     // Op=1, Cmode=1110.
2926     Op = 1;
2927     Cmode = 0xe;
2928     SplatBits = Val;
2929     VT = MVT::i64;
2930     break;
2931   }
2932
2933   default:
2934     llvm_unreachable("unexpected size for isNEONModifiedImm");
2935     return SDValue();
2936   }
2937
2938   if (DoEncode)
2939     return DAG.getTargetConstant((Op << 12) | (Cmode << 8) | Imm, MVT::i32);
2940   return DAG.getTargetConstant(SplatBits, VT);
2941 }
2942
2943
2944 /// getNEONModImm - If this is a valid vector constant for a NEON instruction
2945 /// with a "modified immediate" operand (e.g., VMOV) of the specified element
2946 /// size, return the encoded value for that immediate.  The ByteSize field
2947 /// indicates the number of bytes of each element [1248].
2948 SDValue ARM::getNEONModImm(SDNode *N, unsigned ByteSize, bool isVMOV,
2949                            SelectionDAG &DAG) {
2950   BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(N);
2951   APInt SplatBits, SplatUndef;
2952   unsigned SplatBitSize;
2953   bool HasAnyUndefs;
2954   if (! BVN || ! BVN->isConstantSplat(SplatBits, SplatUndef, SplatBitSize,
2955                                       HasAnyUndefs, ByteSize * 8))
2956     return SDValue();
2957
2958   if (SplatBitSize > ByteSize * 8)
2959     return SDValue();
2960
2961   return isNEONModifiedImm(SplatBits.getZExtValue(), SplatUndef.getZExtValue(),
2962                            SplatBitSize, DAG, isVMOV, true);
2963 }
2964
2965 static bool isVEXTMask(const SmallVectorImpl<int> &M, EVT VT,
2966                        bool &ReverseVEXT, unsigned &Imm) {
2967   unsigned NumElts = VT.getVectorNumElements();
2968   ReverseVEXT = false;
2969   Imm = M[0];
2970
2971   // If this is a VEXT shuffle, the immediate value is the index of the first
2972   // element.  The other shuffle indices must be the successive elements after
2973   // the first one.
2974   unsigned ExpectedElt = Imm;
2975   for (unsigned i = 1; i < NumElts; ++i) {
2976     // Increment the expected index.  If it wraps around, it may still be
2977     // a VEXT but the source vectors must be swapped.
2978     ExpectedElt += 1;
2979     if (ExpectedElt == NumElts * 2) {
2980       ExpectedElt = 0;
2981       ReverseVEXT = true;
2982     }
2983
2984     if (ExpectedElt != static_cast<unsigned>(M[i]))
2985       return false;
2986   }
2987
2988   // Adjust the index value if the source operands will be swapped.
2989   if (ReverseVEXT)
2990     Imm -= NumElts;
2991
2992   return true;
2993 }
2994
2995 /// isVREVMask - Check if a vector shuffle corresponds to a VREV
2996 /// instruction with the specified blocksize.  (The order of the elements
2997 /// within each block of the vector is reversed.)
2998 static bool isVREVMask(const SmallVectorImpl<int> &M, EVT VT,
2999                        unsigned BlockSize) {
3000   assert((BlockSize==16 || BlockSize==32 || BlockSize==64) &&
3001          "Only possible block sizes for VREV are: 16, 32, 64");
3002
3003   unsigned EltSz = VT.getVectorElementType().getSizeInBits();
3004   if (EltSz == 64)
3005     return false;
3006
3007   unsigned NumElts = VT.getVectorNumElements();
3008   unsigned BlockElts = M[0] + 1;
3009
3010   if (BlockSize <= EltSz || BlockSize != BlockElts * EltSz)
3011     return false;
3012
3013   for (unsigned i = 0; i < NumElts; ++i) {
3014     if ((unsigned) M[i] !=
3015         (i - i%BlockElts) + (BlockElts - 1 - i%BlockElts))
3016       return false;
3017   }
3018
3019   return true;
3020 }
3021
3022 static bool isVTRNMask(const SmallVectorImpl<int> &M, EVT VT,
3023                        unsigned &WhichResult) {
3024   unsigned EltSz = VT.getVectorElementType().getSizeInBits();
3025   if (EltSz == 64)
3026     return false;
3027
3028   unsigned NumElts = VT.getVectorNumElements();
3029   WhichResult = (M[0] == 0 ? 0 : 1);
3030   for (unsigned i = 0; i < NumElts; i += 2) {
3031     if ((unsigned) M[i] != i + WhichResult ||
3032         (unsigned) M[i+1] != i + NumElts + WhichResult)
3033       return false;
3034   }
3035   return true;
3036 }
3037
3038 /// isVTRN_v_undef_Mask - Special case of isVTRNMask for canonical form of
3039 /// "vector_shuffle v, v", i.e., "vector_shuffle v, undef".
3040 /// Mask is e.g., <0, 0, 2, 2> instead of <0, 4, 2, 6>.
3041 static bool isVTRN_v_undef_Mask(const SmallVectorImpl<int> &M, EVT VT,
3042                                 unsigned &WhichResult) {
3043   unsigned EltSz = VT.getVectorElementType().getSizeInBits();
3044   if (EltSz == 64)
3045     return false;
3046
3047   unsigned NumElts = VT.getVectorNumElements();
3048   WhichResult = (M[0] == 0 ? 0 : 1);
3049   for (unsigned i = 0; i < NumElts; i += 2) {
3050     if ((unsigned) M[i] != i + WhichResult ||
3051         (unsigned) M[i+1] != i + WhichResult)
3052       return false;
3053   }
3054   return true;
3055 }
3056
3057 static bool isVUZPMask(const SmallVectorImpl<int> &M, EVT VT,
3058                        unsigned &WhichResult) {
3059   unsigned EltSz = VT.getVectorElementType().getSizeInBits();
3060   if (EltSz == 64)
3061     return false;
3062
3063   unsigned NumElts = VT.getVectorNumElements();
3064   WhichResult = (M[0] == 0 ? 0 : 1);
3065   for (unsigned i = 0; i != NumElts; ++i) {
3066     if ((unsigned) M[i] != 2 * i + WhichResult)
3067       return false;
3068   }
3069
3070   // VUZP.32 for 64-bit vectors is a pseudo-instruction alias for VTRN.32.
3071   if (VT.is64BitVector() && EltSz == 32)
3072     return false;
3073
3074   return true;
3075 }
3076
3077 /// isVUZP_v_undef_Mask - Special case of isVUZPMask for canonical form of
3078 /// "vector_shuffle v, v", i.e., "vector_shuffle v, undef".
3079 /// Mask is e.g., <0, 2, 0, 2> instead of <0, 2, 4, 6>,
3080 static bool isVUZP_v_undef_Mask(const SmallVectorImpl<int> &M, EVT VT,
3081                                 unsigned &WhichResult) {
3082   unsigned EltSz = VT.getVectorElementType().getSizeInBits();
3083   if (EltSz == 64)
3084     return false;
3085
3086   unsigned Half = VT.getVectorNumElements() / 2;
3087   WhichResult = (M[0] == 0 ? 0 : 1);
3088   for (unsigned j = 0; j != 2; ++j) {
3089     unsigned Idx = WhichResult;
3090     for (unsigned i = 0; i != Half; ++i) {
3091       if ((unsigned) M[i + j * Half] != Idx)
3092         return false;
3093       Idx += 2;
3094     }
3095   }
3096
3097   // VUZP.32 for 64-bit vectors is a pseudo-instruction alias for VTRN.32.
3098   if (VT.is64BitVector() && EltSz == 32)
3099     return false;
3100
3101   return true;
3102 }
3103
3104 static bool isVZIPMask(const SmallVectorImpl<int> &M, EVT VT,
3105                        unsigned &WhichResult) {
3106   unsigned EltSz = VT.getVectorElementType().getSizeInBits();
3107   if (EltSz == 64)
3108     return false;
3109
3110   unsigned NumElts = VT.getVectorNumElements();
3111   WhichResult = (M[0] == 0 ? 0 : 1);
3112   unsigned Idx = WhichResult * NumElts / 2;
3113   for (unsigned i = 0; i != NumElts; i += 2) {
3114     if ((unsigned) M[i] != Idx ||
3115         (unsigned) M[i+1] != Idx + NumElts)
3116       return false;
3117     Idx += 1;
3118   }
3119
3120   // VZIP.32 for 64-bit vectors is a pseudo-instruction alias for VTRN.32.
3121   if (VT.is64BitVector() && EltSz == 32)
3122     return false;
3123
3124   return true;
3125 }
3126
3127 /// isVZIP_v_undef_Mask - Special case of isVZIPMask for canonical form of
3128 /// "vector_shuffle v, v", i.e., "vector_shuffle v, undef".
3129 /// Mask is e.g., <0, 0, 1, 1> instead of <0, 4, 1, 5>.
3130 static bool isVZIP_v_undef_Mask(const SmallVectorImpl<int> &M, EVT VT,
3131                                 unsigned &WhichResult) {
3132   unsigned EltSz = VT.getVectorElementType().getSizeInBits();
3133   if (EltSz == 64)
3134     return false;
3135
3136   unsigned NumElts = VT.getVectorNumElements();
3137   WhichResult = (M[0] == 0 ? 0 : 1);
3138   unsigned Idx = WhichResult * NumElts / 2;
3139   for (unsigned i = 0; i != NumElts; i += 2) {
3140     if ((unsigned) M[i] != Idx ||
3141         (unsigned) M[i+1] != Idx)
3142       return false;
3143     Idx += 1;
3144   }
3145
3146   // VZIP.32 for 64-bit vectors is a pseudo-instruction alias for VTRN.32.
3147   if (VT.is64BitVector() && EltSz == 32)
3148     return false;
3149
3150   return true;
3151 }
3152
3153
3154 static SDValue BuildSplat(SDValue Val, EVT VT, SelectionDAG &DAG, DebugLoc dl) {
3155   // Canonicalize all-zeros and all-ones vectors.
3156   ConstantSDNode *ConstVal = cast<ConstantSDNode>(Val.getNode());
3157   if (ConstVal->isNullValue())
3158     return getZeroVector(VT, DAG, dl);
3159   if (ConstVal->isAllOnesValue())
3160     return getOnesVector(VT, DAG, dl);
3161
3162   EVT CanonicalVT;
3163   if (VT.is64BitVector()) {
3164     switch (Val.getValueType().getSizeInBits()) {
3165     case 8:  CanonicalVT = MVT::v8i8; break;
3166     case 16: CanonicalVT = MVT::v4i16; break;
3167     case 32: CanonicalVT = MVT::v2i32; break;
3168     case 64: CanonicalVT = MVT::v1i64; break;
3169     default: llvm_unreachable("unexpected splat element type"); break;
3170     }
3171   } else {
3172     assert(VT.is128BitVector() && "unknown splat vector size");
3173     switch (Val.getValueType().getSizeInBits()) {
3174     case 8:  CanonicalVT = MVT::v16i8; break;
3175     case 16: CanonicalVT = MVT::v8i16; break;
3176     case 32: CanonicalVT = MVT::v4i32; break;
3177     case 64: CanonicalVT = MVT::v2i64; break;
3178     default: llvm_unreachable("unexpected splat element type"); break;
3179     }
3180   }
3181
3182   // Build a canonical splat for this value.
3183   SmallVector<SDValue, 8> Ops;
3184   Ops.assign(CanonicalVT.getVectorNumElements(), Val);
3185   SDValue Res = DAG.getNode(ISD::BUILD_VECTOR, dl, CanonicalVT, &Ops[0],
3186                             Ops.size());
3187   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Res);
3188 }
3189
3190 // If this is a case we can't handle, return null and let the default
3191 // expansion code take care of it.
3192 static SDValue LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) {
3193   BuildVectorSDNode *BVN = cast<BuildVectorSDNode>(Op.getNode());
3194   DebugLoc dl = Op.getDebugLoc();
3195   EVT VT = Op.getValueType();
3196
3197   APInt SplatBits, SplatUndef;
3198   unsigned SplatBitSize;
3199   bool HasAnyUndefs;
3200   if (BVN->isConstantSplat(SplatBits, SplatUndef, SplatBitSize, HasAnyUndefs)) {
3201     if (SplatBitSize <= 64) {
3202       // Check if an immediate VMOV works.
3203       SDValue Val = isNEONModifiedImm(SplatBits.getZExtValue(),
3204                                       SplatUndef.getZExtValue(),
3205                                       SplatBitSize, DAG, true, false);
3206       if (Val.getNode())
3207         return BuildSplat(Val, VT, DAG, dl);
3208     }
3209   }
3210
3211   // Scan through the operands to see if only one value is used.
3212   unsigned NumElts = VT.getVectorNumElements();
3213   bool isOnlyLowElement = true;
3214   bool usesOnlyOneValue = true;
3215   bool isConstant = true;
3216   SDValue Value;
3217   for (unsigned i = 0; i < NumElts; ++i) {
3218     SDValue V = Op.getOperand(i);
3219     if (V.getOpcode() == ISD::UNDEF)
3220       continue;
3221     if (i > 0)
3222       isOnlyLowElement = false;
3223     if (!isa<ConstantFPSDNode>(V) && !isa<ConstantSDNode>(V))
3224       isConstant = false;
3225
3226     if (!Value.getNode())
3227       Value = V;
3228     else if (V != Value)
3229       usesOnlyOneValue = false;
3230   }
3231
3232   if (!Value.getNode())
3233     return DAG.getUNDEF(VT);
3234
3235   if (isOnlyLowElement)
3236     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Value);
3237
3238   // If all elements are constants, fall back to the default expansion, which
3239   // will generate a load from the constant pool.
3240   if (isConstant)
3241     return SDValue();
3242
3243   // Use VDUP for non-constant splats.
3244   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
3245   if (usesOnlyOneValue && EltSize <= 32)
3246     return DAG.getNode(ARMISD::VDUP, dl, VT, Value);
3247
3248   // Vectors with 32- or 64-bit elements can be built by directly assigning
3249   // the subregisters.  Lower it to an ARMISD::BUILD_VECTOR so the operands
3250   // will be legalized.
3251   if (EltSize >= 32) {
3252     // Do the expansion with floating-point types, since that is what the VFP
3253     // registers are defined to use, and since i64 is not legal.
3254     EVT EltVT = EVT::getFloatingPointVT(EltSize);
3255     EVT VecVT = EVT::getVectorVT(*DAG.getContext(), EltVT, NumElts);
3256     SmallVector<SDValue, 8> Ops;
3257     for (unsigned i = 0; i < NumElts; ++i)
3258       Ops.push_back(DAG.getNode(ISD::BIT_CONVERT, dl, EltVT, Op.getOperand(i)));
3259     SDValue Val = DAG.getNode(ARMISD::BUILD_VECTOR, dl, VecVT, &Ops[0],NumElts);
3260     return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Val);
3261   }
3262
3263   return SDValue();
3264 }
3265
3266 /// isShuffleMaskLegal - Targets can use this to indicate that they only
3267 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
3268 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
3269 /// are assumed to be legal.
3270 bool
3271 ARMTargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
3272                                       EVT VT) const {
3273   if (VT.getVectorNumElements() == 4 &&
3274       (VT.is128BitVector() || VT.is64BitVector())) {
3275     unsigned PFIndexes[4];
3276     for (unsigned i = 0; i != 4; ++i) {
3277       if (M[i] < 0)
3278         PFIndexes[i] = 8;
3279       else
3280         PFIndexes[i] = M[i];
3281     }
3282
3283     // Compute the index in the perfect shuffle table.
3284     unsigned PFTableIndex =
3285       PFIndexes[0]*9*9*9+PFIndexes[1]*9*9+PFIndexes[2]*9+PFIndexes[3];
3286     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
3287     unsigned Cost = (PFEntry >> 30);
3288
3289     if (Cost <= 4)
3290       return true;
3291   }
3292
3293   bool ReverseVEXT;
3294   unsigned Imm, WhichResult;
3295
3296   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
3297   return (EltSize >= 32 ||
3298           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
3299           isVREVMask(M, VT, 64) ||
3300           isVREVMask(M, VT, 32) ||
3301           isVREVMask(M, VT, 16) ||
3302           isVEXTMask(M, VT, ReverseVEXT, Imm) ||
3303           isVTRNMask(M, VT, WhichResult) ||
3304           isVUZPMask(M, VT, WhichResult) ||
3305           isVZIPMask(M, VT, WhichResult) ||
3306           isVTRN_v_undef_Mask(M, VT, WhichResult) ||
3307           isVUZP_v_undef_Mask(M, VT, WhichResult) ||
3308           isVZIP_v_undef_Mask(M, VT, WhichResult));
3309 }
3310
3311 /// GeneratePerfectShuffle - Given an entry in the perfect-shuffle table, emit
3312 /// the specified operations to build the shuffle.
3313 static SDValue GeneratePerfectShuffle(unsigned PFEntry, SDValue LHS,
3314                                       SDValue RHS, SelectionDAG &DAG,
3315                                       DebugLoc dl) {
3316   unsigned OpNum = (PFEntry >> 26) & 0x0F;
3317   unsigned LHSID = (PFEntry >> 13) & ((1 << 13)-1);
3318   unsigned RHSID = (PFEntry >>  0) & ((1 << 13)-1);
3319
3320   enum {
3321     OP_COPY = 0, // Copy, used for things like <u,u,u,3> to say it is <0,1,2,3>
3322     OP_VREV,
3323     OP_VDUP0,
3324     OP_VDUP1,
3325     OP_VDUP2,
3326     OP_VDUP3,
3327     OP_VEXT1,
3328     OP_VEXT2,
3329     OP_VEXT3,
3330     OP_VUZPL, // VUZP, left result
3331     OP_VUZPR, // VUZP, right result
3332     OP_VZIPL, // VZIP, left result
3333     OP_VZIPR, // VZIP, right result
3334     OP_VTRNL, // VTRN, left result
3335     OP_VTRNR  // VTRN, right result
3336   };
3337
3338   if (OpNum == OP_COPY) {
3339     if (LHSID == (1*9+2)*9+3) return LHS;
3340     assert(LHSID == ((4*9+5)*9+6)*9+7 && "Illegal OP_COPY!");
3341     return RHS;
3342   }
3343
3344   SDValue OpLHS, OpRHS;
3345   OpLHS = GeneratePerfectShuffle(PerfectShuffleTable[LHSID], LHS, RHS, DAG, dl);
3346   OpRHS = GeneratePerfectShuffle(PerfectShuffleTable[RHSID], LHS, RHS, DAG, dl);
3347   EVT VT = OpLHS.getValueType();
3348
3349   switch (OpNum) {
3350   default: llvm_unreachable("Unknown shuffle opcode!");
3351   case OP_VREV:
3352     return DAG.getNode(ARMISD::VREV64, dl, VT, OpLHS);
3353   case OP_VDUP0:
3354   case OP_VDUP1:
3355   case OP_VDUP2:
3356   case OP_VDUP3:
3357     return DAG.getNode(ARMISD::VDUPLANE, dl, VT,
3358                        OpLHS, DAG.getConstant(OpNum-OP_VDUP0, MVT::i32));
3359   case OP_VEXT1:
3360   case OP_VEXT2:
3361   case OP_VEXT3:
3362     return DAG.getNode(ARMISD::VEXT, dl, VT,
3363                        OpLHS, OpRHS,
3364                        DAG.getConstant(OpNum-OP_VEXT1+1, MVT::i32));
3365   case OP_VUZPL:
3366   case OP_VUZPR:
3367     return DAG.getNode(ARMISD::VUZP, dl, DAG.getVTList(VT, VT),
3368                        OpLHS, OpRHS).getValue(OpNum-OP_VUZPL);
3369   case OP_VZIPL:
3370   case OP_VZIPR:
3371     return DAG.getNode(ARMISD::VZIP, dl, DAG.getVTList(VT, VT),
3372                        OpLHS, OpRHS).getValue(OpNum-OP_VZIPL);
3373   case OP_VTRNL:
3374   case OP_VTRNR:
3375     return DAG.getNode(ARMISD::VTRN, dl, DAG.getVTList(VT, VT),
3376                        OpLHS, OpRHS).getValue(OpNum-OP_VTRNL);
3377   }
3378 }
3379
3380 static SDValue LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) {
3381   SDValue V1 = Op.getOperand(0);
3382   SDValue V2 = Op.getOperand(1);
3383   DebugLoc dl = Op.getDebugLoc();
3384   EVT VT = Op.getValueType();
3385   ShuffleVectorSDNode *SVN = cast<ShuffleVectorSDNode>(Op.getNode());
3386   SmallVector<int, 8> ShuffleMask;
3387
3388   // Convert shuffles that are directly supported on NEON to target-specific
3389   // DAG nodes, instead of keeping them as shuffles and matching them again
3390   // during code selection.  This is more efficient and avoids the possibility
3391   // of inconsistencies between legalization and selection.
3392   // FIXME: floating-point vectors should be canonicalized to integer vectors
3393   // of the same time so that they get CSEd properly.
3394   SVN->getMask(ShuffleMask);
3395
3396   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
3397   if (EltSize <= 32) {
3398     if (ShuffleVectorSDNode::isSplatMask(&ShuffleMask[0], VT)) {
3399       int Lane = SVN->getSplatIndex();
3400       // If this is undef splat, generate it via "just" vdup, if possible.
3401       if (Lane == -1) Lane = 0;
3402
3403       if (Lane == 0 && V1.getOpcode() == ISD::SCALAR_TO_VECTOR) {
3404         return DAG.getNode(ARMISD::VDUP, dl, VT, V1.getOperand(0));
3405       }
3406       return DAG.getNode(ARMISD::VDUPLANE, dl, VT, V1,
3407                          DAG.getConstant(Lane, MVT::i32));
3408     }
3409
3410     bool ReverseVEXT;
3411     unsigned Imm;
3412     if (isVEXTMask(ShuffleMask, VT, ReverseVEXT, Imm)) {
3413       if (ReverseVEXT)
3414         std::swap(V1, V2);
3415       return DAG.getNode(ARMISD::VEXT, dl, VT, V1, V2,
3416                          DAG.getConstant(Imm, MVT::i32));
3417     }
3418
3419     if (isVREVMask(ShuffleMask, VT, 64))
3420       return DAG.getNode(ARMISD::VREV64, dl, VT, V1);
3421     if (isVREVMask(ShuffleMask, VT, 32))
3422       return DAG.getNode(ARMISD::VREV32, dl, VT, V1);
3423     if (isVREVMask(ShuffleMask, VT, 16))
3424       return DAG.getNode(ARMISD::VREV16, dl, VT, V1);
3425
3426     // Check for Neon shuffles that modify both input vectors in place.
3427     // If both results are used, i.e., if there are two shuffles with the same
3428     // source operands and with masks corresponding to both results of one of
3429     // these operations, DAG memoization will ensure that a single node is
3430     // used for both shuffles.
3431     unsigned WhichResult;
3432     if (isVTRNMask(ShuffleMask, VT, WhichResult))
3433       return DAG.getNode(ARMISD::VTRN, dl, DAG.getVTList(VT, VT),
3434                          V1, V2).getValue(WhichResult);
3435     if (isVUZPMask(ShuffleMask, VT, WhichResult))
3436       return DAG.getNode(ARMISD::VUZP, dl, DAG.getVTList(VT, VT),
3437                          V1, V2).getValue(WhichResult);
3438     if (isVZIPMask(ShuffleMask, VT, WhichResult))
3439       return DAG.getNode(ARMISD::VZIP, dl, DAG.getVTList(VT, VT),
3440                          V1, V2).getValue(WhichResult);
3441
3442     if (isVTRN_v_undef_Mask(ShuffleMask, VT, WhichResult))
3443       return DAG.getNode(ARMISD::VTRN, dl, DAG.getVTList(VT, VT),
3444                          V1, V1).getValue(WhichResult);
3445     if (isVUZP_v_undef_Mask(ShuffleMask, VT, WhichResult))
3446       return DAG.getNode(ARMISD::VUZP, dl, DAG.getVTList(VT, VT),
3447                          V1, V1).getValue(WhichResult);
3448     if (isVZIP_v_undef_Mask(ShuffleMask, VT, WhichResult))
3449       return DAG.getNode(ARMISD::VZIP, dl, DAG.getVTList(VT, VT),
3450                          V1, V1).getValue(WhichResult);
3451   }
3452
3453   // If the shuffle is not directly supported and it has 4 elements, use
3454   // the PerfectShuffle-generated table to synthesize it from other shuffles.
3455   unsigned NumElts = VT.getVectorNumElements();
3456   if (NumElts == 4) {
3457     unsigned PFIndexes[4];
3458     for (unsigned i = 0; i != 4; ++i) {
3459       if (ShuffleMask[i] < 0)
3460         PFIndexes[i] = 8;
3461       else
3462         PFIndexes[i] = ShuffleMask[i];
3463     }
3464
3465     // Compute the index in the perfect shuffle table.
3466     unsigned PFTableIndex =
3467       PFIndexes[0]*9*9*9+PFIndexes[1]*9*9+PFIndexes[2]*9+PFIndexes[3];
3468     unsigned PFEntry = PerfectShuffleTable[PFTableIndex];
3469     unsigned Cost = (PFEntry >> 30);
3470
3471     if (Cost <= 4)
3472       return GeneratePerfectShuffle(PFEntry, V1, V2, DAG, dl);
3473   }
3474
3475   // Implement shuffles with 32- or 64-bit elements as ARMISD::BUILD_VECTORs.
3476   if (EltSize >= 32) {
3477     // Do the expansion with floating-point types, since that is what the VFP
3478     // registers are defined to use, and since i64 is not legal.
3479     EVT EltVT = EVT::getFloatingPointVT(EltSize);
3480     EVT VecVT = EVT::getVectorVT(*DAG.getContext(), EltVT, NumElts);
3481     V1 = DAG.getNode(ISD::BIT_CONVERT, dl, VecVT, V1);
3482     V2 = DAG.getNode(ISD::BIT_CONVERT, dl, VecVT, V2);
3483     SmallVector<SDValue, 8> Ops;
3484     for (unsigned i = 0; i < NumElts; ++i) {
3485       if (ShuffleMask[i] < 0)
3486         Ops.push_back(DAG.getUNDEF(EltVT));
3487       else
3488         Ops.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
3489                                   ShuffleMask[i] < (int)NumElts ? V1 : V2,
3490                                   DAG.getConstant(ShuffleMask[i] & (NumElts-1),
3491                                                   MVT::i32)));
3492     }
3493     SDValue Val = DAG.getNode(ARMISD::BUILD_VECTOR, dl, VecVT, &Ops[0],NumElts);
3494     return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Val);
3495   }
3496
3497   return SDValue();
3498 }
3499
3500 static SDValue LowerEXTRACT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
3501   EVT VT = Op.getValueType();
3502   DebugLoc dl = Op.getDebugLoc();
3503   SDValue Vec = Op.getOperand(0);
3504   SDValue Lane = Op.getOperand(1);
3505   assert(VT == MVT::i32 &&
3506          Vec.getValueType().getVectorElementType().getSizeInBits() < 32 &&
3507          "unexpected type for custom-lowering vector extract");
3508   return DAG.getNode(ARMISD::VGETLANEu, dl, MVT::i32, Vec, Lane);
3509 }
3510
3511 static SDValue LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
3512   // The only time a CONCAT_VECTORS operation can have legal types is when
3513   // two 64-bit vectors are concatenated to a 128-bit vector.
3514   assert(Op.getValueType().is128BitVector() && Op.getNumOperands() == 2 &&
3515          "unexpected CONCAT_VECTORS");
3516   DebugLoc dl = Op.getDebugLoc();
3517   SDValue Val = DAG.getUNDEF(MVT::v2f64);
3518   SDValue Op0 = Op.getOperand(0);
3519   SDValue Op1 = Op.getOperand(1);
3520   if (Op0.getOpcode() != ISD::UNDEF)
3521     Val = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v2f64, Val,
3522                       DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f64, Op0),
3523                       DAG.getIntPtrConstant(0));
3524   if (Op1.getOpcode() != ISD::UNDEF)
3525     Val = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v2f64, Val,
3526                       DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f64, Op1),
3527                       DAG.getIntPtrConstant(1));
3528   return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(), Val);
3529 }
3530
3531 SDValue ARMTargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
3532   switch (Op.getOpcode()) {
3533   default: llvm_unreachable("Don't know how to custom lower this!");
3534   case ISD::ConstantPool:  return LowerConstantPool(Op, DAG);
3535   case ISD::BlockAddress:  return LowerBlockAddress(Op, DAG);
3536   case ISD::GlobalAddress:
3537     return Subtarget->isTargetDarwin() ? LowerGlobalAddressDarwin(Op, DAG) :
3538       LowerGlobalAddressELF(Op, DAG);
3539   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
3540   case ISD::SELECT_CC:     return LowerSELECT_CC(Op, DAG);
3541   case ISD::BR_CC:         return LowerBR_CC(Op, DAG);
3542   case ISD::BR_JT:         return LowerBR_JT(Op, DAG);
3543   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
3544   case ISD::VASTART:       return LowerVASTART(Op, DAG);
3545   case ISD::MEMBARRIER:    return LowerMEMBARRIER(Op, DAG, Subtarget);
3546   case ISD::SINT_TO_FP:
3547   case ISD::UINT_TO_FP:    return LowerINT_TO_FP(Op, DAG);
3548   case ISD::FP_TO_SINT:
3549   case ISD::FP_TO_UINT:    return LowerFP_TO_INT(Op, DAG);
3550   case ISD::FCOPYSIGN:     return LowerFCOPYSIGN(Op, DAG);
3551   case ISD::RETURNADDR:    return LowerRETURNADDR(Op, DAG);
3552   case ISD::FRAMEADDR:     return LowerFRAMEADDR(Op, DAG);
3553   case ISD::GLOBAL_OFFSET_TABLE: return LowerGLOBAL_OFFSET_TABLE(Op, DAG);
3554   case ISD::EH_SJLJ_SETJMP: return LowerEH_SJLJ_SETJMP(Op, DAG);
3555   case ISD::EH_SJLJ_LONGJMP: return LowerEH_SJLJ_LONGJMP(Op, DAG);
3556   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG,
3557                                                                Subtarget);
3558   case ISD::BIT_CONVERT:   return ExpandBIT_CONVERT(Op.getNode(), DAG);
3559   case ISD::SHL:
3560   case ISD::SRL:
3561   case ISD::SRA:           return LowerShift(Op.getNode(), DAG, Subtarget);
3562   case ISD::SHL_PARTS:     return LowerShiftLeftParts(Op, DAG);
3563   case ISD::SRL_PARTS:
3564   case ISD::SRA_PARTS:     return LowerShiftRightParts(Op, DAG);
3565   case ISD::CTTZ:          return LowerCTTZ(Op.getNode(), DAG, Subtarget);
3566   case ISD::VSETCC:        return LowerVSETCC(Op, DAG);
3567   case ISD::BUILD_VECTOR:  return LowerBUILD_VECTOR(Op, DAG);
3568   case ISD::VECTOR_SHUFFLE: return LowerVECTOR_SHUFFLE(Op, DAG);
3569   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
3570   case ISD::CONCAT_VECTORS: return LowerCONCAT_VECTORS(Op, DAG);
3571   }
3572   return SDValue();
3573 }
3574
3575 /// ReplaceNodeResults - Replace the results of node with an illegal result
3576 /// type with new values built out of custom code.
3577 void ARMTargetLowering::ReplaceNodeResults(SDNode *N,
3578                                            SmallVectorImpl<SDValue>&Results,
3579                                            SelectionDAG &DAG) const {
3580   SDValue Res;
3581   switch (N->getOpcode()) {
3582   default:
3583     llvm_unreachable("Don't know how to custom expand this!");
3584     break;
3585   case ISD::BIT_CONVERT:
3586     Res = ExpandBIT_CONVERT(N, DAG);
3587     break;
3588   case ISD::SRL:
3589   case ISD::SRA:
3590     Res = LowerShift(N, DAG, Subtarget);
3591     break;
3592   }
3593   if (Res.getNode())
3594     Results.push_back(Res);
3595 }
3596
3597 //===----------------------------------------------------------------------===//
3598 //                           ARM Scheduler Hooks
3599 //===----------------------------------------------------------------------===//
3600
3601 MachineBasicBlock *
3602 ARMTargetLowering::EmitAtomicCmpSwap(MachineInstr *MI,
3603                                      MachineBasicBlock *BB,
3604                                      unsigned Size) const {
3605   unsigned dest    = MI->getOperand(0).getReg();
3606   unsigned ptr     = MI->getOperand(1).getReg();
3607   unsigned oldval  = MI->getOperand(2).getReg();
3608   unsigned newval  = MI->getOperand(3).getReg();
3609   unsigned scratch = BB->getParent()->getRegInfo()
3610     .createVirtualRegister(ARM::GPRRegisterClass);
3611   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
3612   DebugLoc dl = MI->getDebugLoc();
3613   bool isThumb2 = Subtarget->isThumb2();
3614
3615   unsigned ldrOpc, strOpc;
3616   switch (Size) {
3617   default: llvm_unreachable("unsupported size for AtomicCmpSwap!");
3618   case 1:
3619     ldrOpc = isThumb2 ? ARM::t2LDREXB : ARM::LDREXB;
3620     strOpc = isThumb2 ? ARM::t2LDREXB : ARM::STREXB;
3621     break;
3622   case 2:
3623     ldrOpc = isThumb2 ? ARM::t2LDREXH : ARM::LDREXH;
3624     strOpc = isThumb2 ? ARM::t2STREXH : ARM::STREXH;
3625     break;
3626   case 4:
3627     ldrOpc = isThumb2 ? ARM::t2LDREX : ARM::LDREX;
3628     strOpc = isThumb2 ? ARM::t2STREX : ARM::STREX;
3629     break;
3630   }
3631
3632   MachineFunction *MF = BB->getParent();
3633   const BasicBlock *LLVM_BB = BB->getBasicBlock();
3634   MachineFunction::iterator It = BB;
3635   ++It; // insert the new blocks after the current block
3636
3637   MachineBasicBlock *loop1MBB = MF->CreateMachineBasicBlock(LLVM_BB);
3638   MachineBasicBlock *loop2MBB = MF->CreateMachineBasicBlock(LLVM_BB);
3639   MachineBasicBlock *exitMBB = MF->CreateMachineBasicBlock(LLVM_BB);
3640   MF->insert(It, loop1MBB);
3641   MF->insert(It, loop2MBB);
3642   MF->insert(It, exitMBB);
3643   exitMBB->transferSuccessors(BB);
3644
3645   //  thisMBB:
3646   //   ...
3647   //   fallthrough --> loop1MBB
3648   BB->addSuccessor(loop1MBB);
3649
3650   // loop1MBB:
3651   //   ldrex dest, [ptr]
3652   //   cmp dest, oldval
3653   //   bne exitMBB
3654   BB = loop1MBB;
3655   AddDefaultPred(BuildMI(BB, dl, TII->get(ldrOpc), dest).addReg(ptr));
3656   AddDefaultPred(BuildMI(BB, dl, TII->get(isThumb2 ? ARM::t2CMPrr : ARM::CMPrr))
3657                  .addReg(dest).addReg(oldval));
3658   BuildMI(BB, dl, TII->get(isThumb2 ? ARM::t2Bcc : ARM::Bcc))
3659     .addMBB(exitMBB).addImm(ARMCC::NE).addReg(ARM::CPSR);
3660   BB->addSuccessor(loop2MBB);
3661   BB->addSuccessor(exitMBB);
3662
3663   // loop2MBB:
3664   //   strex scratch, newval, [ptr]
3665   //   cmp scratch, #0
3666   //   bne loop1MBB
3667   BB = loop2MBB;
3668   AddDefaultPred(BuildMI(BB, dl, TII->get(strOpc), scratch).addReg(newval)
3669                  .addReg(ptr));
3670   AddDefaultPred(BuildMI(BB, dl, TII->get(isThumb2 ? ARM::t2CMPri : ARM::CMPri))
3671                  .addReg(scratch).addImm(0));
3672   BuildMI(BB, dl, TII->get(isThumb2 ? ARM::t2Bcc : ARM::Bcc))
3673     .addMBB(loop1MBB).addImm(ARMCC::NE).addReg(ARM::CPSR);
3674   BB->addSuccessor(loop1MBB);
3675   BB->addSuccessor(exitMBB);
3676
3677   //  exitMBB:
3678   //   ...
3679   BB = exitMBB;
3680
3681   MF->DeleteMachineInstr(MI);   // The instruction is gone now.
3682
3683   return BB;
3684 }
3685
3686 MachineBasicBlock *
3687 ARMTargetLowering::EmitAtomicBinary(MachineInstr *MI, MachineBasicBlock *BB,
3688                                     unsigned Size, unsigned BinOpcode) const {
3689   // This also handles ATOMIC_SWAP, indicated by BinOpcode==0.
3690   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
3691
3692   const BasicBlock *LLVM_BB = BB->getBasicBlock();
3693   MachineFunction *MF = BB->getParent();
3694   MachineFunction::iterator It = BB;
3695   ++It;
3696
3697   unsigned dest = MI->getOperand(0).getReg();
3698   unsigned ptr = MI->getOperand(1).getReg();
3699   unsigned incr = MI->getOperand(2).getReg();
3700   DebugLoc dl = MI->getDebugLoc();
3701
3702   bool isThumb2 = Subtarget->isThumb2();
3703   unsigned ldrOpc, strOpc;
3704   switch (Size) {
3705   default: llvm_unreachable("unsupported size for AtomicCmpSwap!");
3706   case 1:
3707     ldrOpc = isThumb2 ? ARM::t2LDREXB : ARM::LDREXB;
3708     strOpc = isThumb2 ? ARM::t2STREXB : ARM::STREXB;
3709     break;
3710   case 2:
3711     ldrOpc = isThumb2 ? ARM::t2LDREXH : ARM::LDREXH;
3712     strOpc = isThumb2 ? ARM::t2STREXH : ARM::STREXH;
3713     break;
3714   case 4:
3715     ldrOpc = isThumb2 ? ARM::t2LDREX : ARM::LDREX;
3716     strOpc = isThumb2 ? ARM::t2STREX : ARM::STREX;
3717     break;
3718   }
3719
3720   MachineBasicBlock *loopMBB = MF->CreateMachineBasicBlock(LLVM_BB);
3721   MachineBasicBlock *exitMBB = MF->CreateMachineBasicBlock(LLVM_BB);
3722   MF->insert(It, loopMBB);
3723   MF->insert(It, exitMBB);
3724   exitMBB->transferSuccessors(BB);
3725
3726   MachineRegisterInfo &RegInfo = MF->getRegInfo();
3727   unsigned scratch = RegInfo.createVirtualRegister(ARM::GPRRegisterClass);
3728   unsigned scratch2 = (!BinOpcode) ? incr :
3729     RegInfo.createVirtualRegister(ARM::GPRRegisterClass);
3730
3731   //  thisMBB:
3732   //   ...
3733   //   fallthrough --> loopMBB
3734   BB->addSuccessor(loopMBB);
3735
3736   //  loopMBB:
3737   //   ldrex dest, ptr
3738   //   <binop> scratch2, dest, incr
3739   //   strex scratch, scratch2, ptr
3740   //   cmp scratch, #0
3741   //   bne- loopMBB
3742   //   fallthrough --> exitMBB
3743   BB = loopMBB;
3744   AddDefaultPred(BuildMI(BB, dl, TII->get(ldrOpc), dest).addReg(ptr));
3745   if (BinOpcode) {
3746     // operand order needs to go the other way for NAND
3747     if (BinOpcode == ARM::BICrr || BinOpcode == ARM::t2BICrr)
3748       AddDefaultPred(BuildMI(BB, dl, TII->get(BinOpcode), scratch2).
3749                      addReg(incr).addReg(dest)).addReg(0);
3750     else
3751       AddDefaultPred(BuildMI(BB, dl, TII->get(BinOpcode), scratch2).
3752                      addReg(dest).addReg(incr)).addReg(0);
3753   }
3754
3755   AddDefaultPred(BuildMI(BB, dl, TII->get(strOpc), scratch).addReg(scratch2)
3756                  .addReg(ptr));
3757   AddDefaultPred(BuildMI(BB, dl, TII->get(isThumb2 ? ARM::t2CMPri : ARM::CMPri))
3758                  .addReg(scratch).addImm(0));
3759   BuildMI(BB, dl, TII->get(isThumb2 ? ARM::t2Bcc : ARM::Bcc))
3760     .addMBB(loopMBB).addImm(ARMCC::NE).addReg(ARM::CPSR);
3761
3762   BB->addSuccessor(loopMBB);
3763   BB->addSuccessor(exitMBB);
3764
3765   //  exitMBB:
3766   //   ...
3767   BB = exitMBB;
3768
3769   MF->DeleteMachineInstr(MI);   // The instruction is gone now.
3770
3771   return BB;
3772 }
3773
3774 MachineBasicBlock *
3775 ARMTargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
3776                                                MachineBasicBlock *BB) const {
3777   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
3778   DebugLoc dl = MI->getDebugLoc();
3779   bool isThumb2 = Subtarget->isThumb2();
3780   switch (MI->getOpcode()) {
3781   default:
3782     MI->dump();
3783     llvm_unreachable("Unexpected instr type to insert");
3784
3785   case ARM::ATOMIC_LOAD_ADD_I8:
3786      return EmitAtomicBinary(MI, BB, 1, isThumb2 ? ARM::t2ADDrr : ARM::ADDrr);
3787   case ARM::ATOMIC_LOAD_ADD_I16:
3788      return EmitAtomicBinary(MI, BB, 2, isThumb2 ? ARM::t2ADDrr : ARM::ADDrr);
3789   case ARM::ATOMIC_LOAD_ADD_I32:
3790      return EmitAtomicBinary(MI, BB, 4, isThumb2 ? ARM::t2ADDrr : ARM::ADDrr);
3791
3792   case ARM::ATOMIC_LOAD_AND_I8:
3793      return EmitAtomicBinary(MI, BB, 1, isThumb2 ? ARM::t2ANDrr : ARM::ANDrr);
3794   case ARM::ATOMIC_LOAD_AND_I16:
3795      return EmitAtomicBinary(MI, BB, 2, isThumb2 ? ARM::t2ANDrr : ARM::ANDrr);
3796   case ARM::ATOMIC_LOAD_AND_I32:
3797      return EmitAtomicBinary(MI, BB, 4, isThumb2 ? ARM::t2ANDrr : ARM::ANDrr);
3798
3799   case ARM::ATOMIC_LOAD_OR_I8:
3800      return EmitAtomicBinary(MI, BB, 1, isThumb2 ? ARM::t2ORRrr : ARM::ORRrr);
3801   case ARM::ATOMIC_LOAD_OR_I16:
3802      return EmitAtomicBinary(MI, BB, 2, isThumb2 ? ARM::t2ORRrr : ARM::ORRrr);
3803   case ARM::ATOMIC_LOAD_OR_I32:
3804      return EmitAtomicBinary(MI, BB, 4, isThumb2 ? ARM::t2ORRrr : ARM::ORRrr);
3805
3806   case ARM::ATOMIC_LOAD_XOR_I8:
3807      return EmitAtomicBinary(MI, BB, 1, isThumb2 ? ARM::t2EORrr : ARM::EORrr);
3808   case ARM::ATOMIC_LOAD_XOR_I16:
3809      return EmitAtomicBinary(MI, BB, 2, isThumb2 ? ARM::t2EORrr : ARM::EORrr);
3810   case ARM::ATOMIC_LOAD_XOR_I32:
3811      return EmitAtomicBinary(MI, BB, 4, isThumb2 ? ARM::t2EORrr : ARM::EORrr);
3812
3813   case ARM::ATOMIC_LOAD_NAND_I8:
3814      return EmitAtomicBinary(MI, BB, 1, isThumb2 ? ARM::t2BICrr : ARM::BICrr);
3815   case ARM::ATOMIC_LOAD_NAND_I16:
3816      return EmitAtomicBinary(MI, BB, 2, isThumb2 ? ARM::t2BICrr : ARM::BICrr);
3817   case ARM::ATOMIC_LOAD_NAND_I32:
3818      return EmitAtomicBinary(MI, BB, 4, isThumb2 ? ARM::t2BICrr : ARM::BICrr);
3819
3820   case ARM::ATOMIC_LOAD_SUB_I8:
3821      return EmitAtomicBinary(MI, BB, 1, isThumb2 ? ARM::t2SUBrr : ARM::SUBrr);
3822   case ARM::ATOMIC_LOAD_SUB_I16:
3823      return EmitAtomicBinary(MI, BB, 2, isThumb2 ? ARM::t2SUBrr : ARM::SUBrr);
3824   case ARM::ATOMIC_LOAD_SUB_I32:
3825      return EmitAtomicBinary(MI, BB, 4, isThumb2 ? ARM::t2SUBrr : ARM::SUBrr);
3826
3827   case ARM::ATOMIC_SWAP_I8:  return EmitAtomicBinary(MI, BB, 1, 0);
3828   case ARM::ATOMIC_SWAP_I16: return EmitAtomicBinary(MI, BB, 2, 0);
3829   case ARM::ATOMIC_SWAP_I32: return EmitAtomicBinary(MI, BB, 4, 0);
3830
3831   case ARM::ATOMIC_CMP_SWAP_I8:  return EmitAtomicCmpSwap(MI, BB, 1);
3832   case ARM::ATOMIC_CMP_SWAP_I16: return EmitAtomicCmpSwap(MI, BB, 2);
3833   case ARM::ATOMIC_CMP_SWAP_I32: return EmitAtomicCmpSwap(MI, BB, 4);
3834
3835   case ARM::tMOVCCr_pseudo: {
3836     // To "insert" a SELECT_CC instruction, we actually have to insert the
3837     // diamond control-flow pattern.  The incoming instruction knows the
3838     // destination vreg to set, the condition code register to branch on, the
3839     // true/false values to select between, and a branch opcode to use.
3840     const BasicBlock *LLVM_BB = BB->getBasicBlock();
3841     MachineFunction::iterator It = BB;
3842     ++It;
3843
3844     //  thisMBB:
3845     //  ...
3846     //   TrueVal = ...
3847     //   cmpTY ccX, r1, r2
3848     //   bCC copy1MBB
3849     //   fallthrough --> copy0MBB
3850     MachineBasicBlock *thisMBB  = BB;
3851     MachineFunction *F = BB->getParent();
3852     MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
3853     MachineBasicBlock *sinkMBB  = F->CreateMachineBasicBlock(LLVM_BB);
3854     BuildMI(BB, dl, TII->get(ARM::tBcc)).addMBB(sinkMBB)
3855       .addImm(MI->getOperand(3).getImm()).addReg(MI->getOperand(4).getReg());
3856     F->insert(It, copy0MBB);
3857     F->insert(It, sinkMBB);
3858     // Update machine-CFG edges by first adding all successors of the current
3859     // block to the new block which will contain the Phi node for the select.
3860     for (MachineBasicBlock::succ_iterator I = BB->succ_begin(), 
3861            E = BB->succ_end(); I != E; ++I)
3862       sinkMBB->addSuccessor(*I);
3863     // Next, remove all successors of the current block, and add the true
3864     // and fallthrough blocks as its successors.
3865     while (!BB->succ_empty())
3866       BB->removeSuccessor(BB->succ_begin());
3867     BB->addSuccessor(copy0MBB);
3868     BB->addSuccessor(sinkMBB);
3869
3870     //  copy0MBB:
3871     //   %FalseValue = ...
3872     //   # fallthrough to sinkMBB
3873     BB = copy0MBB;
3874
3875     // Update machine-CFG edges
3876     BB->addSuccessor(sinkMBB);
3877
3878     //  sinkMBB:
3879     //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
3880     //  ...
3881     BB = sinkMBB;
3882     BuildMI(BB, dl, TII->get(ARM::PHI), MI->getOperand(0).getReg())
3883       .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
3884       .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
3885
3886     F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
3887     return BB;
3888   }
3889
3890   case ARM::tANDsp:
3891   case ARM::tADDspr_:
3892   case ARM::tSUBspi_:
3893   case ARM::t2SUBrSPi_:
3894   case ARM::t2SUBrSPi12_:
3895   case ARM::t2SUBrSPs_: {
3896     MachineFunction *MF = BB->getParent();
3897     unsigned DstReg = MI->getOperand(0).getReg();
3898     unsigned SrcReg = MI->getOperand(1).getReg();
3899     bool DstIsDead = MI->getOperand(0).isDead();
3900     bool SrcIsKill = MI->getOperand(1).isKill();
3901
3902     if (SrcReg != ARM::SP) {
3903       // Copy the source to SP from virtual register.
3904       const TargetRegisterClass *RC = MF->getRegInfo().getRegClass(SrcReg);
3905       unsigned CopyOpc = (RC == ARM::tGPRRegisterClass)
3906         ? ARM::tMOVtgpr2gpr : ARM::tMOVgpr2gpr;
3907       BuildMI(BB, dl, TII->get(CopyOpc), ARM::SP)
3908         .addReg(SrcReg, getKillRegState(SrcIsKill));
3909     }
3910
3911     unsigned OpOpc = 0;
3912     bool NeedPred = false, NeedCC = false, NeedOp3 = false;
3913     switch (MI->getOpcode()) {
3914     default:
3915       llvm_unreachable("Unexpected pseudo instruction!");
3916     case ARM::tANDsp:
3917       OpOpc = ARM::tAND;
3918       NeedPred = true;
3919       break;
3920     case ARM::tADDspr_:
3921       OpOpc = ARM::tADDspr;
3922       break;
3923     case ARM::tSUBspi_:
3924       OpOpc = ARM::tSUBspi;
3925       break;
3926     case ARM::t2SUBrSPi_:
3927       OpOpc = ARM::t2SUBrSPi;
3928       NeedPred = true; NeedCC = true;
3929       break;
3930     case ARM::t2SUBrSPi12_:
3931       OpOpc = ARM::t2SUBrSPi12;
3932       NeedPred = true;
3933       break;
3934     case ARM::t2SUBrSPs_:
3935       OpOpc = ARM::t2SUBrSPs;
3936       NeedPred = true; NeedCC = true; NeedOp3 = true;
3937       break;
3938     }
3939     MachineInstrBuilder MIB = BuildMI(BB, dl, TII->get(OpOpc), ARM::SP);
3940     if (OpOpc == ARM::tAND)
3941       AddDefaultT1CC(MIB);
3942     MIB.addReg(ARM::SP);
3943     MIB.addOperand(MI->getOperand(2));
3944     if (NeedOp3)
3945       MIB.addOperand(MI->getOperand(3));
3946     if (NeedPred)
3947       AddDefaultPred(MIB);
3948     if (NeedCC)
3949       AddDefaultCC(MIB);
3950
3951     // Copy the result from SP to virtual register.
3952     const TargetRegisterClass *RC = MF->getRegInfo().getRegClass(DstReg);
3953     unsigned CopyOpc = (RC == ARM::tGPRRegisterClass)
3954       ? ARM::tMOVgpr2tgpr : ARM::tMOVgpr2gpr;
3955     BuildMI(BB, dl, TII->get(CopyOpc))
3956       .addReg(DstReg, getDefRegState(true) | getDeadRegState(DstIsDead))
3957       .addReg(ARM::SP);
3958     MF->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
3959     return BB;
3960   }
3961   }
3962 }
3963
3964 //===----------------------------------------------------------------------===//
3965 //                           ARM Optimization Hooks
3966 //===----------------------------------------------------------------------===//
3967
3968 static
3969 SDValue combineSelectAndUse(SDNode *N, SDValue Slct, SDValue OtherOp,
3970                             TargetLowering::DAGCombinerInfo &DCI) {
3971   SelectionDAG &DAG = DCI.DAG;
3972   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
3973   EVT VT = N->getValueType(0);
3974   unsigned Opc = N->getOpcode();
3975   bool isSlctCC = Slct.getOpcode() == ISD::SELECT_CC;
3976   SDValue LHS = isSlctCC ? Slct.getOperand(2) : Slct.getOperand(1);
3977   SDValue RHS = isSlctCC ? Slct.getOperand(3) : Slct.getOperand(2);
3978   ISD::CondCode CC = ISD::SETCC_INVALID;
3979
3980   if (isSlctCC) {
3981     CC = cast<CondCodeSDNode>(Slct.getOperand(4))->get();
3982   } else {
3983     SDValue CCOp = Slct.getOperand(0);
3984     if (CCOp.getOpcode() == ISD::SETCC)
3985       CC = cast<CondCodeSDNode>(CCOp.getOperand(2))->get();
3986   }
3987
3988   bool DoXform = false;
3989   bool InvCC = false;
3990   assert ((Opc == ISD::ADD || (Opc == ISD::SUB && Slct == N->getOperand(1))) &&
3991           "Bad input!");
3992
3993   if (LHS.getOpcode() == ISD::Constant &&
3994       cast<ConstantSDNode>(LHS)->isNullValue()) {
3995     DoXform = true;
3996   } else if (CC != ISD::SETCC_INVALID &&
3997              RHS.getOpcode() == ISD::Constant &&
3998              cast<ConstantSDNode>(RHS)->isNullValue()) {
3999     std::swap(LHS, RHS);
4000     SDValue Op0 = Slct.getOperand(0);
4001     EVT OpVT = isSlctCC ? Op0.getValueType() :
4002                           Op0.getOperand(0).getValueType();
4003     bool isInt = OpVT.isInteger();
4004     CC = ISD::getSetCCInverse(CC, isInt);
4005
4006     if (!TLI.isCondCodeLegal(CC, OpVT))
4007       return SDValue();         // Inverse operator isn't legal.
4008
4009     DoXform = true;
4010     InvCC = true;
4011   }
4012
4013   if (DoXform) {
4014     SDValue Result = DAG.getNode(Opc, RHS.getDebugLoc(), VT, OtherOp, RHS);
4015     if (isSlctCC)
4016       return DAG.getSelectCC(N->getDebugLoc(), OtherOp, Result,
4017                              Slct.getOperand(0), Slct.getOperand(1), CC);
4018     SDValue CCOp = Slct.getOperand(0);
4019     if (InvCC)
4020       CCOp = DAG.getSetCC(Slct.getDebugLoc(), CCOp.getValueType(),
4021                           CCOp.getOperand(0), CCOp.getOperand(1), CC);
4022     return DAG.getNode(ISD::SELECT, N->getDebugLoc(), VT,
4023                        CCOp, OtherOp, Result);
4024   }
4025   return SDValue();
4026 }
4027
4028 /// PerformADDCombine - Target-specific dag combine xforms for ISD::ADD.
4029 static SDValue PerformADDCombine(SDNode *N,
4030                                  TargetLowering::DAGCombinerInfo &DCI) {
4031   // added by evan in r37685 with no testcase.
4032   SDValue N0 = N->getOperand(0), N1 = N->getOperand(1);
4033
4034   // fold (add (select cc, 0, c), x) -> (select cc, x, (add, x, c))
4035   if (N0.getOpcode() == ISD::SELECT && N0.getNode()->hasOneUse()) {
4036     SDValue Result = combineSelectAndUse(N, N0, N1, DCI);
4037     if (Result.getNode()) return Result;
4038   }
4039   if (N1.getOpcode() == ISD::SELECT && N1.getNode()->hasOneUse()) {
4040     SDValue Result = combineSelectAndUse(N, N1, N0, DCI);
4041     if (Result.getNode()) return Result;
4042   }
4043
4044   return SDValue();
4045 }
4046
4047 /// PerformSUBCombine - Target-specific dag combine xforms for ISD::SUB.
4048 static SDValue PerformSUBCombine(SDNode *N,
4049                                  TargetLowering::DAGCombinerInfo &DCI) {
4050   // added by evan in r37685 with no testcase.
4051   SDValue N0 = N->getOperand(0), N1 = N->getOperand(1);
4052
4053   // fold (sub x, (select cc, 0, c)) -> (select cc, x, (sub, x, c))
4054   if (N1.getOpcode() == ISD::SELECT && N1.getNode()->hasOneUse()) {
4055     SDValue Result = combineSelectAndUse(N, N1, N0, DCI);
4056     if (Result.getNode()) return Result;
4057   }
4058
4059   return SDValue();
4060 }
4061
4062 static SDValue PerformMULCombine(SDNode *N,
4063                                  TargetLowering::DAGCombinerInfo &DCI,
4064                                  const ARMSubtarget *Subtarget) {
4065   SelectionDAG &DAG = DCI.DAG;
4066
4067   if (Subtarget->isThumb1Only())
4068     return SDValue();
4069
4070   if (DAG.getMachineFunction().
4071       getFunction()->hasFnAttr(Attribute::OptimizeForSize))
4072     return SDValue();
4073
4074   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
4075     return SDValue();
4076
4077   EVT VT = N->getValueType(0);
4078   if (VT != MVT::i32)
4079     return SDValue();
4080
4081   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
4082   if (!C)
4083     return SDValue();
4084
4085   uint64_t MulAmt = C->getZExtValue();
4086   unsigned ShiftAmt = CountTrailingZeros_64(MulAmt);
4087   ShiftAmt = ShiftAmt & (32 - 1);
4088   SDValue V = N->getOperand(0);
4089   DebugLoc DL = N->getDebugLoc();
4090
4091   SDValue Res;
4092   MulAmt >>= ShiftAmt;
4093   if (isPowerOf2_32(MulAmt - 1)) {
4094     // (mul x, 2^N + 1) => (add (shl x, N), x)
4095     Res = DAG.getNode(ISD::ADD, DL, VT,
4096                       V, DAG.getNode(ISD::SHL, DL, VT,
4097                                      V, DAG.getConstant(Log2_32(MulAmt-1),
4098                                                         MVT::i32)));
4099   } else if (isPowerOf2_32(MulAmt + 1)) {
4100     // (mul x, 2^N - 1) => (sub (shl x, N), x)
4101     Res = DAG.getNode(ISD::SUB, DL, VT,
4102                       DAG.getNode(ISD::SHL, DL, VT,
4103                                   V, DAG.getConstant(Log2_32(MulAmt+1),
4104                                                      MVT::i32)),
4105                                                      V);
4106   } else
4107     return SDValue();
4108
4109   if (ShiftAmt != 0)
4110     Res = DAG.getNode(ISD::SHL, DL, VT, Res,
4111                       DAG.getConstant(ShiftAmt, MVT::i32));
4112
4113   // Do not add new nodes to DAG combiner worklist.
4114   DCI.CombineTo(N, Res, false);
4115   return SDValue();
4116 }
4117
4118 /// PerformVMOVRRDCombine - Target-specific dag combine xforms for
4119 /// ARMISD::VMOVRRD.
4120 static SDValue PerformVMOVRRDCombine(SDNode *N,
4121                                    TargetLowering::DAGCombinerInfo &DCI) {
4122   // fmrrd(fmdrr x, y) -> x,y
4123   SDValue InDouble = N->getOperand(0);
4124   if (InDouble.getOpcode() == ARMISD::VMOVDRR)
4125     return DCI.CombineTo(N, InDouble.getOperand(0), InDouble.getOperand(1));
4126   return SDValue();
4127 }
4128
4129 /// getVShiftImm - Check if this is a valid build_vector for the immediate
4130 /// operand of a vector shift operation, where all the elements of the
4131 /// build_vector must have the same constant integer value.
4132 static bool getVShiftImm(SDValue Op, unsigned ElementBits, int64_t &Cnt) {
4133   // Ignore bit_converts.
4134   while (Op.getOpcode() == ISD::BIT_CONVERT)
4135     Op = Op.getOperand(0);
4136   BuildVectorSDNode *BVN = dyn_cast<BuildVectorSDNode>(Op.getNode());
4137   APInt SplatBits, SplatUndef;
4138   unsigned SplatBitSize;
4139   bool HasAnyUndefs;
4140   if (! BVN || ! BVN->isConstantSplat(SplatBits, SplatUndef, SplatBitSize,
4141                                       HasAnyUndefs, ElementBits) ||
4142       SplatBitSize > ElementBits)
4143     return false;
4144   Cnt = SplatBits.getSExtValue();
4145   return true;
4146 }
4147
4148 /// isVShiftLImm - Check if this is a valid build_vector for the immediate
4149 /// operand of a vector shift left operation.  That value must be in the range:
4150 ///   0 <= Value < ElementBits for a left shift; or
4151 ///   0 <= Value <= ElementBits for a long left shift.
4152 static bool isVShiftLImm(SDValue Op, EVT VT, bool isLong, int64_t &Cnt) {
4153   assert(VT.isVector() && "vector shift count is not a vector type");
4154   unsigned ElementBits = VT.getVectorElementType().getSizeInBits();
4155   if (! getVShiftImm(Op, ElementBits, Cnt))
4156     return false;
4157   return (Cnt >= 0 && (isLong ? Cnt-1 : Cnt) < ElementBits);
4158 }
4159
4160 /// isVShiftRImm - Check if this is a valid build_vector for the immediate
4161 /// operand of a vector shift right operation.  For a shift opcode, the value
4162 /// is positive, but for an intrinsic the value count must be negative. The
4163 /// absolute value must be in the range:
4164 ///   1 <= |Value| <= ElementBits for a right shift; or
4165 ///   1 <= |Value| <= ElementBits/2 for a narrow right shift.
4166 static bool isVShiftRImm(SDValue Op, EVT VT, bool isNarrow, bool isIntrinsic,
4167                          int64_t &Cnt) {
4168   assert(VT.isVector() && "vector shift count is not a vector type");
4169   unsigned ElementBits = VT.getVectorElementType().getSizeInBits();
4170   if (! getVShiftImm(Op, ElementBits, Cnt))
4171     return false;
4172   if (isIntrinsic)
4173     Cnt = -Cnt;
4174   return (Cnt >= 1 && Cnt <= (isNarrow ? ElementBits/2 : ElementBits));
4175 }
4176
4177 /// PerformIntrinsicCombine - ARM-specific DAG combining for intrinsics.
4178 static SDValue PerformIntrinsicCombine(SDNode *N, SelectionDAG &DAG) {
4179   unsigned IntNo = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
4180   switch (IntNo) {
4181   default:
4182     // Don't do anything for most intrinsics.
4183     break;
4184
4185   // Vector shifts: check for immediate versions and lower them.
4186   // Note: This is done during DAG combining instead of DAG legalizing because
4187   // the build_vectors for 64-bit vector element shift counts are generally
4188   // not legal, and it is hard to see their values after they get legalized to
4189   // loads from a constant pool.
4190   case Intrinsic::arm_neon_vshifts:
4191   case Intrinsic::arm_neon_vshiftu:
4192   case Intrinsic::arm_neon_vshiftls:
4193   case Intrinsic::arm_neon_vshiftlu:
4194   case Intrinsic::arm_neon_vshiftn:
4195   case Intrinsic::arm_neon_vrshifts:
4196   case Intrinsic::arm_neon_vrshiftu:
4197   case Intrinsic::arm_neon_vrshiftn:
4198   case Intrinsic::arm_neon_vqshifts:
4199   case Intrinsic::arm_neon_vqshiftu:
4200   case Intrinsic::arm_neon_vqshiftsu:
4201   case Intrinsic::arm_neon_vqshiftns:
4202   case Intrinsic::arm_neon_vqshiftnu:
4203   case Intrinsic::arm_neon_vqshiftnsu:
4204   case Intrinsic::arm_neon_vqrshiftns:
4205   case Intrinsic::arm_neon_vqrshiftnu:
4206   case Intrinsic::arm_neon_vqrshiftnsu: {
4207     EVT VT = N->getOperand(1).getValueType();
4208     int64_t Cnt;
4209     unsigned VShiftOpc = 0;
4210
4211     switch (IntNo) {
4212     case Intrinsic::arm_neon_vshifts:
4213     case Intrinsic::arm_neon_vshiftu:
4214       if (isVShiftLImm(N->getOperand(2), VT, false, Cnt)) {
4215         VShiftOpc = ARMISD::VSHL;
4216         break;
4217       }
4218       if (isVShiftRImm(N->getOperand(2), VT, false, true, Cnt)) {
4219         VShiftOpc = (IntNo == Intrinsic::arm_neon_vshifts ?
4220                      ARMISD::VSHRs : ARMISD::VSHRu);
4221         break;
4222       }
4223       return SDValue();
4224
4225     case Intrinsic::arm_neon_vshiftls:
4226     case Intrinsic::arm_neon_vshiftlu:
4227       if (isVShiftLImm(N->getOperand(2), VT, true, Cnt))
4228         break;
4229       llvm_unreachable("invalid shift count for vshll intrinsic");
4230
4231     case Intrinsic::arm_neon_vrshifts:
4232     case Intrinsic::arm_neon_vrshiftu:
4233       if (isVShiftRImm(N->getOperand(2), VT, false, true, Cnt))
4234         break;
4235       return SDValue();
4236
4237     case Intrinsic::arm_neon_vqshifts:
4238     case Intrinsic::arm_neon_vqshiftu:
4239       if (isVShiftLImm(N->getOperand(2), VT, false, Cnt))
4240         break;
4241       return SDValue();
4242
4243     case Intrinsic::arm_neon_vqshiftsu:
4244       if (isVShiftLImm(N->getOperand(2), VT, false, Cnt))
4245         break;
4246       llvm_unreachable("invalid shift count for vqshlu intrinsic");
4247
4248     case Intrinsic::arm_neon_vshiftn:
4249     case Intrinsic::arm_neon_vrshiftn:
4250     case Intrinsic::arm_neon_vqshiftns:
4251     case Intrinsic::arm_neon_vqshiftnu:
4252     case Intrinsic::arm_neon_vqshiftnsu:
4253     case Intrinsic::arm_neon_vqrshiftns:
4254     case Intrinsic::arm_neon_vqrshiftnu:
4255     case Intrinsic::arm_neon_vqrshiftnsu:
4256       // Narrowing shifts require an immediate right shift.
4257       if (isVShiftRImm(N->getOperand(2), VT, true, true, Cnt))
4258         break;
4259       llvm_unreachable("invalid shift count for narrowing vector shift "
4260                        "intrinsic");
4261
4262     default:
4263       llvm_unreachable("unhandled vector shift");
4264     }
4265
4266     switch (IntNo) {
4267     case Intrinsic::arm_neon_vshifts:
4268     case Intrinsic::arm_neon_vshiftu:
4269       // Opcode already set above.
4270       break;
4271     case Intrinsic::arm_neon_vshiftls:
4272     case Intrinsic::arm_neon_vshiftlu:
4273       if (Cnt == VT.getVectorElementType().getSizeInBits())
4274         VShiftOpc = ARMISD::VSHLLi;
4275       else
4276         VShiftOpc = (IntNo == Intrinsic::arm_neon_vshiftls ?
4277                      ARMISD::VSHLLs : ARMISD::VSHLLu);
4278       break;
4279     case Intrinsic::arm_neon_vshiftn:
4280       VShiftOpc = ARMISD::VSHRN; break;
4281     case Intrinsic::arm_neon_vrshifts:
4282       VShiftOpc = ARMISD::VRSHRs; break;
4283     case Intrinsic::arm_neon_vrshiftu:
4284       VShiftOpc = ARMISD::VRSHRu; break;
4285     case Intrinsic::arm_neon_vrshiftn:
4286       VShiftOpc = ARMISD::VRSHRN; break;
4287     case Intrinsic::arm_neon_vqshifts:
4288       VShiftOpc = ARMISD::VQSHLs; break;
4289     case Intrinsic::arm_neon_vqshiftu:
4290       VShiftOpc = ARMISD::VQSHLu; break;
4291     case Intrinsic::arm_neon_vqshiftsu:
4292       VShiftOpc = ARMISD::VQSHLsu; break;
4293     case Intrinsic::arm_neon_vqshiftns:
4294       VShiftOpc = ARMISD::VQSHRNs; break;
4295     case Intrinsic::arm_neon_vqshiftnu:
4296       VShiftOpc = ARMISD::VQSHRNu; break;
4297     case Intrinsic::arm_neon_vqshiftnsu:
4298       VShiftOpc = ARMISD::VQSHRNsu; break;
4299     case Intrinsic::arm_neon_vqrshiftns:
4300       VShiftOpc = ARMISD::VQRSHRNs; break;
4301     case Intrinsic::arm_neon_vqrshiftnu:
4302       VShiftOpc = ARMISD::VQRSHRNu; break;
4303     case Intrinsic::arm_neon_vqrshiftnsu:
4304       VShiftOpc = ARMISD::VQRSHRNsu; break;
4305     }
4306
4307     return DAG.getNode(VShiftOpc, N->getDebugLoc(), N->getValueType(0),
4308                        N->getOperand(1), DAG.getConstant(Cnt, MVT::i32));
4309   }
4310
4311   case Intrinsic::arm_neon_vshiftins: {
4312     EVT VT = N->getOperand(1).getValueType();
4313     int64_t Cnt;
4314     unsigned VShiftOpc = 0;
4315
4316     if (isVShiftLImm(N->getOperand(3), VT, false, Cnt))
4317       VShiftOpc = ARMISD::VSLI;
4318     else if (isVShiftRImm(N->getOperand(3), VT, false, true, Cnt))
4319       VShiftOpc = ARMISD::VSRI;
4320     else {
4321       llvm_unreachable("invalid shift count for vsli/vsri intrinsic");
4322     }
4323
4324     return DAG.getNode(VShiftOpc, N->getDebugLoc(), N->getValueType(0),
4325                        N->getOperand(1), N->getOperand(2),
4326                        DAG.getConstant(Cnt, MVT::i32));
4327   }
4328
4329   case Intrinsic::arm_neon_vqrshifts:
4330   case Intrinsic::arm_neon_vqrshiftu:
4331     // No immediate versions of these to check for.
4332     break;
4333   }
4334
4335   return SDValue();
4336 }
4337
4338 /// PerformShiftCombine - Checks for immediate versions of vector shifts and
4339 /// lowers them.  As with the vector shift intrinsics, this is done during DAG
4340 /// combining instead of DAG legalizing because the build_vectors for 64-bit
4341 /// vector element shift counts are generally not legal, and it is hard to see
4342 /// their values after they get legalized to loads from a constant pool.
4343 static SDValue PerformShiftCombine(SDNode *N, SelectionDAG &DAG,
4344                                    const ARMSubtarget *ST) {
4345   EVT VT = N->getValueType(0);
4346
4347   // Nothing to be done for scalar shifts.
4348   if (! VT.isVector())
4349     return SDValue();
4350
4351   assert(ST->hasNEON() && "unexpected vector shift");
4352   int64_t Cnt;
4353
4354   switch (N->getOpcode()) {
4355   default: llvm_unreachable("unexpected shift opcode");
4356
4357   case ISD::SHL:
4358     if (isVShiftLImm(N->getOperand(1), VT, false, Cnt))
4359       return DAG.getNode(ARMISD::VSHL, N->getDebugLoc(), VT, N->getOperand(0),
4360                          DAG.getConstant(Cnt, MVT::i32));
4361     break;
4362
4363   case ISD::SRA:
4364   case ISD::SRL:
4365     if (isVShiftRImm(N->getOperand(1), VT, false, false, Cnt)) {
4366       unsigned VShiftOpc = (N->getOpcode() == ISD::SRA ?
4367                             ARMISD::VSHRs : ARMISD::VSHRu);
4368       return DAG.getNode(VShiftOpc, N->getDebugLoc(), VT, N->getOperand(0),
4369                          DAG.getConstant(Cnt, MVT::i32));
4370     }
4371   }
4372   return SDValue();
4373 }
4374
4375 /// PerformExtendCombine - Target-specific DAG combining for ISD::SIGN_EXTEND,
4376 /// ISD::ZERO_EXTEND, and ISD::ANY_EXTEND.
4377 static SDValue PerformExtendCombine(SDNode *N, SelectionDAG &DAG,
4378                                     const ARMSubtarget *ST) {
4379   SDValue N0 = N->getOperand(0);
4380
4381   // Check for sign- and zero-extensions of vector extract operations of 8-
4382   // and 16-bit vector elements.  NEON supports these directly.  They are
4383   // handled during DAG combining because type legalization will promote them
4384   // to 32-bit types and it is messy to recognize the operations after that.
4385   if (ST->hasNEON() && N0.getOpcode() == ISD::EXTRACT_VECTOR_ELT) {
4386     SDValue Vec = N0.getOperand(0);
4387     SDValue Lane = N0.getOperand(1);
4388     EVT VT = N->getValueType(0);
4389     EVT EltVT = N0.getValueType();
4390     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
4391
4392     if (VT == MVT::i32 &&
4393         (EltVT == MVT::i8 || EltVT == MVT::i16) &&
4394         TLI.isTypeLegal(Vec.getValueType())) {
4395
4396       unsigned Opc = 0;
4397       switch (N->getOpcode()) {
4398       default: llvm_unreachable("unexpected opcode");
4399       case ISD::SIGN_EXTEND:
4400         Opc = ARMISD::VGETLANEs;
4401         break;
4402       case ISD::ZERO_EXTEND:
4403       case ISD::ANY_EXTEND:
4404         Opc = ARMISD::VGETLANEu;
4405         break;
4406       }
4407       return DAG.getNode(Opc, N->getDebugLoc(), VT, Vec, Lane);
4408     }
4409   }
4410
4411   return SDValue();
4412 }
4413
4414 /// PerformSELECT_CCCombine - Target-specific DAG combining for ISD::SELECT_CC
4415 /// to match f32 max/min patterns to use NEON vmax/vmin instructions.
4416 static SDValue PerformSELECT_CCCombine(SDNode *N, SelectionDAG &DAG,
4417                                        const ARMSubtarget *ST) {
4418   // If the target supports NEON, try to use vmax/vmin instructions for f32
4419   // selects like "x < y ? x : y".  Unless the FiniteOnlyFPMath option is set,
4420   // be careful about NaNs:  NEON's vmax/vmin return NaN if either operand is
4421   // a NaN; only do the transformation when it matches that behavior.
4422
4423   // For now only do this when using NEON for FP operations; if using VFP, it
4424   // is not obvious that the benefit outweighs the cost of switching to the
4425   // NEON pipeline.
4426   if (!ST->hasNEON() || !ST->useNEONForSinglePrecisionFP() ||
4427       N->getValueType(0) != MVT::f32)
4428     return SDValue();
4429
4430   SDValue CondLHS = N->getOperand(0);
4431   SDValue CondRHS = N->getOperand(1);
4432   SDValue LHS = N->getOperand(2);
4433   SDValue RHS = N->getOperand(3);
4434   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(4))->get();
4435
4436   unsigned Opcode = 0;
4437   bool IsReversed;
4438   if (DAG.isEqualTo(LHS, CondLHS) && DAG.isEqualTo(RHS, CondRHS)) {
4439     IsReversed = false; // x CC y ? x : y
4440   } else if (DAG.isEqualTo(LHS, CondRHS) && DAG.isEqualTo(RHS, CondLHS)) {
4441     IsReversed = true ; // x CC y ? y : x
4442   } else {
4443     return SDValue();
4444   }
4445
4446   bool IsUnordered;
4447   switch (CC) {
4448   default: break;
4449   case ISD::SETOLT:
4450   case ISD::SETOLE:
4451   case ISD::SETLT:
4452   case ISD::SETLE:
4453   case ISD::SETULT:
4454   case ISD::SETULE:
4455     // If LHS is NaN, an ordered comparison will be false and the result will
4456     // be the RHS, but vmin(NaN, RHS) = NaN.  Avoid this by checking that LHS
4457     // != NaN.  Likewise, for unordered comparisons, check for RHS != NaN.
4458     IsUnordered = (CC == ISD::SETULT || CC == ISD::SETULE);
4459     if (!DAG.isKnownNeverNaN(IsUnordered ? RHS : LHS))
4460       break;
4461     // For less-than-or-equal comparisons, "+0 <= -0" will be true but vmin
4462     // will return -0, so vmin can only be used for unsafe math or if one of
4463     // the operands is known to be nonzero.
4464     if ((CC == ISD::SETLE || CC == ISD::SETOLE || CC == ISD::SETULE) &&
4465         !UnsafeFPMath &&
4466         !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
4467       break;
4468     Opcode = IsReversed ? ARMISD::FMAX : ARMISD::FMIN;
4469     break;
4470
4471   case ISD::SETOGT:
4472   case ISD::SETOGE:
4473   case ISD::SETGT:
4474   case ISD::SETGE:
4475   case ISD::SETUGT:
4476   case ISD::SETUGE:
4477     // If LHS is NaN, an ordered comparison will be false and the result will
4478     // be the RHS, but vmax(NaN, RHS) = NaN.  Avoid this by checking that LHS
4479     // != NaN.  Likewise, for unordered comparisons, check for RHS != NaN.
4480     IsUnordered = (CC == ISD::SETUGT || CC == ISD::SETUGE);
4481     if (!DAG.isKnownNeverNaN(IsUnordered ? RHS : LHS))
4482       break;
4483     // For greater-than-or-equal comparisons, "-0 >= +0" will be true but vmax
4484     // will return +0, so vmax can only be used for unsafe math or if one of
4485     // the operands is known to be nonzero.
4486     if ((CC == ISD::SETGE || CC == ISD::SETOGE || CC == ISD::SETUGE) &&
4487         !UnsafeFPMath &&
4488         !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
4489       break;
4490     Opcode = IsReversed ? ARMISD::FMIN : ARMISD::FMAX;
4491     break;
4492   }
4493
4494   if (!Opcode)
4495     return SDValue();
4496   return DAG.getNode(Opcode, N->getDebugLoc(), N->getValueType(0), LHS, RHS);
4497 }
4498
4499 SDValue ARMTargetLowering::PerformDAGCombine(SDNode *N,
4500                                              DAGCombinerInfo &DCI) const {
4501   switch (N->getOpcode()) {
4502   default: break;
4503   case ISD::ADD:        return PerformADDCombine(N, DCI);
4504   case ISD::SUB:        return PerformSUBCombine(N, DCI);
4505   case ISD::MUL:        return PerformMULCombine(N, DCI, Subtarget);
4506   case ARMISD::VMOVRRD: return PerformVMOVRRDCombine(N, DCI);
4507   case ISD::INTRINSIC_WO_CHAIN: return PerformIntrinsicCombine(N, DCI.DAG);
4508   case ISD::SHL:
4509   case ISD::SRA:
4510   case ISD::SRL:        return PerformShiftCombine(N, DCI.DAG, Subtarget);
4511   case ISD::SIGN_EXTEND:
4512   case ISD::ZERO_EXTEND:
4513   case ISD::ANY_EXTEND: return PerformExtendCombine(N, DCI.DAG, Subtarget);
4514   case ISD::SELECT_CC:  return PerformSELECT_CCCombine(N, DCI.DAG, Subtarget);
4515   }
4516   return SDValue();
4517 }
4518
4519 bool ARMTargetLowering::allowsUnalignedMemoryAccesses(EVT VT) const {
4520   if (!Subtarget->hasV6Ops())
4521     // Pre-v6 does not support unaligned mem access.
4522     return false;
4523
4524   // v6+ may or may not support unaligned mem access depending on the system
4525   // configuration.
4526   // FIXME: This is pretty conservative. Should we provide cmdline option to
4527   // control the behaviour?
4528   if (!Subtarget->isTargetDarwin())
4529     return false;
4530
4531   switch (VT.getSimpleVT().SimpleTy) {
4532   default:
4533     return false;
4534   case MVT::i8:
4535   case MVT::i16:
4536   case MVT::i32:
4537     return true;
4538   // FIXME: VLD1 etc with standard alignment is legal.
4539   }
4540 }
4541
4542 static bool isLegalT1AddressImmediate(int64_t V, EVT VT) {
4543   if (V < 0)
4544     return false;
4545
4546   unsigned Scale = 1;
4547   switch (VT.getSimpleVT().SimpleTy) {
4548   default: return false;
4549   case MVT::i1:
4550   case MVT::i8:
4551     // Scale == 1;
4552     break;
4553   case MVT::i16:
4554     // Scale == 2;
4555     Scale = 2;
4556     break;
4557   case MVT::i32:
4558     // Scale == 4;
4559     Scale = 4;
4560     break;
4561   }
4562
4563   if ((V & (Scale - 1)) != 0)
4564     return false;
4565   V /= Scale;
4566   return V == (V & ((1LL << 5) - 1));
4567 }
4568
4569 static bool isLegalT2AddressImmediate(int64_t V, EVT VT,
4570                                       const ARMSubtarget *Subtarget) {
4571   bool isNeg = false;
4572   if (V < 0) {
4573     isNeg = true;
4574     V = - V;
4575   }
4576
4577   switch (VT.getSimpleVT().SimpleTy) {
4578   default: return false;
4579   case MVT::i1:
4580   case MVT::i8:
4581   case MVT::i16:
4582   case MVT::i32:
4583     // + imm12 or - imm8
4584     if (isNeg)
4585       return V == (V & ((1LL << 8) - 1));
4586     return V == (V & ((1LL << 12) - 1));
4587   case MVT::f32:
4588   case MVT::f64:
4589     // Same as ARM mode. FIXME: NEON?
4590     if (!Subtarget->hasVFP2())
4591       return false;
4592     if ((V & 3) != 0)
4593       return false;
4594     V >>= 2;
4595     return V == (V & ((1LL << 8) - 1));
4596   }
4597 }
4598
4599 /// isLegalAddressImmediate - Return true if the integer value can be used
4600 /// as the offset of the target addressing mode for load / store of the
4601 /// given type.
4602 static bool isLegalAddressImmediate(int64_t V, EVT VT,
4603                                     const ARMSubtarget *Subtarget) {
4604   if (V == 0)
4605     return true;
4606
4607   if (!VT.isSimple())
4608     return false;
4609
4610   if (Subtarget->isThumb1Only())
4611     return isLegalT1AddressImmediate(V, VT);
4612   else if (Subtarget->isThumb2())
4613     return isLegalT2AddressImmediate(V, VT, Subtarget);
4614
4615   // ARM mode.
4616   if (V < 0)
4617     V = - V;
4618   switch (VT.getSimpleVT().SimpleTy) {
4619   default: return false;
4620   case MVT::i1:
4621   case MVT::i8:
4622   case MVT::i32:
4623     // +- imm12
4624     return V == (V & ((1LL << 12) - 1));
4625   case MVT::i16:
4626     // +- imm8
4627     return V == (V & ((1LL << 8) - 1));
4628   case MVT::f32:
4629   case MVT::f64:
4630     if (!Subtarget->hasVFP2()) // FIXME: NEON?
4631       return false;
4632     if ((V & 3) != 0)
4633       return false;
4634     V >>= 2;
4635     return V == (V & ((1LL << 8) - 1));
4636   }
4637 }
4638
4639 bool ARMTargetLowering::isLegalT2ScaledAddressingMode(const AddrMode &AM,
4640                                                       EVT VT) const {
4641   int Scale = AM.Scale;
4642   if (Scale < 0)
4643     return false;
4644
4645   switch (VT.getSimpleVT().SimpleTy) {
4646   default: return false;
4647   case MVT::i1:
4648   case MVT::i8:
4649   case MVT::i16:
4650   case MVT::i32:
4651     if (Scale == 1)
4652       return true;
4653     // r + r << imm
4654     Scale = Scale & ~1;
4655     return Scale == 2 || Scale == 4 || Scale == 8;
4656   case MVT::i64:
4657     // r + r
4658     if (((unsigned)AM.HasBaseReg + Scale) <= 2)
4659       return true;
4660     return false;
4661   case MVT::isVoid:
4662     // Note, we allow "void" uses (basically, uses that aren't loads or
4663     // stores), because arm allows folding a scale into many arithmetic
4664     // operations.  This should be made more precise and revisited later.
4665
4666     // Allow r << imm, but the imm has to be a multiple of two.
4667     if (Scale & 1) return false;
4668     return isPowerOf2_32(Scale);
4669   }
4670 }
4671
4672 /// isLegalAddressingMode - Return true if the addressing mode represented
4673 /// by AM is legal for this target, for a load/store of the specified type.
4674 bool ARMTargetLowering::isLegalAddressingMode(const AddrMode &AM,
4675                                               const Type *Ty) const {
4676   EVT VT = getValueType(Ty, true);
4677   if (!isLegalAddressImmediate(AM.BaseOffs, VT, Subtarget))
4678     return false;
4679
4680   // Can never fold addr of global into load/store.
4681   if (AM.BaseGV)
4682     return false;
4683
4684   switch (AM.Scale) {
4685   case 0:  // no scale reg, must be "r+i" or "r", or "i".
4686     break;
4687   case 1:
4688     if (Subtarget->isThumb1Only())
4689       return false;
4690     // FALL THROUGH.
4691   default:
4692     // ARM doesn't support any R+R*scale+imm addr modes.
4693     if (AM.BaseOffs)
4694       return false;
4695
4696     if (!VT.isSimple())
4697       return false;
4698
4699     if (Subtarget->isThumb2())
4700       return isLegalT2ScaledAddressingMode(AM, VT);
4701
4702     int Scale = AM.Scale;
4703     switch (VT.getSimpleVT().SimpleTy) {
4704     default: return false;
4705     case MVT::i1:
4706     case MVT::i8:
4707     case MVT::i32:
4708       if (Scale < 0) Scale = -Scale;
4709       if (Scale == 1)
4710         return true;
4711       // r + r << imm
4712       return isPowerOf2_32(Scale & ~1);
4713     case MVT::i16:
4714     case MVT::i64:
4715       // r + r
4716       if (((unsigned)AM.HasBaseReg + Scale) <= 2)
4717         return true;
4718       return false;
4719
4720     case MVT::isVoid:
4721       // Note, we allow "void" uses (basically, uses that aren't loads or
4722       // stores), because arm allows folding a scale into many arithmetic
4723       // operations.  This should be made more precise and revisited later.
4724
4725       // Allow r << imm, but the imm has to be a multiple of two.
4726       if (Scale & 1) return false;
4727       return isPowerOf2_32(Scale);
4728     }
4729     break;
4730   }
4731   return true;
4732 }
4733
4734 /// isLegalICmpImmediate - Return true if the specified immediate is legal
4735 /// icmp immediate, that is the target has icmp instructions which can compare
4736 /// a register against the immediate without having to materialize the
4737 /// immediate into a register.
4738 bool ARMTargetLowering::isLegalICmpImmediate(int64_t Imm) const {
4739   if (!Subtarget->isThumb())
4740     return ARM_AM::getSOImmVal(Imm) != -1;
4741   if (Subtarget->isThumb2())
4742     return ARM_AM::getT2SOImmVal(Imm) != -1; 
4743   return Imm >= 0 && Imm <= 255;
4744 }
4745
4746 static bool getARMIndexedAddressParts(SDNode *Ptr, EVT VT,
4747                                       bool isSEXTLoad, SDValue &Base,
4748                                       SDValue &Offset, bool &isInc,
4749                                       SelectionDAG &DAG) {
4750   if (Ptr->getOpcode() != ISD::ADD && Ptr->getOpcode() != ISD::SUB)
4751     return false;
4752
4753   if (VT == MVT::i16 || ((VT == MVT::i8 || VT == MVT::i1) && isSEXTLoad)) {
4754     // AddressingMode 3
4755     Base = Ptr->getOperand(0);
4756     if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(Ptr->getOperand(1))) {
4757       int RHSC = (int)RHS->getZExtValue();
4758       if (RHSC < 0 && RHSC > -256) {
4759         assert(Ptr->getOpcode() == ISD::ADD);
4760         isInc = false;
4761         Offset = DAG.getConstant(-RHSC, RHS->getValueType(0));
4762         return true;
4763       }
4764     }
4765     isInc = (Ptr->getOpcode() == ISD::ADD);
4766     Offset = Ptr->getOperand(1);
4767     return true;
4768   } else if (VT == MVT::i32 || VT == MVT::i8 || VT == MVT::i1) {
4769     // AddressingMode 2
4770     if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(Ptr->getOperand(1))) {
4771       int RHSC = (int)RHS->getZExtValue();
4772       if (RHSC < 0 && RHSC > -0x1000) {
4773         assert(Ptr->getOpcode() == ISD::ADD);
4774         isInc = false;
4775         Offset = DAG.getConstant(-RHSC, RHS->getValueType(0));
4776         Base = Ptr->getOperand(0);
4777         return true;
4778       }
4779     }
4780
4781     if (Ptr->getOpcode() == ISD::ADD) {
4782       isInc = true;
4783       ARM_AM::ShiftOpc ShOpcVal= ARM_AM::getShiftOpcForNode(Ptr->getOperand(0));
4784       if (ShOpcVal != ARM_AM::no_shift) {
4785         Base = Ptr->getOperand(1);
4786         Offset = Ptr->getOperand(0);
4787       } else {
4788         Base = Ptr->getOperand(0);
4789         Offset = Ptr->getOperand(1);
4790       }
4791       return true;
4792     }
4793
4794     isInc = (Ptr->getOpcode() == ISD::ADD);
4795     Base = Ptr->getOperand(0);
4796     Offset = Ptr->getOperand(1);
4797     return true;
4798   }
4799
4800   // FIXME: Use VLDM / VSTM to emulate indexed FP load / store.
4801   return false;
4802 }
4803
4804 static bool getT2IndexedAddressParts(SDNode *Ptr, EVT VT,
4805                                      bool isSEXTLoad, SDValue &Base,
4806                                      SDValue &Offset, bool &isInc,
4807                                      SelectionDAG &DAG) {
4808   if (Ptr->getOpcode() != ISD::ADD && Ptr->getOpcode() != ISD::SUB)
4809     return false;
4810
4811   Base = Ptr->getOperand(0);
4812   if (ConstantSDNode *RHS = dyn_cast<ConstantSDNode>(Ptr->getOperand(1))) {
4813     int RHSC = (int)RHS->getZExtValue();
4814     if (RHSC < 0 && RHSC > -0x100) { // 8 bits.
4815       assert(Ptr->getOpcode() == ISD::ADD);
4816       isInc = false;
4817       Offset = DAG.getConstant(-RHSC, RHS->getValueType(0));
4818       return true;
4819     } else if (RHSC > 0 && RHSC < 0x100) { // 8 bit, no zero.
4820       isInc = Ptr->getOpcode() == ISD::ADD;
4821       Offset = DAG.getConstant(RHSC, RHS->getValueType(0));
4822       return true;
4823     }
4824   }
4825
4826   return false;
4827 }
4828
4829 /// getPreIndexedAddressParts - returns true by value, base pointer and
4830 /// offset pointer and addressing mode by reference if the node's address
4831 /// can be legally represented as pre-indexed load / store address.
4832 bool
4833 ARMTargetLowering::getPreIndexedAddressParts(SDNode *N, SDValue &Base,
4834                                              SDValue &Offset,
4835                                              ISD::MemIndexedMode &AM,
4836                                              SelectionDAG &DAG) const {
4837   if (Subtarget->isThumb1Only())
4838     return false;
4839
4840   EVT VT;
4841   SDValue Ptr;
4842   bool isSEXTLoad = false;
4843   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
4844     Ptr = LD->getBasePtr();
4845     VT  = LD->getMemoryVT();
4846     isSEXTLoad = LD->getExtensionType() == ISD::SEXTLOAD;
4847   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
4848     Ptr = ST->getBasePtr();
4849     VT  = ST->getMemoryVT();
4850   } else
4851     return false;
4852
4853   bool isInc;
4854   bool isLegal = false;
4855   if (Subtarget->isThumb2())
4856     isLegal = getT2IndexedAddressParts(Ptr.getNode(), VT, isSEXTLoad, Base,
4857                                        Offset, isInc, DAG);
4858   else
4859     isLegal = getARMIndexedAddressParts(Ptr.getNode(), VT, isSEXTLoad, Base,
4860                                         Offset, isInc, DAG);
4861   if (!isLegal)
4862     return false;
4863
4864   AM = isInc ? ISD::PRE_INC : ISD::PRE_DEC;
4865   return true;
4866 }
4867
4868 /// getPostIndexedAddressParts - returns true by value, base pointer and
4869 /// offset pointer and addressing mode by reference if this node can be
4870 /// combined with a load / store to form a post-indexed load / store.
4871 bool ARMTargetLowering::getPostIndexedAddressParts(SDNode *N, SDNode *Op,
4872                                                    SDValue &Base,
4873                                                    SDValue &Offset,
4874                                                    ISD::MemIndexedMode &AM,
4875                                                    SelectionDAG &DAG) const {
4876   if (Subtarget->isThumb1Only())
4877     return false;
4878
4879   EVT VT;
4880   SDValue Ptr;
4881   bool isSEXTLoad = false;
4882   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(N)) {
4883     VT  = LD->getMemoryVT();
4884     Ptr = LD->getBasePtr();
4885     isSEXTLoad = LD->getExtensionType() == ISD::SEXTLOAD;
4886   } else if (StoreSDNode *ST = dyn_cast<StoreSDNode>(N)) {
4887     VT  = ST->getMemoryVT();
4888     Ptr = ST->getBasePtr();
4889   } else
4890     return false;
4891
4892   bool isInc;
4893   bool isLegal = false;
4894   if (Subtarget->isThumb2())
4895     isLegal = getT2IndexedAddressParts(Op, VT, isSEXTLoad, Base, Offset,
4896                                        isInc, DAG);
4897   else
4898     isLegal = getARMIndexedAddressParts(Op, VT, isSEXTLoad, Base, Offset,
4899                                         isInc, DAG);
4900   if (!isLegal)
4901     return false;
4902
4903   if (Ptr != Base) {
4904     // Swap base ptr and offset to catch more post-index load / store when
4905     // it's legal. In Thumb2 mode, offset must be an immediate.
4906     if (Ptr == Offset && Op->getOpcode() == ISD::ADD &&
4907         !Subtarget->isThumb2())
4908       std::swap(Base, Offset);
4909
4910     // Post-indexed load / store update the base pointer.
4911     if (Ptr != Base)
4912       return false;
4913   }
4914
4915   AM = isInc ? ISD::POST_INC : ISD::POST_DEC;
4916   return true;
4917 }
4918
4919 void ARMTargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
4920                                                        const APInt &Mask,
4921                                                        APInt &KnownZero,
4922                                                        APInt &KnownOne,
4923                                                        const SelectionDAG &DAG,
4924                                                        unsigned Depth) const {
4925   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);
4926   switch (Op.getOpcode()) {
4927   default: break;
4928   case ARMISD::CMOV: {
4929     // Bits are known zero/one if known on the LHS and RHS.
4930     DAG.ComputeMaskedBits(Op.getOperand(0), Mask, KnownZero, KnownOne, Depth+1);
4931     if (KnownZero == 0 && KnownOne == 0) return;
4932
4933     APInt KnownZeroRHS, KnownOneRHS;
4934     DAG.ComputeMaskedBits(Op.getOperand(1), Mask,
4935                           KnownZeroRHS, KnownOneRHS, Depth+1);
4936     KnownZero &= KnownZeroRHS;
4937     KnownOne  &= KnownOneRHS;
4938     return;
4939   }
4940   }
4941 }
4942
4943 //===----------------------------------------------------------------------===//
4944 //                           ARM Inline Assembly Support
4945 //===----------------------------------------------------------------------===//
4946
4947 /// getConstraintType - Given a constraint letter, return the type of
4948 /// constraint it is for this target.
4949 ARMTargetLowering::ConstraintType
4950 ARMTargetLowering::getConstraintType(const std::string &Constraint) const {
4951   if (Constraint.size() == 1) {
4952     switch (Constraint[0]) {
4953     default:  break;
4954     case 'l': return C_RegisterClass;
4955     case 'w': return C_RegisterClass;
4956     }
4957   }
4958   return TargetLowering::getConstraintType(Constraint);
4959 }
4960
4961 std::pair<unsigned, const TargetRegisterClass*>
4962 ARMTargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
4963                                                 EVT VT) const {
4964   if (Constraint.size() == 1) {
4965     // GCC ARM Constraint Letters
4966     switch (Constraint[0]) {
4967     case 'l':
4968       if (Subtarget->isThumb())
4969         return std::make_pair(0U, ARM::tGPRRegisterClass);
4970       else
4971         return std::make_pair(0U, ARM::GPRRegisterClass);
4972     case 'r':
4973       return std::make_pair(0U, ARM::GPRRegisterClass);
4974     case 'w':
4975       if (VT == MVT::f32)
4976         return std::make_pair(0U, ARM::SPRRegisterClass);
4977       if (VT.getSizeInBits() == 64)
4978         return std::make_pair(0U, ARM::DPRRegisterClass);
4979       if (VT.getSizeInBits() == 128)
4980         return std::make_pair(0U, ARM::QPRRegisterClass);
4981       break;
4982     }
4983   }
4984   if (StringRef("{cc}").equals_lower(Constraint))
4985     return std::make_pair(unsigned(ARM::CPSR), ARM::CCRRegisterClass);
4986
4987   return TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
4988 }
4989
4990 std::vector<unsigned> ARMTargetLowering::
4991 getRegClassForInlineAsmConstraint(const std::string &Constraint,
4992                                   EVT VT) const {
4993   if (Constraint.size() != 1)
4994     return std::vector<unsigned>();
4995
4996   switch (Constraint[0]) {      // GCC ARM Constraint Letters
4997   default: break;
4998   case 'l':
4999     return make_vector<unsigned>(ARM::R0, ARM::R1, ARM::R2, ARM::R3,
5000                                  ARM::R4, ARM::R5, ARM::R6, ARM::R7,
5001                                  0);
5002   case 'r':
5003     return make_vector<unsigned>(ARM::R0, ARM::R1, ARM::R2, ARM::R3,
5004                                  ARM::R4, ARM::R5, ARM::R6, ARM::R7,
5005                                  ARM::R8, ARM::R9, ARM::R10, ARM::R11,
5006                                  ARM::R12, ARM::LR, 0);
5007   case 'w':
5008     if (VT == MVT::f32)
5009       return make_vector<unsigned>(ARM::S0, ARM::S1, ARM::S2, ARM::S3,
5010                                    ARM::S4, ARM::S5, ARM::S6, ARM::S7,
5011                                    ARM::S8, ARM::S9, ARM::S10, ARM::S11,
5012                                    ARM::S12,ARM::S13,ARM::S14,ARM::S15,
5013                                    ARM::S16,ARM::S17,ARM::S18,ARM::S19,
5014                                    ARM::S20,ARM::S21,ARM::S22,ARM::S23,
5015                                    ARM::S24,ARM::S25,ARM::S26,ARM::S27,
5016                                    ARM::S28,ARM::S29,ARM::S30,ARM::S31, 0);
5017     if (VT.getSizeInBits() == 64)
5018       return make_vector<unsigned>(ARM::D0, ARM::D1, ARM::D2, ARM::D3,
5019                                    ARM::D4, ARM::D5, ARM::D6, ARM::D7,
5020                                    ARM::D8, ARM::D9, ARM::D10,ARM::D11,
5021                                    ARM::D12,ARM::D13,ARM::D14,ARM::D15, 0);
5022     if (VT.getSizeInBits() == 128)
5023       return make_vector<unsigned>(ARM::Q0, ARM::Q1, ARM::Q2, ARM::Q3,
5024                                    ARM::Q4, ARM::Q5, ARM::Q6, ARM::Q7, 0);
5025       break;
5026   }
5027
5028   return std::vector<unsigned>();
5029 }
5030
5031 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
5032 /// vector.  If it is invalid, don't add anything to Ops.
5033 void ARMTargetLowering::LowerAsmOperandForConstraint(SDValue Op,
5034                                                      char Constraint,
5035                                                      std::vector<SDValue>&Ops,
5036                                                      SelectionDAG &DAG) const {
5037   SDValue Result(0, 0);
5038
5039   switch (Constraint) {
5040   default: break;
5041   case 'I': case 'J': case 'K': case 'L':
5042   case 'M': case 'N': case 'O':
5043     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op);
5044     if (!C)
5045       return;
5046
5047     int64_t CVal64 = C->getSExtValue();
5048     int CVal = (int) CVal64;
5049     // None of these constraints allow values larger than 32 bits.  Check
5050     // that the value fits in an int.
5051     if (CVal != CVal64)
5052       return;
5053
5054     switch (Constraint) {
5055       case 'I':
5056         if (Subtarget->isThumb1Only()) {
5057           // This must be a constant between 0 and 255, for ADD
5058           // immediates.
5059           if (CVal >= 0 && CVal <= 255)
5060             break;
5061         } else if (Subtarget->isThumb2()) {
5062           // A constant that can be used as an immediate value in a
5063           // data-processing instruction.
5064           if (ARM_AM::getT2SOImmVal(CVal) != -1)
5065             break;
5066         } else {
5067           // A constant that can be used as an immediate value in a
5068           // data-processing instruction.
5069           if (ARM_AM::getSOImmVal(CVal) != -1)
5070             break;
5071         }
5072         return;
5073
5074       case 'J':
5075         if (Subtarget->isThumb()) {  // FIXME thumb2
5076           // This must be a constant between -255 and -1, for negated ADD
5077           // immediates. This can be used in GCC with an "n" modifier that
5078           // prints the negated value, for use with SUB instructions. It is
5079           // not useful otherwise but is implemented for compatibility.
5080           if (CVal >= -255 && CVal <= -1)
5081             break;
5082         } else {
5083           // This must be a constant between -4095 and 4095. It is not clear
5084           // what this constraint is intended for. Implemented for
5085           // compatibility with GCC.
5086           if (CVal >= -4095 && CVal <= 4095)
5087             break;
5088         }
5089         return;
5090
5091       case 'K':
5092         if (Subtarget->isThumb1Only()) {
5093           // A 32-bit value where only one byte has a nonzero value. Exclude
5094           // zero to match GCC. This constraint is used by GCC internally for
5095           // constants that can be loaded with a move/shift combination.
5096           // It is not useful otherwise but is implemented for compatibility.
5097           if (CVal != 0 && ARM_AM::isThumbImmShiftedVal(CVal))
5098             break;
5099         } else if (Subtarget->isThumb2()) {
5100           // A constant whose bitwise inverse can be used as an immediate
5101           // value in a data-processing instruction. This can be used in GCC
5102           // with a "B" modifier that prints the inverted value, for use with
5103           // BIC and MVN instructions. It is not useful otherwise but is
5104           // implemented for compatibility.
5105           if (ARM_AM::getT2SOImmVal(~CVal) != -1)
5106             break;
5107         } else {
5108           // A constant whose bitwise inverse can be used as an immediate
5109           // value in a data-processing instruction. This can be used in GCC
5110           // with a "B" modifier that prints the inverted value, for use with
5111           // BIC and MVN instructions. It is not useful otherwise but is
5112           // implemented for compatibility.
5113           if (ARM_AM::getSOImmVal(~CVal) != -1)
5114             break;
5115         }
5116         return;
5117
5118       case 'L':
5119         if (Subtarget->isThumb1Only()) {
5120           // This must be a constant between -7 and 7,
5121           // for 3-operand ADD/SUB immediate instructions.
5122           if (CVal >= -7 && CVal < 7)
5123             break;
5124         } else if (Subtarget->isThumb2()) {
5125           // A constant whose negation can be used as an immediate value in a
5126           // data-processing instruction. This can be used in GCC with an "n"
5127           // modifier that prints the negated value, for use with SUB
5128           // instructions. It is not useful otherwise but is implemented for
5129           // compatibility.
5130           if (ARM_AM::getT2SOImmVal(-CVal) != -1)
5131             break;
5132         } else {
5133           // A constant whose negation can be used as an immediate value in a
5134           // data-processing instruction. This can be used in GCC with an "n"
5135           // modifier that prints the negated value, for use with SUB
5136           // instructions. It is not useful otherwise but is implemented for
5137           // compatibility.
5138           if (ARM_AM::getSOImmVal(-CVal) != -1)
5139             break;
5140         }
5141         return;
5142
5143       case 'M':
5144         if (Subtarget->isThumb()) { // FIXME thumb2
5145           // This must be a multiple of 4 between 0 and 1020, for
5146           // ADD sp + immediate.
5147           if ((CVal >= 0 && CVal <= 1020) && ((CVal & 3) == 0))
5148             break;
5149         } else {
5150           // A power of two or a constant between 0 and 32.  This is used in
5151           // GCC for the shift amount on shifted register operands, but it is
5152           // useful in general for any shift amounts.
5153           if ((CVal >= 0 && CVal <= 32) || ((CVal & (CVal - 1)) == 0))
5154             break;
5155         }
5156         return;
5157
5158       case 'N':
5159         if (Subtarget->isThumb()) {  // FIXME thumb2
5160           // This must be a constant between 0 and 31, for shift amounts.
5161           if (CVal >= 0 && CVal <= 31)
5162             break;
5163         }
5164         return;
5165
5166       case 'O':
5167         if (Subtarget->isThumb()) {  // FIXME thumb2
5168           // This must be a multiple of 4 between -508 and 508, for
5169           // ADD/SUB sp = sp + immediate.
5170           if ((CVal >= -508 && CVal <= 508) && ((CVal & 3) == 0))
5171             break;
5172         }
5173         return;
5174     }
5175     Result = DAG.getTargetConstant(CVal, Op.getValueType());
5176     break;
5177   }
5178
5179   if (Result.getNode()) {
5180     Ops.push_back(Result);
5181     return;
5182   }
5183   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
5184 }
5185
5186 bool
5187 ARMTargetLowering::isOffsetFoldingLegal(const GlobalAddressSDNode *GA) const {
5188   // The ARM target isn't yet aware of offsets.
5189   return false;
5190 }
5191
5192 int ARM::getVFPf32Imm(const APFloat &FPImm) {
5193   APInt Imm = FPImm.bitcastToAPInt();
5194   uint32_t Sign = Imm.lshr(31).getZExtValue() & 1;
5195   int32_t Exp = (Imm.lshr(23).getSExtValue() & 0xff) - 127;  // -126 to 127
5196   int64_t Mantissa = Imm.getZExtValue() & 0x7fffff;  // 23 bits
5197
5198   // We can handle 4 bits of mantissa.
5199   // mantissa = (16+UInt(e:f:g:h))/16.
5200   if (Mantissa & 0x7ffff)
5201     return -1;
5202   Mantissa >>= 19;
5203   if ((Mantissa & 0xf) != Mantissa)
5204     return -1;
5205
5206   // We can handle 3 bits of exponent: exp == UInt(NOT(b):c:d)-3
5207   if (Exp < -3 || Exp > 4)
5208     return -1;
5209   Exp = ((Exp+3) & 0x7) ^ 4;
5210
5211   return ((int)Sign << 7) | (Exp << 4) | Mantissa;
5212 }
5213
5214 int ARM::getVFPf64Imm(const APFloat &FPImm) {
5215   APInt Imm = FPImm.bitcastToAPInt();
5216   uint64_t Sign = Imm.lshr(63).getZExtValue() & 1;
5217   int64_t Exp = (Imm.lshr(52).getSExtValue() & 0x7ff) - 1023;   // -1022 to 1023
5218   uint64_t Mantissa = Imm.getZExtValue() & 0xfffffffffffffLL;
5219
5220   // We can handle 4 bits of mantissa.
5221   // mantissa = (16+UInt(e:f:g:h))/16.
5222   if (Mantissa & 0xffffffffffffLL)
5223     return -1;
5224   Mantissa >>= 48;
5225   if ((Mantissa & 0xf) != Mantissa)
5226     return -1;
5227
5228   // We can handle 3 bits of exponent: exp == UInt(NOT(b):c:d)-3
5229   if (Exp < -3 || Exp > 4)
5230     return -1;
5231   Exp = ((Exp+3) & 0x7) ^ 4;
5232
5233   return ((int)Sign << 7) | (Exp << 4) | Mantissa;
5234 }
5235
5236 /// isFPImmLegal - Returns true if the target can instruction select the
5237 /// specified FP immediate natively. If false, the legalizer will
5238 /// materialize the FP immediate as a load from a constant pool.
5239 bool ARMTargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
5240   if (!Subtarget->hasVFP3())
5241     return false;
5242   if (VT == MVT::f32)
5243     return ARM::getVFPf32Imm(Imm) != -1;
5244   if (VT == MVT::f64)
5245     return ARM::getVFPf64Imm(Imm) != -1;
5246   return false;
5247 }