e9ccf04fee0b13230425fadcd7675d770e10a10f
[oota-llvm.git] / lib / Target / ARM / ARMConstantIslandPass.cpp
1 //===-- ARMConstantIslandPass.cpp - ARM constant islands --------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by Chris Lattner and is distributed under the
6 // University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains a pass that splits the constant pool up into 'islands'
11 // which are scattered through-out the function.  This is required due to the
12 // limited pc-relative displacements that ARM has.
13 //
14 //===----------------------------------------------------------------------===//
15
16 #define DEBUG_TYPE "arm-cp-islands"
17 #include "ARM.h"
18 #include "ARMMachineFunctionInfo.h"
19 #include "ARMInstrInfo.h"
20 #include "llvm/CodeGen/MachineConstantPool.h"
21 #include "llvm/CodeGen/MachineFunctionPass.h"
22 #include "llvm/CodeGen/MachineInstrBuilder.h"
23 #include "llvm/Target/TargetData.h"
24 #include "llvm/Target/TargetMachine.h"
25 #include "llvm/Support/Compiler.h"
26 #include "llvm/Support/Debug.h"
27 #include "llvm/ADT/SmallVector.h"
28 #include "llvm/ADT/STLExtras.h"
29 #include "llvm/ADT/Statistic.h"
30 using namespace llvm;
31
32 STATISTIC(NumCPEs,     "Number of constpool entries");
33 STATISTIC(NumSplit,    "Number of uncond branches inserted");
34 STATISTIC(NumCBrFixed, "Number of cond branches fixed");
35 STATISTIC(NumUBrFixed, "Number of uncond branches fixed");
36
37 namespace {
38   /// ARMConstantIslands - Due to limited PC-relative displacements, ARM
39   /// requires constant pool entries to be scattered among the instructions
40   /// inside a function.  To do this, it completely ignores the normal LLVM
41   /// constant pool; instead, it places constants wherever it feels like with
42   /// special instructions.
43   ///
44   /// The terminology used in this pass includes:
45   ///   Islands - Clumps of constants placed in the function.
46   ///   Water   - Potential places where an island could be formed.
47   ///   CPE     - A constant pool entry that has been placed somewhere, which
48   ///             tracks a list of users.
49   class VISIBILITY_HIDDEN ARMConstantIslands : public MachineFunctionPass {
50     /// NextUID - Assign unique ID's to CPE's.
51     unsigned NextUID;
52
53     /// BBSizes - The size of each MachineBasicBlock in bytes of code, indexed
54     /// by MBB Number.
55     std::vector<unsigned> BBSizes;
56     
57     /// BBOffsets - the offset of each MBB in bytes, starting from 0.
58     std::vector<unsigned> BBOffsets;
59
60     /// WaterList - A sorted list of basic blocks where islands could be placed
61     /// (i.e. blocks that don't fall through to the following block, due
62     /// to a return, unreachable, or unconditional branch).
63     std::vector<MachineBasicBlock*> WaterList;
64
65     /// CPUser - One user of a constant pool, keeping the machine instruction
66     /// pointer, the constant pool being referenced, and the max displacement
67     /// allowed from the instruction to the CP.
68     struct CPUser {
69       MachineInstr *MI;
70       MachineInstr *CPEMI;
71       unsigned MaxDisp;
72       CPUser(MachineInstr *mi, MachineInstr *cpemi, unsigned maxdisp)
73         : MI(mi), CPEMI(cpemi), MaxDisp(maxdisp) {}
74     };
75     
76     /// CPUsers - Keep track of all of the machine instructions that use various
77     /// constant pools and their max displacement.
78     std::vector<CPUser> CPUsers;
79     
80     /// CPEntry - One per constant pool entry, keeping the machine instruction
81     /// pointer, the constpool index, and the number of CPUser's which
82     /// reference this entry.
83     struct CPEntry {
84       MachineInstr *CPEMI;
85       unsigned CPI;
86       unsigned RefCount;
87       CPEntry(MachineInstr *cpemi, unsigned cpi, unsigned rc = 0)
88         : CPEMI(cpemi), CPI(cpi), RefCount(rc) {}
89     };
90
91     /// CPEntries - Keep track of all of the constant pool entry machine
92     /// instructions. For each original constpool index (i.e. those that
93     /// existed upon entry to this pass), it keeps a vector of entries.
94     /// Original elements are cloned as we go along; the clones are
95     /// put in the vector of the original element, but have distinct CPIs.
96     std::vector<std::vector<CPEntry> > CPEntries;
97     
98     /// ImmBranch - One per immediate branch, keeping the machine instruction
99     /// pointer, conditional or unconditional, the max displacement,
100     /// and (if isCond is true) the corresponding unconditional branch
101     /// opcode.
102     struct ImmBranch {
103       MachineInstr *MI;
104       unsigned MaxDisp : 31;
105       bool isCond : 1;
106       int UncondBr;
107       ImmBranch(MachineInstr *mi, unsigned maxdisp, bool cond, int ubr)
108         : MI(mi), MaxDisp(maxdisp), isCond(cond), UncondBr(ubr) {}
109     };
110
111     /// Branches - Keep track of all the immediate branch instructions.
112     ///
113     std::vector<ImmBranch> ImmBranches;
114
115     /// PushPopMIs - Keep track of all the Thumb push / pop instructions.
116     ///
117     SmallVector<MachineInstr*, 4> PushPopMIs;
118
119     /// HasFarJump - True if any far jump instruction has been emitted during
120     /// the branch fix up pass.
121     bool HasFarJump;
122
123     const TargetInstrInfo *TII;
124     bool isThumb;
125   public:
126     virtual bool runOnMachineFunction(MachineFunction &Fn);
127
128     virtual const char *getPassName() const {
129       return "ARM constant island placement and branch shortening pass";
130     }
131     
132   private:
133     void DoInitialPlacement(MachineFunction &Fn,
134                             std::vector<MachineInstr*> &CPEMIs);
135     CPEntry *findConstPoolEntry(unsigned CPI, const MachineInstr *CPEMI);
136     void InitialFunctionScan(MachineFunction &Fn,
137                              const std::vector<MachineInstr*> &CPEMIs);
138     MachineBasicBlock *SplitBlockBeforeInstr(MachineInstr *MI);
139     void UpdateForInsertedWaterBlock(MachineBasicBlock *NewBB);
140     void AdjustBBOffsetsAfter(MachineBasicBlock *BB, int delta);
141     bool DecrementOldEntry(unsigned CPI, MachineInstr* CPEMI);
142     int LookForExistingCPEntry(CPUser& U, unsigned UserOffset);
143     bool LookForWater(CPUser&U, unsigned UserOffset, bool* PadNewWater,
144                       MachineBasicBlock** NewMBB);
145     void CreateNewWater(unsigned CPUserIndex, unsigned UserOffset,
146                       MachineBasicBlock** NewMBB);
147     bool HandleConstantPoolUser(MachineFunction &Fn, unsigned CPUserIndex);
148     void RemoveDeadCPEMI(MachineInstr *CPEMI);
149     bool RemoveUnusedCPEntries();
150     bool CPEIsInRange(MachineInstr *MI, unsigned UserOffset, 
151                       MachineInstr *CPEMI, unsigned Disp,
152                       bool DoDump);
153     bool WaterIsInRange(unsigned UserOffset, MachineBasicBlock *Water,
154                         unsigned Disp);
155     bool OffsetIsInRange(unsigned UserOffset, unsigned TrialOffset,
156                         unsigned Disp, bool NegativeOK);
157     bool BBIsInRange(MachineInstr *MI, MachineBasicBlock *BB, unsigned Disp);
158     bool FixUpImmediateBr(MachineFunction &Fn, ImmBranch &Br);
159     bool FixUpConditionalBr(MachineFunction &Fn, ImmBranch &Br);
160     bool FixUpUnconditionalBr(MachineFunction &Fn, ImmBranch &Br);
161     bool UndoLRSpillRestore();
162
163     unsigned GetOffsetOf(MachineInstr *MI) const;
164   };
165 }
166
167 /// createARMConstantIslandPass - returns an instance of the constpool
168 /// island pass.
169 FunctionPass *llvm::createARMConstantIslandPass() {
170   return new ARMConstantIslands();
171 }
172
173 bool ARMConstantIslands::runOnMachineFunction(MachineFunction &Fn) {
174   MachineConstantPool &MCP = *Fn.getConstantPool();
175   ARMFunctionInfo *AFI = Fn.getInfo<ARMFunctionInfo>();
176   
177   TII = Fn.getTarget().getInstrInfo();
178   isThumb = AFI->isThumbFunction();
179
180   HasFarJump = false;
181
182   // Renumber all of the machine basic blocks in the function, guaranteeing that
183   // the numbers agree with the position of the block in the function.
184   Fn.RenumberBlocks();
185
186   /// Thumb functions containing constant pools get 2-byte alignment.  This is so
187   /// we can keep exact track of where the alignment padding goes.  Set default.
188   AFI->setAlign(isThumb ? 1U : 2U);
189
190   // Perform the initial placement of the constant pool entries.  To start with,
191   // we put them all at the end of the function.
192   std::vector<MachineInstr*> CPEMIs;
193   if (!MCP.isEmpty()) {
194     DoInitialPlacement(Fn, CPEMIs);
195     if (isThumb)
196       AFI->setAlign(2U);
197   }
198   
199   /// The next UID to take is the first unused one.
200   NextUID = CPEMIs.size();
201   
202   // Do the initial scan of the function, building up information about the
203   // sizes of each block, the location of all the water, and finding all of the
204   // constant pool users.
205   InitialFunctionScan(Fn, CPEMIs);
206   CPEMIs.clear();
207   
208   /// Remove dead constant pool entries.
209   RemoveUnusedCPEntries();
210
211   // Iteratively place constant pool entries and fix up branches until there
212   // is no change.
213   bool MadeChange = false;
214   while (true) {
215     bool Change = false;
216     for (unsigned i = 0, e = CPUsers.size(); i != e; ++i)
217       Change |= HandleConstantPoolUser(Fn, i);
218     for (unsigned i = 0, e = ImmBranches.size(); i != e; ++i)
219       Change |= FixUpImmediateBr(Fn, ImmBranches[i]);
220     if (!Change)
221       break;
222     MadeChange = true;
223   }
224
225   // If LR has been forced spilled and no far jumps (i.e. BL) has been issued.
226   // Undo the spill / restore of LR if possible.
227   if (!HasFarJump && AFI->isLRSpilledForFarJump() && isThumb)
228     MadeChange |= UndoLRSpillRestore();
229
230   BBSizes.clear();
231   BBOffsets.clear();
232   WaterList.clear();
233   CPUsers.clear();
234   CPEntries.clear();
235   ImmBranches.clear();
236   PushPopMIs.clear();
237
238   return MadeChange;
239 }
240
241 /// DoInitialPlacement - Perform the initial placement of the constant pool
242 /// entries.  To start with, we put them all at the end of the function.
243 void ARMConstantIslands::DoInitialPlacement(MachineFunction &Fn,
244                                         std::vector<MachineInstr*> &CPEMIs){
245   // Create the basic block to hold the CPE's.
246   MachineBasicBlock *BB = new MachineBasicBlock();
247   Fn.getBasicBlockList().push_back(BB);
248   
249   // Add all of the constants from the constant pool to the end block, use an
250   // identity mapping of CPI's to CPE's.
251   const std::vector<MachineConstantPoolEntry> &CPs =
252     Fn.getConstantPool()->getConstants();
253   
254   const TargetData &TD = *Fn.getTarget().getTargetData();
255   for (unsigned i = 0, e = CPs.size(); i != e; ++i) {
256     unsigned Size = TD.getTypeSize(CPs[i].getType());
257     // Verify that all constant pool entries are a multiple of 4 bytes.  If not,
258     // we would have to pad them out or something so that instructions stay
259     // aligned.
260     assert((Size & 3) == 0 && "CP Entry not multiple of 4 bytes!");
261     MachineInstr *CPEMI =
262       BuildMI(BB, TII->get(ARM::CONSTPOOL_ENTRY))
263                            .addImm(i).addConstantPoolIndex(i).addImm(Size);
264     CPEMIs.push_back(CPEMI);
265
266     // Add a new CPEntry, but no corresponding CPUser yet.
267     std::vector<CPEntry> CPEs;
268     CPEs.push_back(CPEntry(CPEMI, i));
269     CPEntries.push_back(CPEs);
270     NumCPEs++;
271     DOUT << "Moved CPI#" << i << " to end of function as #" << i << "\n";
272   }
273 }
274
275 /// BBHasFallthrough - Return true if the specified basic block can fallthrough
276 /// into the block immediately after it.
277 static bool BBHasFallthrough(MachineBasicBlock *MBB) {
278   // Get the next machine basic block in the function.
279   MachineFunction::iterator MBBI = MBB;
280   if (next(MBBI) == MBB->getParent()->end())  // Can't fall off end of function.
281     return false;
282   
283   MachineBasicBlock *NextBB = next(MBBI);
284   for (MachineBasicBlock::succ_iterator I = MBB->succ_begin(),
285        E = MBB->succ_end(); I != E; ++I)
286     if (*I == NextBB)
287       return true;
288   
289   return false;
290 }
291
292 /// findConstPoolEntry - Given the constpool index and CONSTPOOL_ENTRY MI,
293 /// look up the corresponding CPEntry.
294 ARMConstantIslands::CPEntry
295 *ARMConstantIslands::findConstPoolEntry(unsigned CPI,
296                                         const MachineInstr *CPEMI) {
297   std::vector<CPEntry> &CPEs = CPEntries[CPI];
298   // Number of entries per constpool index should be small, just do a
299   // linear search.
300   for (unsigned i = 0, e = CPEs.size(); i != e; ++i) {
301     if (CPEs[i].CPEMI == CPEMI)
302       return &CPEs[i];
303   }
304   return NULL;
305 }
306
307 /// InitialFunctionScan - Do the initial scan of the function, building up
308 /// information about the sizes of each block, the location of all the water,
309 /// and finding all of the constant pool users.
310 void ARMConstantIslands::InitialFunctionScan(MachineFunction &Fn,
311                                  const std::vector<MachineInstr*> &CPEMIs) {
312   unsigned Offset = 0;
313   for (MachineFunction::iterator MBBI = Fn.begin(), E = Fn.end();
314        MBBI != E; ++MBBI) {
315     MachineBasicBlock &MBB = *MBBI;
316     
317     // If this block doesn't fall through into the next MBB, then this is
318     // 'water' that a constant pool island could be placed.
319     if (!BBHasFallthrough(&MBB))
320       WaterList.push_back(&MBB);
321     
322     unsigned MBBSize = 0;
323     for (MachineBasicBlock::iterator I = MBB.begin(), E = MBB.end();
324          I != E; ++I) {
325       // Add instruction size to MBBSize.
326       MBBSize += ARM::GetInstSize(I);
327
328       int Opc = I->getOpcode();
329       if (TII->isBranch(Opc)) {
330         bool isCond = false;
331         unsigned Bits = 0;
332         unsigned Scale = 1;
333         int UOpc = Opc;
334         switch (Opc) {
335         default:
336           continue;  // Ignore JT branches
337         case ARM::Bcc:
338           isCond = true;
339           UOpc = ARM::B;
340           // Fallthrough
341         case ARM::B:
342           Bits = 24;
343           Scale = 4;
344           break;
345         case ARM::tBcc:
346           isCond = true;
347           UOpc = ARM::tB;
348           Bits = 8;
349           Scale = 2;
350           break;
351         case ARM::tB:
352           Bits = 11;
353           Scale = 2;
354           break;
355         }
356
357         // Record this immediate branch.
358         unsigned MaxOffs = ((1 << (Bits-1))-1) * Scale;
359         ImmBranches.push_back(ImmBranch(I, MaxOffs, isCond, UOpc));
360       }
361
362       if (Opc == ARM::tPUSH || Opc == ARM::tPOP_RET)
363         PushPopMIs.push_back(I);
364
365       // Scan the instructions for constant pool operands.
366       for (unsigned op = 0, e = I->getNumOperands(); op != e; ++op)
367         if (I->getOperand(op).isConstantPoolIndex()) {
368           // We found one.  The addressing mode tells us the max displacement
369           // from the PC that this instruction permits.
370           
371           // Basic size info comes from the TSFlags field.
372           unsigned Bits = 0;
373           unsigned Scale = 1;
374           unsigned TSFlags = I->getInstrDescriptor()->TSFlags;
375           switch (TSFlags & ARMII::AddrModeMask) {
376           default: 
377             // Constant pool entries can reach anything.
378             if (I->getOpcode() == ARM::CONSTPOOL_ENTRY)
379               continue;
380             if (I->getOpcode() == ARM::tLEApcrel) {
381               Bits = 8;  // Taking the address of a CP entry.
382               break;
383             }
384             assert(0 && "Unknown addressing mode for CP reference!");
385           case ARMII::AddrMode1: // AM1: 8 bits << 2
386             Bits = 8;
387             Scale = 4;  // Taking the address of a CP entry.
388             break;
389           case ARMII::AddrMode2:
390             Bits = 12;  // +-offset_12
391             break;
392           case ARMII::AddrMode3:
393             Bits = 8;   // +-offset_8
394             break;
395             // addrmode4 has no immediate offset.
396           case ARMII::AddrMode5:
397             Bits = 8;
398             Scale = 4;  // +-(offset_8*4)
399             break;
400           case ARMII::AddrModeT1:
401             Bits = 5;  // +offset_5
402             break;
403           case ARMII::AddrModeT2:
404             Bits = 5;
405             Scale = 2;  // +(offset_5*2)
406             break;
407           case ARMII::AddrModeT4:
408             Bits = 5;
409             Scale = 4;  // +(offset_5*4)
410             break;
411           case ARMII::AddrModeTs:
412             Bits = 8;
413             Scale = 4;  // +(offset_8*4)
414             break;
415           }
416
417           // Remember that this is a user of a CP entry.
418           unsigned CPI = I->getOperand(op).getConstantPoolIndex();
419           MachineInstr *CPEMI = CPEMIs[CPI];
420           unsigned MaxOffs = ((1 << Bits)-1) * Scale;          
421           CPUsers.push_back(CPUser(I, CPEMI, MaxOffs));
422
423           // Increment corresponding CPEntry reference count.
424           CPEntry *CPE = findConstPoolEntry(CPI, CPEMI);
425           assert(CPE && "Cannot find a corresponding CPEntry!");
426           CPE->RefCount++;
427           
428           // Instructions can only use one CP entry, don't bother scanning the
429           // rest of the operands.
430           break;
431         }
432     }
433
434     // In thumb mode, if this block is a constpool island, pessimistically 
435     // assume it needs to be padded by two byte so it's aligned on 4 byte 
436     // boundary.
437     if (isThumb &&
438         !MBB.empty() &&
439         MBB.begin()->getOpcode() == ARM::CONSTPOOL_ENTRY)
440       MBBSize += 2;
441
442     BBSizes.push_back(MBBSize);
443     BBOffsets.push_back(Offset);
444     Offset += MBBSize;
445   }
446 }
447
448 /// GetOffsetOf - Return the current offset of the specified machine instruction
449 /// from the start of the function.  This offset changes as stuff is moved
450 /// around inside the function.
451 unsigned ARMConstantIslands::GetOffsetOf(MachineInstr *MI) const {
452   MachineBasicBlock *MBB = MI->getParent();
453   
454   // The offset is composed of two things: the sum of the sizes of all MBB's
455   // before this instruction's block, and the offset from the start of the block
456   // it is in.
457   unsigned Offset = BBOffsets[MBB->getNumber()];
458
459   // Sum instructions before MI in MBB.
460   for (MachineBasicBlock::iterator I = MBB->begin(); ; ++I) {
461     assert(I != MBB->end() && "Didn't find MI in its own basic block?");
462     if (&*I == MI) return Offset;
463     Offset += ARM::GetInstSize(I);
464   }
465 }
466
467 /// CompareMBBNumbers - Little predicate function to sort the WaterList by MBB
468 /// ID.
469 static bool CompareMBBNumbers(const MachineBasicBlock *LHS,
470                               const MachineBasicBlock *RHS) {
471   return LHS->getNumber() < RHS->getNumber();
472 }
473
474 /// UpdateForInsertedWaterBlock - When a block is newly inserted into the
475 /// machine function, it upsets all of the block numbers.  Renumber the blocks
476 /// and update the arrays that parallel this numbering.
477 void ARMConstantIslands::UpdateForInsertedWaterBlock(MachineBasicBlock *NewBB) {
478   // Renumber the MBB's to keep them consequtive.
479   NewBB->getParent()->RenumberBlocks(NewBB);
480   
481   // Insert a size into BBSizes to align it properly with the (newly
482   // renumbered) block numbers.
483   BBSizes.insert(BBSizes.begin()+NewBB->getNumber(), 0);
484
485   // Likewise for BBOffsets.
486   BBOffsets.insert(BBOffsets.begin()+NewBB->getNumber(), 0);
487   
488   // Next, update WaterList.  Specifically, we need to add NewMBB as having 
489   // available water after it.
490   std::vector<MachineBasicBlock*>::iterator IP =
491     std::lower_bound(WaterList.begin(), WaterList.end(), NewBB,
492                      CompareMBBNumbers);
493   WaterList.insert(IP, NewBB);
494 }
495
496
497 /// Split the basic block containing MI into two blocks, which are joined by
498 /// an unconditional branch.  Update datastructures and renumber blocks to
499 /// account for this change and returns the newly created block.
500 MachineBasicBlock *ARMConstantIslands::SplitBlockBeforeInstr(MachineInstr *MI) {
501   MachineBasicBlock *OrigBB = MI->getParent();
502
503   // Create a new MBB for the code after the OrigBB.
504   MachineBasicBlock *NewBB = new MachineBasicBlock(OrigBB->getBasicBlock());
505   MachineFunction::iterator MBBI = OrigBB; ++MBBI;
506   OrigBB->getParent()->getBasicBlockList().insert(MBBI, NewBB);
507   
508   // Splice the instructions starting with MI over to NewBB.
509   NewBB->splice(NewBB->end(), OrigBB, MI, OrigBB->end());
510   
511   // Add an unconditional branch from OrigBB to NewBB.
512   // Note the new unconditional branch is not being recorded.
513   BuildMI(OrigBB, TII->get(isThumb ? ARM::tB : ARM::B)).addMBB(NewBB);
514   NumSplit++;
515   
516   // Update the CFG.  All succs of OrigBB are now succs of NewBB.
517   while (!OrigBB->succ_empty()) {
518     MachineBasicBlock *Succ = *OrigBB->succ_begin();
519     OrigBB->removeSuccessor(Succ);
520     NewBB->addSuccessor(Succ);
521     
522     // This pass should be run after register allocation, so there should be no
523     // PHI nodes to update.
524     assert((Succ->empty() || Succ->begin()->getOpcode() != TargetInstrInfo::PHI)
525            && "PHI nodes should be eliminated by now!");
526   }
527   
528   // OrigBB branches to NewBB.
529   OrigBB->addSuccessor(NewBB);
530   
531   // Update internal data structures to account for the newly inserted MBB.
532   // This is almost the same as UpdateForInsertedWaterBlock, except that
533   // the Water goes after OrigBB, not NewBB.
534   NewBB->getParent()->RenumberBlocks(NewBB);
535   
536   // Insert a size into BBSizes to align it properly with the (newly
537   // renumbered) block numbers.
538   BBSizes.insert(BBSizes.begin()+NewBB->getNumber(), 0);
539   
540   // Likewise for BBOffsets.
541   BBOffsets.insert(BBOffsets.begin()+NewBB->getNumber(), 0);
542
543   // Next, update WaterList.  Specifically, we need to add OrigMBB as having 
544   // available water after it (but not if it's already there, which happens
545   // when splitting before a conditional branch that is followed by an
546   // unconditional branch - in that case we want to insert NewBB).
547   std::vector<MachineBasicBlock*>::iterator IP =
548     std::lower_bound(WaterList.begin(), WaterList.end(), OrigBB,
549                      CompareMBBNumbers);
550   MachineBasicBlock* WaterBB = *IP;
551   if (WaterBB == OrigBB)
552     WaterList.insert(next(IP), NewBB);
553   else
554     WaterList.insert(IP, OrigBB);
555
556   // Figure out how large the first NewMBB is.
557   unsigned NewBBSize = 0;
558   for (MachineBasicBlock::iterator I = NewBB->begin(), E = NewBB->end();
559        I != E; ++I)
560     NewBBSize += ARM::GetInstSize(I);
561   
562   unsigned OrigBBI = OrigBB->getNumber();
563   unsigned NewBBI = NewBB->getNumber();
564   // Set the size of NewBB in BBSizes.
565   BBSizes[NewBBI] = NewBBSize;
566   
567   // We removed instructions from UserMBB, subtract that off from its size.
568   // Add 2 or 4 to the block to count the unconditional branch we added to it.
569   unsigned delta = isThumb ? 2 : 4;
570   BBSizes[OrigBBI] -= NewBBSize - delta;
571
572   // ...and adjust BBOffsets for NewBB accordingly.
573   BBOffsets[NewBBI] = BBOffsets[OrigBBI] + BBSizes[OrigBBI];
574
575   // All BBOffsets following these blocks must be modified.
576   AdjustBBOffsetsAfter(NewBB, delta);
577
578   return NewBB;
579 }
580
581 /// OffsetIsInRange - Checks whether UserOffset is within MaxDisp of
582 /// TrialOffset.
583 bool ARMConstantIslands::OffsetIsInRange(unsigned UserOffset, 
584                       unsigned TrialOffset, unsigned MaxDisp, bool NegativeOK) {
585   if (UserOffset <= TrialOffset) {
586     // User before the Trial.
587     if (TrialOffset-UserOffset <= MaxDisp)
588       return true;
589   } else if (NegativeOK) {
590     if (UserOffset-TrialOffset <= MaxDisp)
591       return true;
592   }
593   return false;
594 }
595
596 /// WaterIsInRange - Returns true if a CPE placed after the specified
597 /// Water (a basic block) will be in range for the specific MI.
598
599 bool ARMConstantIslands::WaterIsInRange(unsigned UserOffset,
600                          MachineBasicBlock* Water, unsigned MaxDisp)
601 {
602   unsigned CPEOffset = BBOffsets[Water->getNumber()] + 
603                        BBSizes[Water->getNumber()];
604   // If the Water is a constpool island, it has already been aligned.
605   // If not, align it.
606   if (isThumb &&
607       (Water->empty() ||
608        Water->begin()->getOpcode() != ARM::CONSTPOOL_ENTRY))
609     CPEOffset += 2;
610
611   // If the CPE is to be inserted before the instruction, that will raise
612   // the offset of the instruction.
613   if (CPEOffset < UserOffset)
614     UserOffset += isThumb ? 2 : 4;
615
616   return OffsetIsInRange (UserOffset, CPEOffset, MaxDisp, !isThumb);
617 }
618
619 /// CPEIsInRange - Returns true if the distance between specific MI and
620 /// specific ConstPool entry instruction can fit in MI's displacement field.
621 bool ARMConstantIslands::CPEIsInRange(MachineInstr *MI, unsigned UserOffset,
622                                       MachineInstr *CPEMI,
623                                       unsigned MaxDisp, bool DoDump) {
624   // In thumb mode, pessimistically assumes the .align 2 before the first CPE
625   // in the island adds two byte padding.
626   unsigned AlignAdj   = isThumb ? 2 : 0;
627   unsigned CPEOffset  = GetOffsetOf(CPEMI) + AlignAdj;
628
629   if (DoDump) {
630     DOUT << "User of CPE#" << CPEMI->getOperand(0).getImm()
631          << " max delta=" << MaxDisp
632          << " insn address=" << UserOffset
633          << " CPE address=" << CPEOffset
634          << " offset=" << int(CPEOffset-UserOffset) << "\t" << *MI;
635   }
636
637   return OffsetIsInRange(UserOffset, CPEOffset, MaxDisp, !isThumb);
638 }
639
640 /// BBIsJumpedOver - Return true of the specified basic block's only predecessor
641 /// unconditionally branches to its only successor.
642 static bool BBIsJumpedOver(MachineBasicBlock *MBB) {
643   if (MBB->pred_size() != 1 || MBB->succ_size() != 1)
644     return false;
645
646   MachineBasicBlock *Succ = *MBB->succ_begin();
647   MachineBasicBlock *Pred = *MBB->pred_begin();
648   MachineInstr *PredMI = &Pred->back();
649   if (PredMI->getOpcode() == ARM::B || PredMI->getOpcode() == ARM::tB)
650     return PredMI->getOperand(0).getMBB() == Succ;
651   return false;
652 }
653
654 void ARMConstantIslands::AdjustBBOffsetsAfter(MachineBasicBlock *BB, int delta)
655 {
656   MachineFunction::iterator MBBI = BB->getParent()->end();
657   for(unsigned i=BB->getNumber()+1; i<BB->getParent()->getNumBlockIDs(); i++)
658     BBOffsets[i] += delta;
659 }
660
661 /// DecrementOldEntry - find the constant pool entry with index CPI
662 /// and instruction CPEMI, and decrement its refcount.  If the refcount
663 /// becomes 0 remove the entry and instruction.  Returns true if we removed 
664 /// the entry, false if we didn't.
665
666 bool ARMConstantIslands::DecrementOldEntry(unsigned CPI, MachineInstr *CPEMI) {
667   // Find the old entry. Eliminate it if it is no longer used.
668   CPEntry *CPE = findConstPoolEntry(CPI, CPEMI);
669   assert(CPE && "Unexpected!");
670   if (--CPE->RefCount == 0) {
671     RemoveDeadCPEMI(CPEMI);
672     CPE->CPEMI = NULL;
673     NumCPEs--;
674     return true;
675   }
676   return false;
677 }
678
679 /// LookForCPEntryInRange - see if the currently referenced CPE is in range;
680 /// if not, see if an in-range clone of the CPE is in range, and if so,
681 /// change the data structures so the user references the clone.  Returns:
682 /// 0 = no existing entry found
683 /// 1 = entry found, and there were no code insertions or deletions
684 /// 2 = entry found, and there were code insertions or deletions
685 int ARMConstantIslands::LookForExistingCPEntry(CPUser& U, unsigned UserOffset)
686 {
687   MachineInstr *UserMI = U.MI;
688   MachineInstr *CPEMI  = U.CPEMI;
689
690   // Check to see if the CPE is already in-range.
691   if (CPEIsInRange(UserMI, UserOffset, CPEMI, U.MaxDisp, true)) {
692     DOUT << "In range\n";
693     return 1;
694   }
695
696   // No.  Look for previously created clones of the CPE that are in range.
697   unsigned CPI = CPEMI->getOperand(1).getConstantPoolIndex();
698   std::vector<CPEntry> &CPEs = CPEntries[CPI];
699   for (unsigned i = 0, e = CPEs.size(); i != e; ++i) {
700     // We already tried this one
701     if (CPEs[i].CPEMI == CPEMI)
702       continue;
703     // Removing CPEs can leave empty entries, skip
704     if (CPEs[i].CPEMI == NULL)
705       continue;
706     if (CPEIsInRange(UserMI, UserOffset, CPEs[i].CPEMI, U.MaxDisp, false)) {
707       DOUT << "Replacing CPE#" << CPI << " with CPE#" << CPEs[i].CPI << "\n";
708       // Point the CPUser node to the replacement
709       U.CPEMI = CPEs[i].CPEMI;
710       // Change the CPI in the instruction operand to refer to the clone.
711       for (unsigned j = 0, e = UserMI->getNumOperands(); j != e; ++j)
712         if (UserMI->getOperand(j).isConstantPoolIndex()) {
713           UserMI->getOperand(j).setConstantPoolIndex(CPEs[i].CPI);
714           break;
715         }
716       // Adjust the refcount of the clone...
717       CPEs[i].RefCount++;
718       // ...and the original.  If we didn't remove the old entry, none of the
719       // addresses changed, so we don't need another pass.
720       return DecrementOldEntry(CPI, CPEMI) ? 2 : 1;
721     }
722   }
723   return 0;
724 }
725
726 /// getUnconditionalBrDisp - Returns the maximum displacement that can fit in
727 /// the specific unconditional branch instruction.
728 static inline unsigned getUnconditionalBrDisp(int Opc) {
729   return (Opc == ARM::tB) ? ((1<<10)-1)*2 : ((1<<23)-1)*4;
730 }
731
732 /// LookForWater - look for an existing entry in the WaterList in which
733 /// we can place the CPE referenced from U so it's within range of U's MI.
734 /// Returns true if found, false if not.  If it returns true, *NewMBB
735 /// is set to the WaterList entry, and *PadNewWater is set to false if
736 /// the WaterList entry is an island.
737
738 bool ARMConstantIslands::LookForWater(CPUser &U, unsigned UserOffset,
739                             bool *PadNewWater, MachineBasicBlock** NewMBB) {
740   if (!WaterList.empty()) {
741     for (std::vector<MachineBasicBlock*>::iterator IP = prior(WaterList.end()),
742         B = WaterList.begin();; --IP) {
743       MachineBasicBlock* WaterBB = *IP;
744       if (WaterIsInRange(UserOffset, WaterBB, U.MaxDisp)) {
745         DOUT << "found water in range\n";
746         // CPE goes before following block (NewMBB).
747         *NewMBB = next(MachineFunction::iterator(WaterBB));
748         // If WaterBB is an island, don't pad the new island.
749         // If WaterBB is empty, go backwards until we find something that
750         // isn't.  WaterBB may become empty if it's an island whose
751         // contents were moved farther back.
752         if (isThumb) {
753           MachineBasicBlock* BB = WaterBB;
754           while (BB->empty())
755             BB = prior(MachineFunction::iterator(BB));
756           if (BB->begin()->getOpcode() == ARM::CONSTPOOL_ENTRY)
757             *PadNewWater = false;
758         }
759         // Remove the original WaterList entry; we want subsequent
760         // insertions in this vicinity to go after the one we're
761         // about to insert.  This considerably reduces the number
762         // of times we have to move the same CPE more than once.
763         WaterList.erase(IP);
764         return true;
765       }
766       if (IP == B)
767         break;
768     }
769   }
770   return false;
771 }
772
773 /// CreateNewWater - No existing WaterList entry will work for 
774 /// CPUsers[CPUserIndex], so create a place to put the CPE.  The end of the
775 /// block is used if in range, and the conditional branch munged so control
776 /// flow is correct.  Otherwise the block is split to create a hole with an
777 /// unconditional branch around it.  In either case *NewMBB is set to a
778 /// block following which the new island can be inserted (the WaterList
779 /// is not adjusted).
780
781 void ARMConstantIslands::CreateNewWater(unsigned CPUserIndex, 
782                         unsigned UserOffset, MachineBasicBlock** NewMBB) {
783   CPUser &U = CPUsers[CPUserIndex];
784   MachineInstr *UserMI = U.MI;
785   MachineInstr *CPEMI  = U.CPEMI;
786   MachineBasicBlock *UserMBB = UserMI->getParent();
787   unsigned OffsetOfNextBlock = BBOffsets[UserMBB->getNumber()] + 
788                                BBSizes[UserMBB->getNumber()];
789   assert(OffsetOfNextBlock = BBOffsets[UserMBB->getNumber()+1]);
790
791   // If the use is at the end of the block, or the end of the block
792   // is within range, make new water there.  (The +2 or 4 below is
793   // for the unconditional branch we will be adding.  If the block ends in
794   // an unconditional branch already, it is water, and is known to
795   // be out of range, so we'll always be adding one.)
796   if (&UserMBB->back() == UserMI ||
797       OffsetIsInRange(UserOffset, OffsetOfNextBlock + (isThumb ? 2 : 4),
798                       U.MaxDisp, !isThumb)) {
799     DOUT << "Split at end of block\n";
800     if (&UserMBB->back() == UserMI)
801       assert(BBHasFallthrough(UserMBB) && "Expected a fallthrough BB!");
802     *NewMBB = next(MachineFunction::iterator(UserMBB));
803     // Add an unconditional branch from UserMBB to fallthrough block.
804     // Record it for branch lengthening; this new branch will not get out of
805     // range, but if the preceding conditional branch is out of range, the
806     // targets will be exchanged, and the altered branch may be out of
807     // range, so the machinery has to know about it.
808     int UncondBr = isThumb ? ARM::tB : ARM::B;
809     BuildMI(UserMBB, TII->get(UncondBr)).addMBB(*NewMBB);
810     unsigned MaxDisp = getUnconditionalBrDisp(UncondBr);
811     ImmBranches.push_back(ImmBranch(&UserMBB->back(), 
812                           MaxDisp, false, UncondBr));
813     int delta = isThumb ? 2 : 4;
814     BBSizes[UserMBB->getNumber()] += delta;
815     AdjustBBOffsetsAfter(UserMBB, delta);
816   } else {
817     // What a big block.  Find a place within the block to split it.
818     // This is a little tricky on Thumb since instructions are 2 bytes
819     // and constant pool entries are 4 bytes: if instruction I references
820     // island CPE, and instruction I+1 references CPE', it will
821     // not work well to put CPE as far forward as possible, since then
822     // CPE' cannot immediately follow it (that location is 2 bytes
823     // farther away from I+1 than CPE was from I) and we'd need to create
824     // a new island.
825     // The 4 in the following is for the unconditional branch we'll be
826     // inserting (allows for long branch on Thumb).  The 2 or 0 is for
827     // alignment of the island.
828     unsigned BaseInsertOffset = UserOffset + U.MaxDisp -4 + (isThumb ? 2 : 0);
829     // This could point off the end of the block if we've already got
830     // constant pool entries following this block; only the last one is
831     // in the water list.  Back past any possible branches (allow for a
832     // conditional and a maximally long unconditional).
833     if (BaseInsertOffset >= BBOffsets[UserMBB->getNumber()+1])
834       BaseInsertOffset = BBOffsets[UserMBB->getNumber()+1] - 
835                               (isThumb ? 6 : 8);
836     unsigned EndInsertOffset = BaseInsertOffset +
837            CPEMI->getOperand(2).getImm();
838     MachineBasicBlock::iterator MI = UserMI;
839     ++MI;
840     unsigned CPUIndex = CPUserIndex+1;
841     for (unsigned Offset = UserOffset+ARM::GetInstSize(UserMI);
842          Offset < BaseInsertOffset;
843          Offset += ARM::GetInstSize(MI),
844             MI = next(MI)) {
845       if (CPUIndex < CPUsers.size() && CPUsers[CPUIndex].MI == MI) {
846         if (!OffsetIsInRange(Offset, EndInsertOffset, 
847               CPUsers[CPUIndex].MaxDisp, !isThumb)) {
848           BaseInsertOffset -= (isThumb ? 2 : 4);
849           EndInsertOffset -= (isThumb ? 2 : 4);
850         }
851         // This is overly conservative, as we don't account for CPEMIs
852         // being reused within the block, but it doesn't matter much.
853         EndInsertOffset += CPUsers[CPUIndex].CPEMI->getOperand(2).getImm();
854         CPUIndex++;
855       }
856     }
857     DOUT << "Split in middle of big block\n";
858     *NewMBB = SplitBlockBeforeInstr(prior(MI));
859   }
860 }
861
862 /// HandleConstantPoolUser - Analyze the specified user, checking to see if it
863 /// is out-of-range.  If so, pick it up the constant pool value and move it some
864 /// place in-range.  Return true if we changed any addresses (thus must run
865 /// another pass of branch lengthening), false otherwise.
866 bool ARMConstantIslands::HandleConstantPoolUser(MachineFunction &Fn, 
867                                                 unsigned CPUserIndex){
868   CPUser &U = CPUsers[CPUserIndex];
869   MachineInstr *UserMI = U.MI;
870   MachineInstr *CPEMI  = U.CPEMI;
871   unsigned CPI = CPEMI->getOperand(1).getConstantPoolIndex();
872   unsigned Size = CPEMI->getOperand(2).getImm();
873   MachineBasicBlock *NewMBB;
874   // Compute this only once, it's expensive
875   unsigned UserOffset = GetOffsetOf(UserMI) + (isThumb ? 4 : 8);
876
877   // Special cases: LEApcrel and tLEApcrel are two instructions MI's. The
878   // actual user is the second instruction.
879   if (UserMI->getOpcode() == ARM::LEApcrel)
880     UserOffset += 4;
881   else if (UserMI->getOpcode() == ARM::tLEApcrel)
882     UserOffset += 2;
883  
884   // See if the current entry is within range, or there is a clone of it
885   // in range.
886   int result = LookForExistingCPEntry(U, UserOffset);
887   if (result==1) return false;
888   else if (result==2) return true;
889
890   // No existing clone of this CPE is within range.
891   // We will be generating a new clone.  Get a UID for it.
892   unsigned ID  = NextUID++;
893
894   // Look for water where we can place this CPE.  We look for the farthest one
895   // away that will work.  Forward references only for now (although later
896   // we might find some that are backwards).
897   bool PadNewWater = true;
898
899   if (!LookForWater(U, UserOffset, &PadNewWater, &NewMBB)) {
900     // No water found.
901     DOUT << "No water found\n";
902     CreateNewWater(CPUserIndex, UserOffset, &NewMBB);
903   }
904
905   // Okay, we know we can put an island before NewMBB now, do it!
906   MachineBasicBlock *NewIsland = new MachineBasicBlock();
907   Fn.getBasicBlockList().insert(NewMBB, NewIsland);
908
909   // Update internal data structures to account for the newly inserted MBB.
910   UpdateForInsertedWaterBlock(NewIsland);
911
912   // Decrement the old entry, and remove it if refcount becomes 0.
913   DecrementOldEntry(CPI, CPEMI);
914
915   // Now that we have an island to add the CPE to, clone the original CPE and
916   // add it to the island.
917   U.CPEMI = BuildMI(NewIsland, TII->get(ARM::CONSTPOOL_ENTRY))
918                 .addImm(ID).addConstantPoolIndex(CPI).addImm(Size);
919   CPEntries[CPI].push_back(CPEntry(U.CPEMI, ID, 1));
920   NumCPEs++;
921
922   // Compensate for .align 2 in thumb mode.
923   if (isThumb && PadNewWater) Size += 2;
924   // Increase the size of the island block to account for the new entry.
925   BBSizes[NewIsland->getNumber()] += Size;
926   BBOffsets[NewIsland->getNumber()] = BBOffsets[NewMBB->getNumber()];
927   AdjustBBOffsetsAfter(NewIsland, Size);
928   
929   // Finally, change the CPI in the instruction operand to be ID.
930   for (unsigned i = 0, e = UserMI->getNumOperands(); i != e; ++i)
931     if (UserMI->getOperand(i).isConstantPoolIndex()) {
932       UserMI->getOperand(i).setConstantPoolIndex(ID);
933       break;
934     }
935       
936   DOUT << "  Moved CPE to #" << ID << " CPI=" << CPI << "\t" << *UserMI;
937       
938   return true;
939 }
940
941 /// RemoveDeadCPEMI - Remove a dead constant pool entry instruction. Update
942 /// sizes and offsets of impacted basic blocks.
943 void ARMConstantIslands::RemoveDeadCPEMI(MachineInstr *CPEMI) {
944   MachineBasicBlock *CPEBB = CPEMI->getParent();
945   if (CPEBB->empty()) {
946     // In thumb mode, the size of island is padded by two to compensate for
947     // the alignment requirement.  Thus it will now be 2 when the block is
948     // empty, so fix this.
949     // All succeeding offsets have the current size value added in, fix this.
950     if (BBSizes[CPEBB->getNumber()] != 0) {
951       AdjustBBOffsetsAfter(CPEBB, -BBSizes[CPEBB->getNumber()]);
952       BBSizes[CPEBB->getNumber()] = 0;
953     }
954     // An island has only one predecessor BB and one successor BB. Check if
955     // this BB's predecessor jumps directly to this BB's successor. This
956     // shouldn't happen currently.
957     assert(!BBIsJumpedOver(CPEBB) && "How did this happen?");
958     // FIXME: remove the empty blocks after all the work is done?
959   } else {
960     unsigned Size = CPEMI->getOperand(2).getImm();
961     BBSizes[CPEBB->getNumber()] -= Size;
962     // All succeeding offsets have the current size value added in, fix this.
963     AdjustBBOffsetsAfter(CPEBB, -Size);
964   }
965
966   CPEMI->eraseFromParent();
967 }
968
969 /// RemoveUnusedCPEntries - Remove constant pool entries whose refcounts
970 /// are zero.
971 bool ARMConstantIslands::RemoveUnusedCPEntries() {
972   unsigned MadeChange = false;
973   for (unsigned i = 0, e = CPEntries.size(); i != e; ++i) {
974       std::vector<CPEntry> &CPEs = CPEntries[i];
975       for (unsigned j = 0, ee = CPEs.size(); j != ee; ++j) {
976         if (CPEs[j].RefCount == 0 && CPEs[j].CPEMI) {
977           RemoveDeadCPEMI(CPEs[j].CPEMI);
978           CPEs[j].CPEMI = NULL;
979           MadeChange = true;
980         }
981       }
982   }  
983   return MadeChange;
984 }
985
986 /// BBIsInRange - Returns true if the distance between specific MI and
987 /// specific BB can fit in MI's displacement field.
988 bool ARMConstantIslands::BBIsInRange(MachineInstr *MI,MachineBasicBlock *DestBB,
989                                      unsigned MaxDisp) {
990   unsigned PCAdj      = isThumb ? 4 : 8;
991   unsigned BrOffset   = GetOffsetOf(MI) + PCAdj;
992   unsigned DestOffset = BBOffsets[DestBB->getNumber()];
993
994   DOUT << "Branch of destination BB#" << DestBB->getNumber()
995        << " from BB#" << MI->getParent()->getNumber()
996        << " max delta=" << MaxDisp
997        << " at offset " << int(DestOffset-BrOffset) << "\t" << *MI;
998
999   return OffsetIsInRange(BrOffset, DestOffset, MaxDisp, true);
1000 }
1001
1002 /// FixUpImmediateBr - Fix up an immediate branch whose destination is too far
1003 /// away to fit in its displacement field.
1004 bool ARMConstantIslands::FixUpImmediateBr(MachineFunction &Fn, ImmBranch &Br) {
1005   MachineInstr *MI = Br.MI;
1006   MachineBasicBlock *DestBB = MI->getOperand(0).getMachineBasicBlock();
1007
1008   // Check to see if the DestBB is already in-range.
1009   if (BBIsInRange(MI, DestBB, Br.MaxDisp))
1010     return false;
1011
1012   if (!Br.isCond)
1013     return FixUpUnconditionalBr(Fn, Br);
1014   return FixUpConditionalBr(Fn, Br);
1015 }
1016
1017 /// FixUpUnconditionalBr - Fix up an unconditional branch whose destination is
1018 /// too far away to fit in its displacement field. If the LR register has been
1019 /// spilled in the epilogue, then we can use BL to implement a far jump.
1020 /// Otherwise, add an intermediate branch instruction to to a branch.
1021 bool
1022 ARMConstantIslands::FixUpUnconditionalBr(MachineFunction &Fn, ImmBranch &Br) {
1023   MachineInstr *MI = Br.MI;
1024   MachineBasicBlock *MBB = MI->getParent();
1025   assert(isThumb && "Expected a Thumb function!");
1026
1027   // Use BL to implement far jump.
1028   Br.MaxDisp = (1 << 21) * 2;
1029   MI->setInstrDescriptor(TII->get(ARM::tBfar));
1030   BBSizes[MBB->getNumber()] += 2;
1031   AdjustBBOffsetsAfter(MBB, 2);
1032   HasFarJump = true;
1033   NumUBrFixed++;
1034
1035   DOUT << "  Changed B to long jump " << *MI;
1036
1037   return true;
1038 }
1039
1040 /// FixUpConditionalBr - Fix up a conditional branch whose destination is too
1041 /// far away to fit in its displacement field. It is converted to an inverse
1042 /// conditional branch + an unconditional branch to the destination.
1043 bool
1044 ARMConstantIslands::FixUpConditionalBr(MachineFunction &Fn, ImmBranch &Br) {
1045   MachineInstr *MI = Br.MI;
1046   MachineBasicBlock *DestBB = MI->getOperand(0).getMachineBasicBlock();
1047
1048   // Add a unconditional branch to the destination and invert the branch
1049   // condition to jump over it:
1050   // blt L1
1051   // =>
1052   // bge L2
1053   // b   L1
1054   // L2:
1055   ARMCC::CondCodes CC = (ARMCC::CondCodes)MI->getOperand(1).getImmedValue();
1056   CC = ARMCC::getOppositeCondition(CC);
1057
1058   // If the branch is at the end of its MBB and that has a fall-through block,
1059   // direct the updated conditional branch to the fall-through block. Otherwise,
1060   // split the MBB before the next instruction.
1061   MachineBasicBlock *MBB = MI->getParent();
1062   MachineInstr *BMI = &MBB->back();
1063   bool NeedSplit = (BMI != MI) || !BBHasFallthrough(MBB);
1064
1065   NumCBrFixed++;
1066   if (BMI != MI) {
1067     if (next(MachineBasicBlock::iterator(MI)) == MBB->back() &&
1068         BMI->getOpcode() == Br.UncondBr) {
1069       // Last MI in the BB is a unconditional branch. Can we simply invert the
1070       // condition and swap destinations:
1071       // beq L1
1072       // b   L2
1073       // =>
1074       // bne L2
1075       // b   L1
1076       MachineBasicBlock *NewDest = BMI->getOperand(0).getMachineBasicBlock();
1077       if (BBIsInRange(MI, NewDest, Br.MaxDisp)) {
1078         DOUT << "  Invert Bcc condition and swap its destination with " << *BMI;
1079         BMI->getOperand(0).setMachineBasicBlock(DestBB);
1080         MI->getOperand(0).setMachineBasicBlock(NewDest);
1081         MI->getOperand(1).setImm(CC);
1082         return true;
1083       }
1084     }
1085   }
1086
1087   if (NeedSplit) {
1088     SplitBlockBeforeInstr(MI);
1089     // No need for the branch to the next block. We're adding a unconditional
1090     // branch to the destination.
1091     int delta = ARM::GetInstSize(&MBB->back());
1092     BBSizes[MBB->getNumber()] -= delta;
1093     AdjustBBOffsetsAfter(MBB, -delta);
1094     MBB->back().eraseFromParent();
1095   }
1096   MachineBasicBlock *NextBB = next(MachineFunction::iterator(MBB));
1097  
1098   DOUT << "  Insert B to BB#" << DestBB->getNumber()
1099        << " also invert condition and change dest. to BB#"
1100        << NextBB->getNumber() << "\n";
1101
1102   // Insert a new conditional branch and a new unconditional branch.
1103   // Also update the ImmBranch as well as adding a new entry for the new branch.
1104   BuildMI(MBB, TII->get(MI->getOpcode())).addMBB(NextBB).addImm(CC);
1105   Br.MI = &MBB->back();
1106   BBSizes[MBB->getNumber()] += ARM::GetInstSize(&MBB->back());
1107   BuildMI(MBB, TII->get(Br.UncondBr)).addMBB(DestBB);
1108   BBSizes[MBB->getNumber()] += ARM::GetInstSize(&MBB->back());
1109   unsigned MaxDisp = getUnconditionalBrDisp(Br.UncondBr);
1110   ImmBranches.push_back(ImmBranch(&MBB->back(), MaxDisp, false, Br.UncondBr));
1111
1112   // Remove the old conditional branch.  It may or may not still be in MBB.
1113   BBSizes[MI->getParent()->getNumber()] -= ARM::GetInstSize(MI);
1114   MI->eraseFromParent();
1115
1116   // The net size change is an addition of one unconditional branch.
1117   int delta = ARM::GetInstSize(&MBB->back());
1118   AdjustBBOffsetsAfter(MBB, delta);
1119   return true;
1120 }
1121
1122 /// UndoLRSpillRestore - Remove Thumb push / pop instructions that only spills
1123 /// LR / restores LR to pc.
1124 bool ARMConstantIslands::UndoLRSpillRestore() {
1125   bool MadeChange = false;
1126   for (unsigned i = 0, e = PushPopMIs.size(); i != e; ++i) {
1127     MachineInstr *MI = PushPopMIs[i];
1128     if (MI->getNumOperands() == 1) {
1129         if (MI->getOpcode() == ARM::tPOP_RET &&
1130             MI->getOperand(0).getReg() == ARM::PC)
1131           BuildMI(MI->getParent(), TII->get(ARM::tBX_RET));
1132         MI->eraseFromParent();
1133         MadeChange = true;
1134     }
1135   }
1136   return MadeChange;
1137 }