df40972196be9c17539c077056f07b7be0f1f7b7
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "llvm/ADT/BitVector.h"
16 #include "llvm/Analysis/AliasAnalysis.h"
17 #include "llvm/CodeGen/SelectionDAGISel.h"
18 #include "llvm/CodeGen/ScheduleDAG.h"
19 #include "llvm/Constants.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/DerivedTypes.h"
22 #include "llvm/Function.h"
23 #include "llvm/GlobalVariable.h"
24 #include "llvm/InlineAsm.h"
25 #include "llvm/Instructions.h"
26 #include "llvm/Intrinsics.h"
27 #include "llvm/IntrinsicInst.h"
28 #include "llvm/ParameterAttributes.h"
29 #include "llvm/CodeGen/MachineModuleInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineFrameInfo.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/CodeGen/MachineInstrBuilder.h"
34 #include "llvm/CodeGen/SchedulerRegistry.h"
35 #include "llvm/CodeGen/SelectionDAG.h"
36 #include "llvm/CodeGen/SSARegMap.h"
37 #include "llvm/Target/MRegisterInfo.h"
38 #include "llvm/Target/TargetData.h"
39 #include "llvm/Target/TargetFrameInfo.h"
40 #include "llvm/Target/TargetInstrInfo.h"
41 #include "llvm/Target/TargetLowering.h"
42 #include "llvm/Target/TargetMachine.h"
43 #include "llvm/Target/TargetOptions.h"
44 #include "llvm/Support/MathExtras.h"
45 #include "llvm/Support/Debug.h"
46 #include "llvm/Support/Compiler.h"
47 #include <algorithm>
48 using namespace llvm;
49
50 #ifndef NDEBUG
51 static cl::opt<bool>
52 ViewISelDAGs("view-isel-dags", cl::Hidden,
53           cl::desc("Pop up a window to show isel dags as they are selected"));
54 static cl::opt<bool>
55 ViewSchedDAGs("view-sched-dags", cl::Hidden,
56           cl::desc("Pop up a window to show sched dags as they are processed"));
57 #else
58 static const bool ViewISelDAGs = 0, ViewSchedDAGs = 0;
59 #endif
60
61 //===---------------------------------------------------------------------===//
62 ///
63 /// RegisterScheduler class - Track the registration of instruction schedulers.
64 ///
65 //===---------------------------------------------------------------------===//
66 MachinePassRegistry RegisterScheduler::Registry;
67
68 //===---------------------------------------------------------------------===//
69 ///
70 /// ISHeuristic command line option for instruction schedulers.
71 ///
72 //===---------------------------------------------------------------------===//
73 namespace {
74   cl::opt<RegisterScheduler::FunctionPassCtor, false,
75           RegisterPassParser<RegisterScheduler> >
76   ISHeuristic("pre-RA-sched",
77               cl::init(&createDefaultScheduler),
78               cl::desc("Instruction schedulers available (before register allocation):"));
79
80   static RegisterScheduler
81   defaultListDAGScheduler("default", "  Best scheduler for the target",
82                           createDefaultScheduler);
83 } // namespace
84
85 namespace { struct AsmOperandInfo; }
86
87 namespace {
88   /// RegsForValue - This struct represents the physical registers that a
89   /// particular value is assigned and the type information about the value.
90   /// This is needed because values can be promoted into larger registers and
91   /// expanded into multiple smaller registers than the value.
92   struct VISIBILITY_HIDDEN RegsForValue {
93     /// Regs - This list holds the register (for legal and promoted values)
94     /// or register set (for expanded values) that the value should be assigned
95     /// to.
96     std::vector<unsigned> Regs;
97     
98     /// RegVT - The value type of each register.
99     ///
100     MVT::ValueType RegVT;
101     
102     /// ValueVT - The value type of the LLVM value, which may be promoted from
103     /// RegVT or made from merging the two expanded parts.
104     MVT::ValueType ValueVT;
105     
106     RegsForValue() : RegVT(MVT::Other), ValueVT(MVT::Other) {}
107     
108     RegsForValue(unsigned Reg, MVT::ValueType regvt, MVT::ValueType valuevt)
109       : RegVT(regvt), ValueVT(valuevt) {
110         Regs.push_back(Reg);
111     }
112     RegsForValue(const std::vector<unsigned> &regs, 
113                  MVT::ValueType regvt, MVT::ValueType valuevt)
114       : Regs(regs), RegVT(regvt), ValueVT(valuevt) {
115     }
116     
117     /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
118     /// this value and returns the result as a ValueVT value.  This uses 
119     /// Chain/Flag as the input and updates them for the output Chain/Flag.
120     /// If the Flag pointer is NULL, no flag is used.
121     SDOperand getCopyFromRegs(SelectionDAG &DAG,
122                               SDOperand &Chain, SDOperand *Flag) const;
123
124     /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
125     /// specified value into the registers specified by this object.  This uses 
126     /// Chain/Flag as the input and updates them for the output Chain/Flag.
127     /// If the Flag pointer is NULL, no flag is used.
128     void getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
129                        SDOperand &Chain, SDOperand *Flag) const;
130     
131     /// AddInlineAsmOperands - Add this value to the specified inlineasm node
132     /// operand list.  This adds the code marker and includes the number of 
133     /// values added into it.
134     void AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
135                               std::vector<SDOperand> &Ops) const;
136   };
137 }
138
139 namespace llvm {
140   //===--------------------------------------------------------------------===//
141   /// createDefaultScheduler - This creates an instruction scheduler appropriate
142   /// for the target.
143   ScheduleDAG* createDefaultScheduler(SelectionDAGISel *IS,
144                                       SelectionDAG *DAG,
145                                       MachineBasicBlock *BB) {
146     TargetLowering &TLI = IS->getTargetLowering();
147     
148     if (TLI.getSchedulingPreference() == TargetLowering::SchedulingForLatency) {
149       return createTDListDAGScheduler(IS, DAG, BB);
150     } else {
151       assert(TLI.getSchedulingPreference() ==
152            TargetLowering::SchedulingForRegPressure && "Unknown sched type!");
153       return createBURRListDAGScheduler(IS, DAG, BB);
154     }
155   }
156
157
158   //===--------------------------------------------------------------------===//
159   /// FunctionLoweringInfo - This contains information that is global to a
160   /// function that is used when lowering a region of the function.
161   class FunctionLoweringInfo {
162   public:
163     TargetLowering &TLI;
164     Function &Fn;
165     MachineFunction &MF;
166     SSARegMap *RegMap;
167
168     FunctionLoweringInfo(TargetLowering &TLI, Function &Fn,MachineFunction &MF);
169
170     /// MBBMap - A mapping from LLVM basic blocks to their machine code entry.
171     std::map<const BasicBlock*, MachineBasicBlock *> MBBMap;
172
173     /// ValueMap - Since we emit code for the function a basic block at a time,
174     /// we must remember which virtual registers hold the values for
175     /// cross-basic-block values.
176     DenseMap<const Value*, unsigned> ValueMap;
177
178     /// StaticAllocaMap - Keep track of frame indices for fixed sized allocas in
179     /// the entry block.  This allows the allocas to be efficiently referenced
180     /// anywhere in the function.
181     std::map<const AllocaInst*, int> StaticAllocaMap;
182
183 #ifndef NDEBUG
184     SmallSet<Instruction*, 8> CatchInfoLost;
185     SmallSet<Instruction*, 8> CatchInfoFound;
186 #endif
187
188     unsigned MakeReg(MVT::ValueType VT) {
189       return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
190     }
191     
192     /// isExportedInst - Return true if the specified value is an instruction
193     /// exported from its block.
194     bool isExportedInst(const Value *V) {
195       return ValueMap.count(V);
196     }
197
198     unsigned CreateRegForValue(const Value *V);
199     
200     unsigned InitializeRegForValue(const Value *V) {
201       unsigned &R = ValueMap[V];
202       assert(R == 0 && "Already initialized this value register!");
203       return R = CreateRegForValue(V);
204     }
205   };
206 }
207
208 /// isSelector - Return true if this instruction is a call to the
209 /// eh.selector intrinsic.
210 static bool isSelector(Instruction *I) {
211   if (IntrinsicInst *II = dyn_cast<IntrinsicInst>(I))
212     return II->getIntrinsicID() == Intrinsic::eh_selector;
213   return false;
214 }
215
216 /// isUsedOutsideOfDefiningBlock - Return true if this instruction is used by
217 /// PHI nodes or outside of the basic block that defines it, or used by a 
218 /// switch instruction, which may expand to multiple basic blocks.
219 static bool isUsedOutsideOfDefiningBlock(Instruction *I) {
220   if (isa<PHINode>(I)) return true;
221   BasicBlock *BB = I->getParent();
222   for (Value::use_iterator UI = I->use_begin(), E = I->use_end(); UI != E; ++UI)
223     if (cast<Instruction>(*UI)->getParent() != BB || isa<PHINode>(*UI) ||
224         // FIXME: Remove switchinst special case.
225         isa<SwitchInst>(*UI))
226       return true;
227   return false;
228 }
229
230 /// isOnlyUsedInEntryBlock - If the specified argument is only used in the
231 /// entry block, return true.  This includes arguments used by switches, since
232 /// the switch may expand into multiple basic blocks.
233 static bool isOnlyUsedInEntryBlock(Argument *A) {
234   BasicBlock *Entry = A->getParent()->begin();
235   for (Value::use_iterator UI = A->use_begin(), E = A->use_end(); UI != E; ++UI)
236     if (cast<Instruction>(*UI)->getParent() != Entry || isa<SwitchInst>(*UI))
237       return false;  // Use not in entry block.
238   return true;
239 }
240
241 FunctionLoweringInfo::FunctionLoweringInfo(TargetLowering &tli,
242                                            Function &fn, MachineFunction &mf)
243     : TLI(tli), Fn(fn), MF(mf), RegMap(MF.getSSARegMap()) {
244
245   // Create a vreg for each argument register that is not dead and is used
246   // outside of the entry block for the function.
247   for (Function::arg_iterator AI = Fn.arg_begin(), E = Fn.arg_end();
248        AI != E; ++AI)
249     if (!isOnlyUsedInEntryBlock(AI))
250       InitializeRegForValue(AI);
251
252   // Initialize the mapping of values to registers.  This is only set up for
253   // instruction values that are used outside of the block that defines
254   // them.
255   Function::iterator BB = Fn.begin(), EB = Fn.end();
256   for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
257     if (AllocaInst *AI = dyn_cast<AllocaInst>(I))
258       if (ConstantInt *CUI = dyn_cast<ConstantInt>(AI->getArraySize())) {
259         const Type *Ty = AI->getAllocatedType();
260         uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
261         unsigned Align = 
262           std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
263                    AI->getAlignment());
264
265         TySize *= CUI->getZExtValue();   // Get total allocated size.
266         if (TySize == 0) TySize = 1; // Don't create zero-sized stack objects.
267         StaticAllocaMap[AI] =
268           MF.getFrameInfo()->CreateStackObject(TySize, Align);
269       }
270
271   for (; BB != EB; ++BB)
272     for (BasicBlock::iterator I = BB->begin(), E = BB->end(); I != E; ++I)
273       if (!I->use_empty() && isUsedOutsideOfDefiningBlock(I))
274         if (!isa<AllocaInst>(I) ||
275             !StaticAllocaMap.count(cast<AllocaInst>(I)))
276           InitializeRegForValue(I);
277
278   // Create an initial MachineBasicBlock for each LLVM BasicBlock in F.  This
279   // also creates the initial PHI MachineInstrs, though none of the input
280   // operands are populated.
281   for (BB = Fn.begin(), EB = Fn.end(); BB != EB; ++BB) {
282     MachineBasicBlock *MBB = new MachineBasicBlock(BB);
283     MBBMap[BB] = MBB;
284     MF.getBasicBlockList().push_back(MBB);
285
286     // Create Machine PHI nodes for LLVM PHI nodes, lowering them as
287     // appropriate.
288     PHINode *PN;
289     for (BasicBlock::iterator I = BB->begin();(PN = dyn_cast<PHINode>(I)); ++I){
290       if (PN->use_empty()) continue;
291       
292       MVT::ValueType VT = TLI.getValueType(PN->getType());
293       unsigned NumRegisters = TLI.getNumRegisters(VT);
294       unsigned PHIReg = ValueMap[PN];
295       assert(PHIReg && "PHI node does not have an assigned virtual register!");
296       const TargetInstrInfo *TII = TLI.getTargetMachine().getInstrInfo();
297       for (unsigned i = 0; i != NumRegisters; ++i)
298         BuildMI(MBB, TII->get(TargetInstrInfo::PHI), PHIReg+i);
299     }
300   }
301 }
302
303 /// CreateRegForValue - Allocate the appropriate number of virtual registers of
304 /// the correctly promoted or expanded types.  Assign these registers
305 /// consecutive vreg numbers and return the first assigned number.
306 unsigned FunctionLoweringInfo::CreateRegForValue(const Value *V) {
307   MVT::ValueType VT = TLI.getValueType(V->getType());
308   
309   unsigned NumRegisters = TLI.getNumRegisters(VT);
310   MVT::ValueType RegisterVT = TLI.getRegisterType(VT);
311
312   unsigned R = MakeReg(RegisterVT);
313   for (unsigned i = 1; i != NumRegisters; ++i)
314     MakeReg(RegisterVT);
315
316   return R;
317 }
318
319 //===----------------------------------------------------------------------===//
320 /// SelectionDAGLowering - This is the common target-independent lowering
321 /// implementation that is parameterized by a TargetLowering object.
322 /// Also, targets can overload any lowering method.
323 ///
324 namespace llvm {
325 class SelectionDAGLowering {
326   MachineBasicBlock *CurMBB;
327
328   DenseMap<const Value*, SDOperand> NodeMap;
329
330   /// PendingLoads - Loads are not emitted to the program immediately.  We bunch
331   /// them up and then emit token factor nodes when possible.  This allows us to
332   /// get simple disambiguation between loads without worrying about alias
333   /// analysis.
334   std::vector<SDOperand> PendingLoads;
335
336   /// Case - A struct to record the Value for a switch case, and the
337   /// case's target basic block.
338   struct Case {
339     Constant* Low;
340     Constant* High;
341     MachineBasicBlock* BB;
342
343     Case() : Low(0), High(0), BB(0) { }
344     Case(Constant* low, Constant* high, MachineBasicBlock* bb) :
345       Low(low), High(high), BB(bb) { }
346     uint64_t size() const {
347       uint64_t rHigh = cast<ConstantInt>(High)->getSExtValue();
348       uint64_t rLow  = cast<ConstantInt>(Low)->getSExtValue();
349       return (rHigh - rLow + 1ULL);
350     }
351   };
352
353   struct CaseBits {
354     uint64_t Mask;
355     MachineBasicBlock* BB;
356     unsigned Bits;
357
358     CaseBits(uint64_t mask, MachineBasicBlock* bb, unsigned bits):
359       Mask(mask), BB(bb), Bits(bits) { }
360   };
361
362   typedef std::vector<Case>           CaseVector;
363   typedef std::vector<CaseBits>       CaseBitsVector;
364   typedef CaseVector::iterator        CaseItr;
365   typedef std::pair<CaseItr, CaseItr> CaseRange;
366
367   /// CaseRec - A struct with ctor used in lowering switches to a binary tree
368   /// of conditional branches.
369   struct CaseRec {
370     CaseRec(MachineBasicBlock *bb, Constant *lt, Constant *ge, CaseRange r) :
371     CaseBB(bb), LT(lt), GE(ge), Range(r) {}
372
373     /// CaseBB - The MBB in which to emit the compare and branch
374     MachineBasicBlock *CaseBB;
375     /// LT, GE - If nonzero, we know the current case value must be less-than or
376     /// greater-than-or-equal-to these Constants.
377     Constant *LT;
378     Constant *GE;
379     /// Range - A pair of iterators representing the range of case values to be
380     /// processed at this point in the binary search tree.
381     CaseRange Range;
382   };
383
384   typedef std::vector<CaseRec> CaseRecVector;
385
386   /// The comparison function for sorting the switch case values in the vector.
387   /// WARNING: Case ranges should be disjoint!
388   struct CaseCmp {
389     bool operator () (const Case& C1, const Case& C2) {
390       assert(isa<ConstantInt>(C1.Low) && isa<ConstantInt>(C2.High));
391       const ConstantInt* CI1 = cast<const ConstantInt>(C1.Low);
392       const ConstantInt* CI2 = cast<const ConstantInt>(C2.High);
393       return CI1->getValue().slt(CI2->getValue());
394     }
395   };
396
397   struct CaseBitsCmp {
398     bool operator () (const CaseBits& C1, const CaseBits& C2) {
399       return C1.Bits > C2.Bits;
400     }
401   };
402
403   unsigned Clusterify(CaseVector& Cases, const SwitchInst &SI);
404   
405 public:
406   // TLI - This is information that describes the available target features we
407   // need for lowering.  This indicates when operations are unavailable,
408   // implemented with a libcall, etc.
409   TargetLowering &TLI;
410   SelectionDAG &DAG;
411   const TargetData *TD;
412
413   /// SwitchCases - Vector of CaseBlock structures used to communicate
414   /// SwitchInst code generation information.
415   std::vector<SelectionDAGISel::CaseBlock> SwitchCases;
416   /// JTCases - Vector of JumpTable structures used to communicate
417   /// SwitchInst code generation information.
418   std::vector<SelectionDAGISel::JumpTableBlock> JTCases;
419   std::vector<SelectionDAGISel::BitTestBlock> BitTestCases;
420   
421   /// FuncInfo - Information about the function as a whole.
422   ///
423   FunctionLoweringInfo &FuncInfo;
424
425   SelectionDAGLowering(SelectionDAG &dag, TargetLowering &tli,
426                        FunctionLoweringInfo &funcinfo)
427     : TLI(tli), DAG(dag), TD(DAG.getTarget().getTargetData()),
428       FuncInfo(funcinfo) {
429   }
430
431   /// getRoot - Return the current virtual root of the Selection DAG.
432   ///
433   SDOperand getRoot() {
434     if (PendingLoads.empty())
435       return DAG.getRoot();
436
437     if (PendingLoads.size() == 1) {
438       SDOperand Root = PendingLoads[0];
439       DAG.setRoot(Root);
440       PendingLoads.clear();
441       return Root;
442     }
443
444     // Otherwise, we have to make a token factor node.
445     SDOperand Root = DAG.getNode(ISD::TokenFactor, MVT::Other,
446                                  &PendingLoads[0], PendingLoads.size());
447     PendingLoads.clear();
448     DAG.setRoot(Root);
449     return Root;
450   }
451
452   SDOperand CopyValueToVirtualRegister(Value *V, unsigned Reg);
453
454   void visit(Instruction &I) { visit(I.getOpcode(), I); }
455
456   void visit(unsigned Opcode, User &I) {
457     // Note: this doesn't use InstVisitor, because it has to work with
458     // ConstantExpr's in addition to instructions.
459     switch (Opcode) {
460     default: assert(0 && "Unknown instruction type encountered!");
461              abort();
462       // Build the switch statement using the Instruction.def file.
463 #define HANDLE_INST(NUM, OPCODE, CLASS) \
464     case Instruction::OPCODE:return visit##OPCODE((CLASS&)I);
465 #include "llvm/Instruction.def"
466     }
467   }
468
469   void setCurrentBasicBlock(MachineBasicBlock *MBB) { CurMBB = MBB; }
470
471   SDOperand getLoadFrom(const Type *Ty, SDOperand Ptr,
472                         const Value *SV, SDOperand Root,
473                         bool isVolatile, unsigned Alignment);
474
475   SDOperand getIntPtrConstant(uint64_t Val) {
476     return DAG.getConstant(Val, TLI.getPointerTy());
477   }
478
479   SDOperand getValue(const Value *V);
480
481   void setValue(const Value *V, SDOperand NewN) {
482     SDOperand &N = NodeMap[V];
483     assert(N.Val == 0 && "Already set a value for this node!");
484     N = NewN;
485   }
486   
487   void GetRegistersForValue(AsmOperandInfo &OpInfo, bool HasEarlyClobber,
488                             std::set<unsigned> &OutputRegs, 
489                             std::set<unsigned> &InputRegs);
490
491   void FindMergedConditions(Value *Cond, MachineBasicBlock *TBB,
492                             MachineBasicBlock *FBB, MachineBasicBlock *CurBB,
493                             unsigned Opc);
494   bool isExportableFromCurrentBlock(Value *V, const BasicBlock *FromBB);
495   void ExportFromCurrentBlock(Value *V);
496   void LowerCallTo(Instruction &I,
497                    const Type *CalledValueTy, unsigned CallingConv,
498                    bool IsTailCall, SDOperand Callee, unsigned OpIdx,
499                    MachineBasicBlock *LandingPad = NULL);
500   
501   // Terminator instructions.
502   void visitRet(ReturnInst &I);
503   void visitBr(BranchInst &I);
504   void visitSwitch(SwitchInst &I);
505   void visitUnreachable(UnreachableInst &I) { /* noop */ }
506
507   // Helpers for visitSwitch
508   bool handleSmallSwitchRange(CaseRec& CR,
509                               CaseRecVector& WorkList,
510                               Value* SV,
511                               MachineBasicBlock* Default);
512   bool handleJTSwitchCase(CaseRec& CR,
513                           CaseRecVector& WorkList,
514                           Value* SV,
515                           MachineBasicBlock* Default);
516   bool handleBTSplitSwitchCase(CaseRec& CR,
517                                CaseRecVector& WorkList,
518                                Value* SV,
519                                MachineBasicBlock* Default);
520   bool handleBitTestsSwitchCase(CaseRec& CR,
521                                 CaseRecVector& WorkList,
522                                 Value* SV,
523                                 MachineBasicBlock* Default);  
524   void visitSwitchCase(SelectionDAGISel::CaseBlock &CB);
525   void visitBitTestHeader(SelectionDAGISel::BitTestBlock &B);
526   void visitBitTestCase(MachineBasicBlock* NextMBB,
527                         unsigned Reg,
528                         SelectionDAGISel::BitTestCase &B);
529   void visitJumpTable(SelectionDAGISel::JumpTable &JT);
530   void visitJumpTableHeader(SelectionDAGISel::JumpTable &JT,
531                             SelectionDAGISel::JumpTableHeader &JTH);
532   
533   // These all get lowered before this pass.
534   void visitInvoke(InvokeInst &I);
535   void visitUnwind(UnwindInst &I);
536
537   void visitBinary(User &I, unsigned OpCode);
538   void visitShift(User &I, unsigned Opcode);
539   void visitAdd(User &I) { 
540     if (I.getType()->isFPOrFPVector())
541       visitBinary(I, ISD::FADD);
542     else
543       visitBinary(I, ISD::ADD);
544   }
545   void visitSub(User &I);
546   void visitMul(User &I) {
547     if (I.getType()->isFPOrFPVector())
548       visitBinary(I, ISD::FMUL);
549     else
550       visitBinary(I, ISD::MUL);
551   }
552   void visitURem(User &I) { visitBinary(I, ISD::UREM); }
553   void visitSRem(User &I) { visitBinary(I, ISD::SREM); }
554   void visitFRem(User &I) { visitBinary(I, ISD::FREM); }
555   void visitUDiv(User &I) { visitBinary(I, ISD::UDIV); }
556   void visitSDiv(User &I) { visitBinary(I, ISD::SDIV); }
557   void visitFDiv(User &I) { visitBinary(I, ISD::FDIV); }
558   void visitAnd (User &I) { visitBinary(I, ISD::AND); }
559   void visitOr  (User &I) { visitBinary(I, ISD::OR); }
560   void visitXor (User &I) { visitBinary(I, ISD::XOR); }
561   void visitShl (User &I) { visitShift(I, ISD::SHL); }
562   void visitLShr(User &I) { visitShift(I, ISD::SRL); }
563   void visitAShr(User &I) { visitShift(I, ISD::SRA); }
564   void visitICmp(User &I);
565   void visitFCmp(User &I);
566   // Visit the conversion instructions
567   void visitTrunc(User &I);
568   void visitZExt(User &I);
569   void visitSExt(User &I);
570   void visitFPTrunc(User &I);
571   void visitFPExt(User &I);
572   void visitFPToUI(User &I);
573   void visitFPToSI(User &I);
574   void visitUIToFP(User &I);
575   void visitSIToFP(User &I);
576   void visitPtrToInt(User &I);
577   void visitIntToPtr(User &I);
578   void visitBitCast(User &I);
579
580   void visitExtractElement(User &I);
581   void visitInsertElement(User &I);
582   void visitShuffleVector(User &I);
583
584   void visitGetElementPtr(User &I);
585   void visitSelect(User &I);
586
587   void visitMalloc(MallocInst &I);
588   void visitFree(FreeInst &I);
589   void visitAlloca(AllocaInst &I);
590   void visitLoad(LoadInst &I);
591   void visitStore(StoreInst &I);
592   void visitPHI(PHINode &I) { } // PHI nodes are handled specially.
593   void visitCall(CallInst &I);
594   void visitInlineAsm(CallInst &I);
595   const char *visitIntrinsicCall(CallInst &I, unsigned Intrinsic);
596   void visitTargetIntrinsic(CallInst &I, unsigned Intrinsic);
597
598   void visitVAStart(CallInst &I);
599   void visitVAArg(VAArgInst &I);
600   void visitVAEnd(CallInst &I);
601   void visitVACopy(CallInst &I);
602
603   void visitMemIntrinsic(CallInst &I, unsigned Op);
604
605   void visitUserOp1(Instruction &I) {
606     assert(0 && "UserOp1 should not exist at instruction selection time!");
607     abort();
608   }
609   void visitUserOp2(Instruction &I) {
610     assert(0 && "UserOp2 should not exist at instruction selection time!");
611     abort();
612   }
613 };
614 } // end namespace llvm
615
616
617 /// getCopyFromParts - Create a value that contains the
618 /// specified legal parts combined into the value they represent.
619 static SDOperand getCopyFromParts(SelectionDAG &DAG,
620                                   const SDOperand *Parts,
621                                   unsigned NumParts,
622                                   MVT::ValueType PartVT,
623                                   MVT::ValueType ValueVT,
624                                   ISD::NodeType AssertOp = ISD::DELETED_NODE) {
625   if (!MVT::isVector(ValueVT) || NumParts == 1) {
626     SDOperand Val = Parts[0];
627
628     // If the value was expanded, copy from the top part.
629     if (NumParts > 1) {
630       assert(NumParts == 2 &&
631              "Cannot expand to more than 2 elts yet!");
632       SDOperand Hi = Parts[1];
633       if (!DAG.getTargetLoweringInfo().isLittleEndian())
634         std::swap(Val, Hi);
635       return DAG.getNode(ISD::BUILD_PAIR, ValueVT, Val, Hi);
636     }
637
638     // Otherwise, if the value was promoted or extended, truncate it to the
639     // appropriate type.
640     if (PartVT == ValueVT)
641       return Val;
642   
643     if (MVT::isVector(PartVT)) {
644       assert(MVT::isVector(ValueVT) && "Unknown vector conversion!");
645       return DAG.getNode(ISD::BIT_CONVERT, PartVT, Val);
646     }
647   
648     if (MVT::isInteger(PartVT) &&
649         MVT::isInteger(ValueVT)) {
650       if (ValueVT < PartVT) {
651         // For a truncate, see if we have any information to
652         // indicate whether the truncated bits will always be
653         // zero or sign-extension.
654         if (AssertOp != ISD::DELETED_NODE)
655           Val = DAG.getNode(AssertOp, PartVT, Val,
656                             DAG.getValueType(ValueVT));
657         return DAG.getNode(ISD::TRUNCATE, ValueVT, Val);
658       } else {
659         return DAG.getNode(ISD::ANY_EXTEND, ValueVT, Val);
660       }
661     }
662   
663     if (MVT::isFloatingPoint(PartVT) &&
664         MVT::isFloatingPoint(ValueVT))
665       return DAG.getNode(ISD::FP_ROUND, ValueVT, Val);
666
667     if (MVT::getSizeInBits(PartVT) == 
668         MVT::getSizeInBits(ValueVT))
669       return DAG.getNode(ISD::BIT_CONVERT, ValueVT, Val);
670
671     assert(0 && "Unknown mismatch!");
672   }
673
674   // Handle a multi-element vector.
675   MVT::ValueType IntermediateVT, RegisterVT;
676   unsigned NumIntermediates;
677   unsigned NumRegs =
678     DAG.getTargetLoweringInfo()
679       .getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
680                               RegisterVT);
681
682   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
683   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
684   assert(RegisterVT == Parts[0].getValueType() &&
685          "Part type doesn't match part!");
686
687   // Assemble the parts into intermediate operands.
688   SmallVector<SDOperand, 8> Ops(NumIntermediates);
689   if (NumIntermediates == NumParts) {
690     // If the register was not expanded, truncate or copy the value,
691     // as appropriate.
692     for (unsigned i = 0; i != NumParts; ++i)
693       Ops[i] = getCopyFromParts(DAG, &Parts[i], 1,
694                                 PartVT, IntermediateVT);
695   } else if (NumParts > 0) {
696     // If the intermediate type was expanded, build the intermediate operands
697     // from the parts.
698     assert(NumParts % NumIntermediates == 0 &&
699            "Must expand into a divisible number of parts!");
700     unsigned Factor = NumParts / NumIntermediates;
701     for (unsigned i = 0; i != NumIntermediates; ++i)
702       Ops[i] = getCopyFromParts(DAG, &Parts[i * Factor], Factor,
703                                 PartVT, IntermediateVT);
704   }
705   
706   // Build a vector with BUILD_VECTOR or CONCAT_VECTORS from the intermediate
707   // operands.
708   return DAG.getNode(MVT::isVector(IntermediateVT) ?
709                        ISD::CONCAT_VECTORS :
710                        ISD::BUILD_VECTOR,
711                      ValueVT, &Ops[0], NumIntermediates);
712 }
713
714 /// getCopyToParts - Create a series of nodes that contain the
715 /// specified value split into legal parts.
716 static void getCopyToParts(SelectionDAG &DAG,
717                            SDOperand Val,
718                            SDOperand *Parts,
719                            unsigned NumParts,
720                            MVT::ValueType PartVT) {
721   MVT::ValueType ValueVT = Val.getValueType();
722
723   if (!MVT::isVector(ValueVT) || NumParts == 1) {
724     // If the value was expanded, copy from the parts.
725     if (NumParts > 1) {
726       for (unsigned i = 0; i != NumParts; ++i)
727         Parts[i] = DAG.getNode(ISD::EXTRACT_ELEMENT, PartVT, Val,
728                                DAG.getConstant(i, MVT::i32));
729       if (!DAG.getTargetLoweringInfo().isLittleEndian())
730         std::reverse(Parts, Parts + NumParts);
731       return;
732     }
733
734     // If there is a single part and the types differ, this must be
735     // a promotion.
736     if (PartVT != ValueVT) {
737       if (MVT::isVector(PartVT)) {
738         assert(MVT::isVector(ValueVT) &&
739                "Not a vector-vector cast?");
740         Val = DAG.getNode(ISD::BIT_CONVERT, PartVT, Val);
741       } else if (MVT::isInteger(PartVT) && MVT::isInteger(ValueVT)) {
742         if (PartVT < ValueVT)
743           Val = DAG.getNode(ISD::TRUNCATE, PartVT, Val);
744         else
745           Val = DAG.getNode(ISD::ANY_EXTEND, PartVT, Val);
746       } else if (MVT::isFloatingPoint(PartVT) &&
747                  MVT::isFloatingPoint(ValueVT)) {
748         Val = DAG.getNode(ISD::FP_EXTEND, PartVT, Val);
749       } else if (MVT::getSizeInBits(PartVT) == 
750                  MVT::getSizeInBits(ValueVT)) {
751         Val = DAG.getNode(ISD::BIT_CONVERT, PartVT, Val);
752       } else {
753         assert(0 && "Unknown mismatch!");
754       }
755     }
756     Parts[0] = Val;
757     return;
758   }
759
760   // Handle a multi-element vector.
761   MVT::ValueType IntermediateVT, RegisterVT;
762   unsigned NumIntermediates;
763   unsigned NumRegs =
764     DAG.getTargetLoweringInfo()
765       .getVectorTypeBreakdown(ValueVT, IntermediateVT, NumIntermediates,
766                               RegisterVT);
767   unsigned NumElements = MVT::getVectorNumElements(ValueVT);
768
769   assert(NumRegs == NumParts && "Part count doesn't match vector breakdown!");
770   assert(RegisterVT == PartVT && "Part type doesn't match vector breakdown!");
771
772   // Split the vector into intermediate operands.
773   SmallVector<SDOperand, 8> Ops(NumIntermediates);
774   for (unsigned i = 0; i != NumIntermediates; ++i)
775     if (MVT::isVector(IntermediateVT))
776       Ops[i] = DAG.getNode(ISD::EXTRACT_SUBVECTOR,
777                            IntermediateVT, Val,
778                            DAG.getConstant(i * (NumElements / NumIntermediates),
779                                            MVT::i32));
780     else
781       Ops[i] = DAG.getNode(ISD::EXTRACT_VECTOR_ELT,
782                            IntermediateVT, Val, 
783                            DAG.getConstant(i, MVT::i32));
784
785   // Split the intermediate operands into legal parts.
786   if (NumParts == NumIntermediates) {
787     // If the register was not expanded, promote or copy the value,
788     // as appropriate.
789     for (unsigned i = 0; i != NumParts; ++i)
790       getCopyToParts(DAG, Ops[i], &Parts[i], 1, PartVT);
791   } else if (NumParts > 0) {
792     // If the intermediate type was expanded, split each the value into
793     // legal parts.
794     assert(NumParts % NumIntermediates == 0 &&
795            "Must expand into a divisible number of parts!");
796     unsigned Factor = NumParts / NumIntermediates;
797     for (unsigned i = 0; i != NumIntermediates; ++i)
798       getCopyToParts(DAG, Ops[i], &Parts[i * Factor], Factor, PartVT);
799   }
800 }
801
802
803 SDOperand SelectionDAGLowering::getValue(const Value *V) {
804   SDOperand &N = NodeMap[V];
805   if (N.Val) return N;
806   
807   const Type *VTy = V->getType();
808   MVT::ValueType VT = TLI.getValueType(VTy);
809   if (Constant *C = const_cast<Constant*>(dyn_cast<Constant>(V))) {
810     if (ConstantExpr *CE = dyn_cast<ConstantExpr>(C)) {
811       visit(CE->getOpcode(), *CE);
812       SDOperand N1 = NodeMap[V];
813       assert(N1.Val && "visit didn't populate the ValueMap!");
814       return N1;
815     } else if (GlobalValue *GV = dyn_cast<GlobalValue>(C)) {
816       return N = DAG.getGlobalAddress(GV, VT);
817     } else if (isa<ConstantPointerNull>(C)) {
818       return N = DAG.getConstant(0, TLI.getPointerTy());
819     } else if (isa<UndefValue>(C)) {
820       if (!isa<VectorType>(VTy))
821         return N = DAG.getNode(ISD::UNDEF, VT);
822
823       // Create a BUILD_VECTOR of undef nodes.
824       const VectorType *PTy = cast<VectorType>(VTy);
825       unsigned NumElements = PTy->getNumElements();
826       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
827
828       SmallVector<SDOperand, 8> Ops;
829       Ops.assign(NumElements, DAG.getNode(ISD::UNDEF, PVT));
830       
831       // Create a VConstant node with generic Vector type.
832       MVT::ValueType VT = MVT::getVectorType(PVT, NumElements);
833       return N = DAG.getNode(ISD::BUILD_VECTOR, VT,
834                              &Ops[0], Ops.size());
835     } else if (ConstantFP *CFP = dyn_cast<ConstantFP>(C)) {
836       return N = DAG.getConstantFP(CFP->getValue(), VT);
837     } else if (const VectorType *PTy = dyn_cast<VectorType>(VTy)) {
838       unsigned NumElements = PTy->getNumElements();
839       MVT::ValueType PVT = TLI.getValueType(PTy->getElementType());
840       
841       // Now that we know the number and type of the elements, push a
842       // Constant or ConstantFP node onto the ops list for each element of
843       // the vector constant.
844       SmallVector<SDOperand, 8> Ops;
845       if (ConstantVector *CP = dyn_cast<ConstantVector>(C)) {
846         for (unsigned i = 0; i != NumElements; ++i)
847           Ops.push_back(getValue(CP->getOperand(i)));
848       } else {
849         assert(isa<ConstantAggregateZero>(C) && "Unknown vector constant!");
850         SDOperand Op;
851         if (MVT::isFloatingPoint(PVT))
852           Op = DAG.getConstantFP(0, PVT);
853         else
854           Op = DAG.getConstant(0, PVT);
855         Ops.assign(NumElements, Op);
856       }
857       
858       // Create a BUILD_VECTOR node.
859       MVT::ValueType VT = MVT::getVectorType(PVT, NumElements);
860       return NodeMap[V] = DAG.getNode(ISD::BUILD_VECTOR, VT, &Ops[0],
861                                       Ops.size());
862     } else {
863       // Canonicalize all constant ints to be unsigned.
864       return N = DAG.getConstant(cast<ConstantInt>(C)->getZExtValue(),VT);
865     }
866   }
867       
868   if (const AllocaInst *AI = dyn_cast<AllocaInst>(V)) {
869     std::map<const AllocaInst*, int>::iterator SI =
870     FuncInfo.StaticAllocaMap.find(AI);
871     if (SI != FuncInfo.StaticAllocaMap.end())
872       return DAG.getFrameIndex(SI->second, TLI.getPointerTy());
873   }
874       
875   unsigned InReg = FuncInfo.ValueMap[V];
876   assert(InReg && "Value not in map!");
877   
878   MVT::ValueType RegisterVT = TLI.getRegisterType(VT);
879   unsigned NumRegs = TLI.getNumRegisters(VT);
880
881   std::vector<unsigned> Regs(NumRegs);
882   for (unsigned i = 0; i != NumRegs; ++i)
883     Regs[i] = InReg + i;
884
885   RegsForValue RFV(Regs, RegisterVT, VT);
886   SDOperand Chain = DAG.getEntryNode();
887
888   return RFV.getCopyFromRegs(DAG, Chain, NULL);
889 }
890
891
892 void SelectionDAGLowering::visitRet(ReturnInst &I) {
893   if (I.getNumOperands() == 0) {
894     DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other, getRoot()));
895     return;
896   }
897   SmallVector<SDOperand, 8> NewValues;
898   NewValues.push_back(getRoot());
899   for (unsigned i = 0, e = I.getNumOperands(); i != e; ++i) {
900     SDOperand RetOp = getValue(I.getOperand(i));
901     
902     // If this is an integer return value, we need to promote it ourselves to
903     // the full width of a register, since getCopyToParts and Legalize will use
904     // ANY_EXTEND rather than sign/zero.
905     // FIXME: C calling convention requires the return type to be promoted to
906     // at least 32-bit. But this is not necessary for non-C calling conventions.
907     if (MVT::isInteger(RetOp.getValueType()) && 
908         RetOp.getValueType() < MVT::i64) {
909       MVT::ValueType TmpVT;
910       if (TLI.getTypeAction(MVT::i32) == TargetLowering::Promote)
911         TmpVT = TLI.getTypeToTransformTo(MVT::i32);
912       else
913         TmpVT = MVT::i32;
914       const FunctionType *FTy = I.getParent()->getParent()->getFunctionType();
915       const ParamAttrsList *Attrs = FTy->getParamAttrs();
916       ISD::NodeType ExtendKind = ISD::ANY_EXTEND;
917       if (Attrs && Attrs->paramHasAttr(0, ParamAttr::SExt))
918         ExtendKind = ISD::SIGN_EXTEND;
919       if (Attrs && Attrs->paramHasAttr(0, ParamAttr::ZExt))
920         ExtendKind = ISD::ZERO_EXTEND;
921       RetOp = DAG.getNode(ExtendKind, TmpVT, RetOp);
922       NewValues.push_back(RetOp);
923       NewValues.push_back(DAG.getConstant(false, MVT::i32));
924     } else {
925       MVT::ValueType VT = RetOp.getValueType();
926       unsigned NumParts = TLI.getNumRegisters(VT);
927       MVT::ValueType PartVT = TLI.getRegisterType(VT);
928       SmallVector<SDOperand, 4> Parts(NumParts);
929       getCopyToParts(DAG, RetOp, &Parts[0], NumParts, PartVT);
930       for (unsigned i = 0; i < NumParts; ++i) {
931         NewValues.push_back(Parts[i]);
932         NewValues.push_back(DAG.getConstant(false, MVT::i32));
933       }
934     }
935   }
936   DAG.setRoot(DAG.getNode(ISD::RET, MVT::Other,
937                           &NewValues[0], NewValues.size()));
938 }
939
940 /// ExportFromCurrentBlock - If this condition isn't known to be exported from
941 /// the current basic block, add it to ValueMap now so that we'll get a
942 /// CopyTo/FromReg.
943 void SelectionDAGLowering::ExportFromCurrentBlock(Value *V) {
944   // No need to export constants.
945   if (!isa<Instruction>(V) && !isa<Argument>(V)) return;
946   
947   // Already exported?
948   if (FuncInfo.isExportedInst(V)) return;
949
950   unsigned Reg = FuncInfo.InitializeRegForValue(V);
951   PendingLoads.push_back(CopyValueToVirtualRegister(V, Reg));
952 }
953
954 bool SelectionDAGLowering::isExportableFromCurrentBlock(Value *V,
955                                                     const BasicBlock *FromBB) {
956   // The operands of the setcc have to be in this block.  We don't know
957   // how to export them from some other block.
958   if (Instruction *VI = dyn_cast<Instruction>(V)) {
959     // Can export from current BB.
960     if (VI->getParent() == FromBB)
961       return true;
962     
963     // Is already exported, noop.
964     return FuncInfo.isExportedInst(V);
965   }
966   
967   // If this is an argument, we can export it if the BB is the entry block or
968   // if it is already exported.
969   if (isa<Argument>(V)) {
970     if (FromBB == &FromBB->getParent()->getEntryBlock())
971       return true;
972
973     // Otherwise, can only export this if it is already exported.
974     return FuncInfo.isExportedInst(V);
975   }
976   
977   // Otherwise, constants can always be exported.
978   return true;
979 }
980
981 static bool InBlock(const Value *V, const BasicBlock *BB) {
982   if (const Instruction *I = dyn_cast<Instruction>(V))
983     return I->getParent() == BB;
984   return true;
985 }
986
987 /// FindMergedConditions - If Cond is an expression like 
988 void SelectionDAGLowering::FindMergedConditions(Value *Cond,
989                                                 MachineBasicBlock *TBB,
990                                                 MachineBasicBlock *FBB,
991                                                 MachineBasicBlock *CurBB,
992                                                 unsigned Opc) {
993   // If this node is not part of the or/and tree, emit it as a branch.
994   Instruction *BOp = dyn_cast<Instruction>(Cond);
995
996   if (!BOp || !(isa<BinaryOperator>(BOp) || isa<CmpInst>(BOp)) || 
997       (unsigned)BOp->getOpcode() != Opc || !BOp->hasOneUse() ||
998       BOp->getParent() != CurBB->getBasicBlock() ||
999       !InBlock(BOp->getOperand(0), CurBB->getBasicBlock()) ||
1000       !InBlock(BOp->getOperand(1), CurBB->getBasicBlock())) {
1001     const BasicBlock *BB = CurBB->getBasicBlock();
1002     
1003     // If the leaf of the tree is a comparison, merge the condition into 
1004     // the caseblock.
1005     if ((isa<ICmpInst>(Cond) || isa<FCmpInst>(Cond)) &&
1006         // The operands of the cmp have to be in this block.  We don't know
1007         // how to export them from some other block.  If this is the first block
1008         // of the sequence, no exporting is needed.
1009         (CurBB == CurMBB ||
1010          (isExportableFromCurrentBlock(BOp->getOperand(0), BB) &&
1011           isExportableFromCurrentBlock(BOp->getOperand(1), BB)))) {
1012       BOp = cast<Instruction>(Cond);
1013       ISD::CondCode Condition;
1014       if (ICmpInst *IC = dyn_cast<ICmpInst>(Cond)) {
1015         switch (IC->getPredicate()) {
1016         default: assert(0 && "Unknown icmp predicate opcode!");
1017         case ICmpInst::ICMP_EQ:  Condition = ISD::SETEQ;  break;
1018         case ICmpInst::ICMP_NE:  Condition = ISD::SETNE;  break;
1019         case ICmpInst::ICMP_SLE: Condition = ISD::SETLE;  break;
1020         case ICmpInst::ICMP_ULE: Condition = ISD::SETULE; break;
1021         case ICmpInst::ICMP_SGE: Condition = ISD::SETGE;  break;
1022         case ICmpInst::ICMP_UGE: Condition = ISD::SETUGE; break;
1023         case ICmpInst::ICMP_SLT: Condition = ISD::SETLT;  break;
1024         case ICmpInst::ICMP_ULT: Condition = ISD::SETULT; break;
1025         case ICmpInst::ICMP_SGT: Condition = ISD::SETGT;  break;
1026         case ICmpInst::ICMP_UGT: Condition = ISD::SETUGT; break;
1027         }
1028       } else if (FCmpInst *FC = dyn_cast<FCmpInst>(Cond)) {
1029         ISD::CondCode FPC, FOC;
1030         switch (FC->getPredicate()) {
1031         default: assert(0 && "Unknown fcmp predicate opcode!");
1032         case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
1033         case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
1034         case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
1035         case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
1036         case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
1037         case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
1038         case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
1039         case FCmpInst::FCMP_ORD:   FOC = ISD::SETEQ; FPC = ISD::SETO;   break;
1040         case FCmpInst::FCMP_UNO:   FOC = ISD::SETNE; FPC = ISD::SETUO;  break;
1041         case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
1042         case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
1043         case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
1044         case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
1045         case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
1046         case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
1047         case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
1048         }
1049         if (FiniteOnlyFPMath())
1050           Condition = FOC;
1051         else 
1052           Condition = FPC;
1053       } else {
1054         Condition = ISD::SETEQ; // silence warning.
1055         assert(0 && "Unknown compare instruction");
1056       }
1057       
1058       SelectionDAGISel::CaseBlock CB(Condition, BOp->getOperand(0), 
1059                                      BOp->getOperand(1), NULL, TBB, FBB, CurBB);
1060       SwitchCases.push_back(CB);
1061       return;
1062     }
1063     
1064     // Create a CaseBlock record representing this branch.
1065     SelectionDAGISel::CaseBlock CB(ISD::SETEQ, Cond, ConstantInt::getTrue(),
1066                                    NULL, TBB, FBB, CurBB);
1067     SwitchCases.push_back(CB);
1068     return;
1069   }
1070   
1071   
1072   //  Create TmpBB after CurBB.
1073   MachineFunction::iterator BBI = CurBB;
1074   MachineBasicBlock *TmpBB = new MachineBasicBlock(CurBB->getBasicBlock());
1075   CurBB->getParent()->getBasicBlockList().insert(++BBI, TmpBB);
1076   
1077   if (Opc == Instruction::Or) {
1078     // Codegen X | Y as:
1079     //   jmp_if_X TBB
1080     //   jmp TmpBB
1081     // TmpBB:
1082     //   jmp_if_Y TBB
1083     //   jmp FBB
1084     //
1085   
1086     // Emit the LHS condition.
1087     FindMergedConditions(BOp->getOperand(0), TBB, TmpBB, CurBB, Opc);
1088   
1089     // Emit the RHS condition into TmpBB.
1090     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1091   } else {
1092     assert(Opc == Instruction::And && "Unknown merge op!");
1093     // Codegen X & Y as:
1094     //   jmp_if_X TmpBB
1095     //   jmp FBB
1096     // TmpBB:
1097     //   jmp_if_Y TBB
1098     //   jmp FBB
1099     //
1100     //  This requires creation of TmpBB after CurBB.
1101     
1102     // Emit the LHS condition.
1103     FindMergedConditions(BOp->getOperand(0), TmpBB, FBB, CurBB, Opc);
1104     
1105     // Emit the RHS condition into TmpBB.
1106     FindMergedConditions(BOp->getOperand(1), TBB, FBB, TmpBB, Opc);
1107   }
1108 }
1109
1110 /// If the set of cases should be emitted as a series of branches, return true.
1111 /// If we should emit this as a bunch of and/or'd together conditions, return
1112 /// false.
1113 static bool 
1114 ShouldEmitAsBranches(const std::vector<SelectionDAGISel::CaseBlock> &Cases) {
1115   if (Cases.size() != 2) return true;
1116   
1117   // If this is two comparisons of the same values or'd or and'd together, they
1118   // will get folded into a single comparison, so don't emit two blocks.
1119   if ((Cases[0].CmpLHS == Cases[1].CmpLHS &&
1120        Cases[0].CmpRHS == Cases[1].CmpRHS) ||
1121       (Cases[0].CmpRHS == Cases[1].CmpLHS &&
1122        Cases[0].CmpLHS == Cases[1].CmpRHS)) {
1123     return false;
1124   }
1125   
1126   return true;
1127 }
1128
1129 void SelectionDAGLowering::visitBr(BranchInst &I) {
1130   // Update machine-CFG edges.
1131   MachineBasicBlock *Succ0MBB = FuncInfo.MBBMap[I.getSuccessor(0)];
1132
1133   // Figure out which block is immediately after the current one.
1134   MachineBasicBlock *NextBlock = 0;
1135   MachineFunction::iterator BBI = CurMBB;
1136   if (++BBI != CurMBB->getParent()->end())
1137     NextBlock = BBI;
1138
1139   if (I.isUnconditional()) {
1140     // If this is not a fall-through branch, emit the branch.
1141     if (Succ0MBB != NextBlock)
1142       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
1143                               DAG.getBasicBlock(Succ0MBB)));
1144
1145     // Update machine-CFG edges.
1146     CurMBB->addSuccessor(Succ0MBB);
1147
1148     return;
1149   }
1150
1151   // If this condition is one of the special cases we handle, do special stuff
1152   // now.
1153   Value *CondVal = I.getCondition();
1154   MachineBasicBlock *Succ1MBB = FuncInfo.MBBMap[I.getSuccessor(1)];
1155
1156   // If this is a series of conditions that are or'd or and'd together, emit
1157   // this as a sequence of branches instead of setcc's with and/or operations.
1158   // For example, instead of something like:
1159   //     cmp A, B
1160   //     C = seteq 
1161   //     cmp D, E
1162   //     F = setle 
1163   //     or C, F
1164   //     jnz foo
1165   // Emit:
1166   //     cmp A, B
1167   //     je foo
1168   //     cmp D, E
1169   //     jle foo
1170   //
1171   if (BinaryOperator *BOp = dyn_cast<BinaryOperator>(CondVal)) {
1172     if (BOp->hasOneUse() && 
1173         (BOp->getOpcode() == Instruction::And ||
1174          BOp->getOpcode() == Instruction::Or)) {
1175       FindMergedConditions(BOp, Succ0MBB, Succ1MBB, CurMBB, BOp->getOpcode());
1176       // If the compares in later blocks need to use values not currently
1177       // exported from this block, export them now.  This block should always
1178       // be the first entry.
1179       assert(SwitchCases[0].ThisBB == CurMBB && "Unexpected lowering!");
1180       
1181       // Allow some cases to be rejected.
1182       if (ShouldEmitAsBranches(SwitchCases)) {
1183         for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i) {
1184           ExportFromCurrentBlock(SwitchCases[i].CmpLHS);
1185           ExportFromCurrentBlock(SwitchCases[i].CmpRHS);
1186         }
1187         
1188         // Emit the branch for this block.
1189         visitSwitchCase(SwitchCases[0]);
1190         SwitchCases.erase(SwitchCases.begin());
1191         return;
1192       }
1193       
1194       // Okay, we decided not to do this, remove any inserted MBB's and clear
1195       // SwitchCases.
1196       for (unsigned i = 1, e = SwitchCases.size(); i != e; ++i)
1197         CurMBB->getParent()->getBasicBlockList().erase(SwitchCases[i].ThisBB);
1198       
1199       SwitchCases.clear();
1200     }
1201   }
1202   
1203   // Create a CaseBlock record representing this branch.
1204   SelectionDAGISel::CaseBlock CB(ISD::SETEQ, CondVal, ConstantInt::getTrue(),
1205                                  NULL, Succ0MBB, Succ1MBB, CurMBB);
1206   // Use visitSwitchCase to actually insert the fast branch sequence for this
1207   // cond branch.
1208   visitSwitchCase(CB);
1209 }
1210
1211 /// visitSwitchCase - Emits the necessary code to represent a single node in
1212 /// the binary search tree resulting from lowering a switch instruction.
1213 void SelectionDAGLowering::visitSwitchCase(SelectionDAGISel::CaseBlock &CB) {
1214   SDOperand Cond;
1215   SDOperand CondLHS = getValue(CB.CmpLHS);
1216   
1217   // Build the setcc now. 
1218   if (CB.CmpMHS == NULL) {
1219     // Fold "(X == true)" to X and "(X == false)" to !X to
1220     // handle common cases produced by branch lowering.
1221     if (CB.CmpRHS == ConstantInt::getTrue() && CB.CC == ISD::SETEQ)
1222       Cond = CondLHS;
1223     else if (CB.CmpRHS == ConstantInt::getFalse() && CB.CC == ISD::SETEQ) {
1224       SDOperand True = DAG.getConstant(1, CondLHS.getValueType());
1225       Cond = DAG.getNode(ISD::XOR, CondLHS.getValueType(), CondLHS, True);
1226     } else
1227       Cond = DAG.getSetCC(MVT::i1, CondLHS, getValue(CB.CmpRHS), CB.CC);
1228   } else {
1229     assert(CB.CC == ISD::SETLE && "Can handle only LE ranges now");
1230
1231     uint64_t Low = cast<ConstantInt>(CB.CmpLHS)->getSExtValue();
1232     uint64_t High  = cast<ConstantInt>(CB.CmpRHS)->getSExtValue();
1233
1234     SDOperand CmpOp = getValue(CB.CmpMHS);
1235     MVT::ValueType VT = CmpOp.getValueType();
1236
1237     if (cast<ConstantInt>(CB.CmpLHS)->isMinValue(true)) {
1238       Cond = DAG.getSetCC(MVT::i1, CmpOp, DAG.getConstant(High, VT), ISD::SETLE);
1239     } else {
1240       SDOperand SUB = DAG.getNode(ISD::SUB, VT, CmpOp, DAG.getConstant(Low, VT));
1241       Cond = DAG.getSetCC(MVT::i1, SUB,
1242                           DAG.getConstant(High-Low, VT), ISD::SETULE);
1243     }
1244     
1245   }
1246   
1247   // Set NextBlock to be the MBB immediately after the current one, if any.
1248   // This is used to avoid emitting unnecessary branches to the next block.
1249   MachineBasicBlock *NextBlock = 0;
1250   MachineFunction::iterator BBI = CurMBB;
1251   if (++BBI != CurMBB->getParent()->end())
1252     NextBlock = BBI;
1253   
1254   // If the lhs block is the next block, invert the condition so that we can
1255   // fall through to the lhs instead of the rhs block.
1256   if (CB.TrueBB == NextBlock) {
1257     std::swap(CB.TrueBB, CB.FalseBB);
1258     SDOperand True = DAG.getConstant(1, Cond.getValueType());
1259     Cond = DAG.getNode(ISD::XOR, Cond.getValueType(), Cond, True);
1260   }
1261   SDOperand BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(), Cond,
1262                                  DAG.getBasicBlock(CB.TrueBB));
1263   if (CB.FalseBB == NextBlock)
1264     DAG.setRoot(BrCond);
1265   else
1266     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
1267                             DAG.getBasicBlock(CB.FalseBB)));
1268   // Update successor info
1269   CurMBB->addSuccessor(CB.TrueBB);
1270   CurMBB->addSuccessor(CB.FalseBB);
1271 }
1272
1273 /// visitJumpTable - Emit JumpTable node in the current MBB
1274 void SelectionDAGLowering::visitJumpTable(SelectionDAGISel::JumpTable &JT) {
1275   // Emit the code for the jump table
1276   assert(JT.Reg != -1U && "Should lower JT Header first!");
1277   MVT::ValueType PTy = TLI.getPointerTy();
1278   SDOperand Index = DAG.getCopyFromReg(getRoot(), JT.Reg, PTy);
1279   SDOperand Table = DAG.getJumpTable(JT.JTI, PTy);
1280   DAG.setRoot(DAG.getNode(ISD::BR_JT, MVT::Other, Index.getValue(1),
1281                           Table, Index));
1282   return;
1283 }
1284
1285 /// visitJumpTableHeader - This function emits necessary code to produce index
1286 /// in the JumpTable from switch case.
1287 void SelectionDAGLowering::visitJumpTableHeader(SelectionDAGISel::JumpTable &JT,
1288                                          SelectionDAGISel::JumpTableHeader &JTH) {
1289   // Subtract the lowest switch case value from the value being switched on
1290   // and conditional branch to default mbb if the result is greater than the
1291   // difference between smallest and largest cases.
1292   SDOperand SwitchOp = getValue(JTH.SValue);
1293   MVT::ValueType VT = SwitchOp.getValueType();
1294   SDOperand SUB = DAG.getNode(ISD::SUB, VT, SwitchOp,
1295                               DAG.getConstant(JTH.First, VT));
1296   
1297   // The SDNode we just created, which holds the value being switched on
1298   // minus the the smallest case value, needs to be copied to a virtual
1299   // register so it can be used as an index into the jump table in a 
1300   // subsequent basic block.  This value may be smaller or larger than the
1301   // target's pointer type, and therefore require extension or truncating.
1302   if (MVT::getSizeInBits(VT) > MVT::getSizeInBits(TLI.getPointerTy()))
1303     SwitchOp = DAG.getNode(ISD::TRUNCATE, TLI.getPointerTy(), SUB);
1304   else
1305     SwitchOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(), SUB);
1306   
1307   unsigned JumpTableReg = FuncInfo.MakeReg(TLI.getPointerTy());
1308   SDOperand CopyTo = DAG.getCopyToReg(getRoot(), JumpTableReg, SwitchOp);
1309   JT.Reg = JumpTableReg;
1310
1311   // Emit the range check for the jump table, and branch to the default
1312   // block for the switch statement if the value being switched on exceeds
1313   // the largest case in the switch.
1314   SDOperand CMP = DAG.getSetCC(TLI.getSetCCResultTy(), SUB,
1315                                DAG.getConstant(JTH.Last-JTH.First,VT),
1316                                ISD::SETUGT);
1317
1318   // Set NextBlock to be the MBB immediately after the current one, if any.
1319   // This is used to avoid emitting unnecessary branches to the next block.
1320   MachineBasicBlock *NextBlock = 0;
1321   MachineFunction::iterator BBI = CurMBB;
1322   if (++BBI != CurMBB->getParent()->end())
1323     NextBlock = BBI;
1324
1325   SDOperand BrCond = DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, CMP,
1326                                  DAG.getBasicBlock(JT.Default));
1327
1328   if (JT.MBB == NextBlock)
1329     DAG.setRoot(BrCond);
1330   else
1331     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrCond, 
1332                             DAG.getBasicBlock(JT.MBB)));
1333
1334   return;
1335 }
1336
1337 /// visitBitTestHeader - This function emits necessary code to produce value
1338 /// suitable for "bit tests"
1339 void SelectionDAGLowering::visitBitTestHeader(SelectionDAGISel::BitTestBlock &B) {
1340   // Subtract the minimum value
1341   SDOperand SwitchOp = getValue(B.SValue);
1342   MVT::ValueType VT = SwitchOp.getValueType();
1343   SDOperand SUB = DAG.getNode(ISD::SUB, VT, SwitchOp,
1344                               DAG.getConstant(B.First, VT));
1345
1346   // Check range
1347   SDOperand RangeCmp = DAG.getSetCC(TLI.getSetCCResultTy(), SUB,
1348                                     DAG.getConstant(B.Range, VT),
1349                                     ISD::SETUGT);
1350
1351   SDOperand ShiftOp;
1352   if (MVT::getSizeInBits(VT) > MVT::getSizeInBits(TLI.getShiftAmountTy()))
1353     ShiftOp = DAG.getNode(ISD::TRUNCATE, TLI.getShiftAmountTy(), SUB);
1354   else
1355     ShiftOp = DAG.getNode(ISD::ZERO_EXTEND, TLI.getShiftAmountTy(), SUB);
1356
1357   // Make desired shift
1358   SDOperand SwitchVal = DAG.getNode(ISD::SHL, TLI.getPointerTy(),
1359                                     DAG.getConstant(1, TLI.getPointerTy()),
1360                                     ShiftOp);
1361
1362   unsigned SwitchReg = FuncInfo.MakeReg(TLI.getPointerTy());
1363   SDOperand CopyTo = DAG.getCopyToReg(getRoot(), SwitchReg, SwitchVal);
1364   B.Reg = SwitchReg;
1365
1366   SDOperand BrRange = DAG.getNode(ISD::BRCOND, MVT::Other, CopyTo, RangeCmp,
1367                                   DAG.getBasicBlock(B.Default));
1368
1369   // Set NextBlock to be the MBB immediately after the current one, if any.
1370   // This is used to avoid emitting unnecessary branches to the next block.
1371   MachineBasicBlock *NextBlock = 0;
1372   MachineFunction::iterator BBI = CurMBB;
1373   if (++BBI != CurMBB->getParent()->end())
1374     NextBlock = BBI;
1375
1376   MachineBasicBlock* MBB = B.Cases[0].ThisBB;
1377   if (MBB == NextBlock)
1378     DAG.setRoot(BrRange);
1379   else
1380     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, CopyTo,
1381                             DAG.getBasicBlock(MBB)));
1382
1383   CurMBB->addSuccessor(B.Default);
1384   CurMBB->addSuccessor(MBB);
1385
1386   return;
1387 }
1388
1389 /// visitBitTestCase - this function produces one "bit test"
1390 void SelectionDAGLowering::visitBitTestCase(MachineBasicBlock* NextMBB,
1391                                             unsigned Reg,
1392                                             SelectionDAGISel::BitTestCase &B) {
1393   // Emit bit tests and jumps
1394   SDOperand SwitchVal = DAG.getCopyFromReg(getRoot(), Reg, TLI.getPointerTy());
1395   
1396   SDOperand AndOp = DAG.getNode(ISD::AND, TLI.getPointerTy(),
1397                                 SwitchVal,
1398                                 DAG.getConstant(B.Mask,
1399                                                 TLI.getPointerTy()));
1400   SDOperand AndCmp = DAG.getSetCC(TLI.getSetCCResultTy(), AndOp,
1401                                   DAG.getConstant(0, TLI.getPointerTy()),
1402                                   ISD::SETNE);
1403   SDOperand BrAnd = DAG.getNode(ISD::BRCOND, MVT::Other, getRoot(),
1404                                 AndCmp, DAG.getBasicBlock(B.TargetBB));
1405
1406   // Set NextBlock to be the MBB immediately after the current one, if any.
1407   // This is used to avoid emitting unnecessary branches to the next block.
1408   MachineBasicBlock *NextBlock = 0;
1409   MachineFunction::iterator BBI = CurMBB;
1410   if (++BBI != CurMBB->getParent()->end())
1411     NextBlock = BBI;
1412
1413   if (NextMBB == NextBlock)
1414     DAG.setRoot(BrAnd);
1415   else
1416     DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, BrAnd,
1417                             DAG.getBasicBlock(NextMBB)));
1418
1419   CurMBB->addSuccessor(B.TargetBB);
1420   CurMBB->addSuccessor(NextMBB);
1421
1422   return;
1423 }
1424
1425 void SelectionDAGLowering::visitInvoke(InvokeInst &I) {
1426   // Retrieve successors.
1427   MachineBasicBlock *Return = FuncInfo.MBBMap[I.getSuccessor(0)];
1428   MachineBasicBlock *LandingPad = FuncInfo.MBBMap[I.getSuccessor(1)];
1429
1430   LowerCallTo(I, I.getCalledValue()->getType(),
1431               I.getCallingConv(),
1432               false,
1433               getValue(I.getOperand(0)),
1434               3, LandingPad);
1435
1436   // If the value of the invoke is used outside of its defining block, make it
1437   // available as a virtual register.
1438   if (!I.use_empty()) {
1439     DenseMap<const Value*, unsigned>::iterator VMI = FuncInfo.ValueMap.find(&I);
1440     if (VMI != FuncInfo.ValueMap.end())
1441       DAG.setRoot(CopyValueToVirtualRegister(&I, VMI->second));
1442   }
1443
1444   // Drop into normal successor.
1445   DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
1446                           DAG.getBasicBlock(Return)));
1447
1448   // Update successor info
1449   CurMBB->addSuccessor(Return);
1450   CurMBB->addSuccessor(LandingPad);
1451 }
1452
1453 void SelectionDAGLowering::visitUnwind(UnwindInst &I) {
1454 }
1455
1456 /// handleSmallSwitchCaseRange - Emit a series of specific tests (suitable for
1457 /// small case ranges).
1458 bool SelectionDAGLowering::handleSmallSwitchRange(CaseRec& CR,
1459                                                   CaseRecVector& WorkList,
1460                                                   Value* SV,
1461                                                   MachineBasicBlock* Default) {
1462   Case& BackCase  = *(CR.Range.second-1);
1463   
1464   // Size is the number of Cases represented by this range.
1465   unsigned Size = CR.Range.second - CR.Range.first;
1466   if (Size > 3)
1467     return false;  
1468   
1469   // Get the MachineFunction which holds the current MBB.  This is used when
1470   // inserting any additional MBBs necessary to represent the switch.
1471   MachineFunction *CurMF = CurMBB->getParent();  
1472
1473   // Figure out which block is immediately after the current one.
1474   MachineBasicBlock *NextBlock = 0;
1475   MachineFunction::iterator BBI = CR.CaseBB;
1476
1477   if (++BBI != CurMBB->getParent()->end())
1478     NextBlock = BBI;
1479
1480   // TODO: If any two of the cases has the same destination, and if one value
1481   // is the same as the other, but has one bit unset that the other has set,
1482   // use bit manipulation to do two compares at once.  For example:
1483   // "if (X == 6 || X == 4)" -> "if ((X|2) == 6)"
1484     
1485   // Rearrange the case blocks so that the last one falls through if possible.
1486   if (NextBlock && Default != NextBlock && BackCase.BB != NextBlock) {
1487     // The last case block won't fall through into 'NextBlock' if we emit the
1488     // branches in this order.  See if rearranging a case value would help.
1489     for (CaseItr I = CR.Range.first, E = CR.Range.second-1; I != E; ++I) {
1490       if (I->BB == NextBlock) {
1491         std::swap(*I, BackCase);
1492         break;
1493       }
1494     }
1495   }
1496   
1497   // Create a CaseBlock record representing a conditional branch to
1498   // the Case's target mbb if the value being switched on SV is equal
1499   // to C.
1500   MachineBasicBlock *CurBlock = CR.CaseBB;
1501   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++I) {
1502     MachineBasicBlock *FallThrough;
1503     if (I != E-1) {
1504       FallThrough = new MachineBasicBlock(CurBlock->getBasicBlock());
1505       CurMF->getBasicBlockList().insert(BBI, FallThrough);
1506     } else {
1507       // If the last case doesn't match, go to the default block.
1508       FallThrough = Default;
1509     }
1510
1511     Value *RHS, *LHS, *MHS;
1512     ISD::CondCode CC;
1513     if (I->High == I->Low) {
1514       // This is just small small case range :) containing exactly 1 case
1515       CC = ISD::SETEQ;
1516       LHS = SV; RHS = I->High; MHS = NULL;
1517     } else {
1518       CC = ISD::SETLE;
1519       LHS = I->Low; MHS = SV; RHS = I->High;
1520     }
1521     SelectionDAGISel::CaseBlock CB(CC, LHS, RHS, MHS,
1522                                    I->BB, FallThrough, CurBlock);
1523     
1524     // If emitting the first comparison, just call visitSwitchCase to emit the
1525     // code into the current block.  Otherwise, push the CaseBlock onto the
1526     // vector to be later processed by SDISel, and insert the node's MBB
1527     // before the next MBB.
1528     if (CurBlock == CurMBB)
1529       visitSwitchCase(CB);
1530     else
1531       SwitchCases.push_back(CB);
1532     
1533     CurBlock = FallThrough;
1534   }
1535
1536   return true;
1537 }
1538
1539 static inline bool areJTsAllowed(const TargetLowering &TLI) {
1540   return (TLI.isOperationLegal(ISD::BR_JT, MVT::Other) ||
1541           TLI.isOperationLegal(ISD::BRIND, MVT::Other));
1542 }
1543   
1544 /// handleJTSwitchCase - Emit jumptable for current switch case range
1545 bool SelectionDAGLowering::handleJTSwitchCase(CaseRec& CR,
1546                                               CaseRecVector& WorkList,
1547                                               Value* SV,
1548                                               MachineBasicBlock* Default) {
1549   Case& FrontCase = *CR.Range.first;
1550   Case& BackCase  = *(CR.Range.second-1);
1551
1552   int64_t First = cast<ConstantInt>(FrontCase.Low)->getSExtValue();
1553   int64_t Last  = cast<ConstantInt>(BackCase.High)->getSExtValue();
1554
1555   uint64_t TSize = 0;
1556   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1557        I!=E; ++I)
1558     TSize += I->size();
1559
1560   if (!areJTsAllowed(TLI) || TSize <= 3)
1561     return false;
1562   
1563   double Density = (double)TSize / (double)((Last - First) + 1ULL);  
1564   if (Density < 0.4)
1565     return false;
1566
1567   DOUT << "Lowering jump table\n"
1568        << "First entry: " << First << ". Last entry: " << Last << "\n"
1569        << "Size: " << TSize << ". Density: " << Density << "\n\n";
1570
1571   // Get the MachineFunction which holds the current MBB.  This is used when
1572   // inserting any additional MBBs necessary to represent the switch.
1573   MachineFunction *CurMF = CurMBB->getParent();
1574
1575   // Figure out which block is immediately after the current one.
1576   MachineBasicBlock *NextBlock = 0;
1577   MachineFunction::iterator BBI = CR.CaseBB;
1578
1579   if (++BBI != CurMBB->getParent()->end())
1580     NextBlock = BBI;
1581
1582   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1583
1584   // Create a new basic block to hold the code for loading the address
1585   // of the jump table, and jumping to it.  Update successor information;
1586   // we will either branch to the default case for the switch, or the jump
1587   // table.
1588   MachineBasicBlock *JumpTableBB = new MachineBasicBlock(LLVMBB);
1589   CurMF->getBasicBlockList().insert(BBI, JumpTableBB);
1590   CR.CaseBB->addSuccessor(Default);
1591   CR.CaseBB->addSuccessor(JumpTableBB);
1592                 
1593   // Build a vector of destination BBs, corresponding to each target
1594   // of the jump table. If the value of the jump table slot corresponds to
1595   // a case statement, push the case's BB onto the vector, otherwise, push
1596   // the default BB.
1597   std::vector<MachineBasicBlock*> DestBBs;
1598   int64_t TEI = First;
1599   for (CaseItr I = CR.Range.first, E = CR.Range.second; I != E; ++TEI) {
1600     int64_t Low = cast<ConstantInt>(I->Low)->getSExtValue();
1601     int64_t High = cast<ConstantInt>(I->High)->getSExtValue();
1602     
1603     if ((Low <= TEI) && (TEI <= High)) {
1604       DestBBs.push_back(I->BB);
1605       if (TEI==High)
1606         ++I;
1607     } else {
1608       DestBBs.push_back(Default);
1609     }
1610   }
1611   
1612   // Update successor info. Add one edge to each unique successor.
1613   BitVector SuccsHandled(CR.CaseBB->getParent()->getNumBlockIDs());  
1614   for (std::vector<MachineBasicBlock*>::iterator I = DestBBs.begin(), 
1615          E = DestBBs.end(); I != E; ++I) {
1616     if (!SuccsHandled[(*I)->getNumber()]) {
1617       SuccsHandled[(*I)->getNumber()] = true;
1618       JumpTableBB->addSuccessor(*I);
1619     }
1620   }
1621       
1622   // Create a jump table index for this jump table, or return an existing
1623   // one.
1624   unsigned JTI = CurMF->getJumpTableInfo()->getJumpTableIndex(DestBBs);
1625   
1626   // Set the jump table information so that we can codegen it as a second
1627   // MachineBasicBlock
1628   SelectionDAGISel::JumpTable JT(-1U, JTI, JumpTableBB, Default);
1629   SelectionDAGISel::JumpTableHeader JTH(First, Last, SV, CR.CaseBB,
1630                                         (CR.CaseBB == CurMBB));
1631   if (CR.CaseBB == CurMBB)
1632     visitJumpTableHeader(JT, JTH);
1633         
1634   JTCases.push_back(SelectionDAGISel::JumpTableBlock(JTH, JT));
1635
1636   return true;
1637 }
1638
1639 /// handleBTSplitSwitchCase - emit comparison and split binary search tree into
1640 /// 2 subtrees.
1641 bool SelectionDAGLowering::handleBTSplitSwitchCase(CaseRec& CR,
1642                                                    CaseRecVector& WorkList,
1643                                                    Value* SV,
1644                                                    MachineBasicBlock* Default) {
1645   // Get the MachineFunction which holds the current MBB.  This is used when
1646   // inserting any additional MBBs necessary to represent the switch.
1647   MachineFunction *CurMF = CurMBB->getParent();  
1648
1649   // Figure out which block is immediately after the current one.
1650   MachineBasicBlock *NextBlock = 0;
1651   MachineFunction::iterator BBI = CR.CaseBB;
1652
1653   if (++BBI != CurMBB->getParent()->end())
1654     NextBlock = BBI;
1655
1656   Case& FrontCase = *CR.Range.first;
1657   Case& BackCase  = *(CR.Range.second-1);
1658   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1659
1660   // Size is the number of Cases represented by this range.
1661   unsigned Size = CR.Range.second - CR.Range.first;
1662
1663   int64_t First = cast<ConstantInt>(FrontCase.Low)->getSExtValue();
1664   int64_t Last  = cast<ConstantInt>(BackCase.High)->getSExtValue();
1665   double FMetric = 0;
1666   CaseItr Pivot = CR.Range.first + Size/2;
1667
1668   // Select optimal pivot, maximizing sum density of LHS and RHS. This will
1669   // (heuristically) allow us to emit JumpTable's later.
1670   uint64_t TSize = 0;
1671   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1672        I!=E; ++I)
1673     TSize += I->size();
1674
1675   uint64_t LSize = FrontCase.size();
1676   uint64_t RSize = TSize-LSize;
1677   DOUT << "Selecting best pivot: \n"
1678        << "First: " << First << ", Last: " << Last <<"\n"
1679        << "LSize: " << LSize << ", RSize: " << RSize << "\n";
1680   for (CaseItr I = CR.Range.first, J=I+1, E = CR.Range.second;
1681        J!=E; ++I, ++J) {
1682     int64_t LEnd = cast<ConstantInt>(I->High)->getSExtValue();
1683     int64_t RBegin = cast<ConstantInt>(J->Low)->getSExtValue();
1684     assert((RBegin-LEnd>=1) && "Invalid case distance");
1685     double LDensity = (double)LSize / (double)((LEnd - First) + 1ULL);
1686     double RDensity = (double)RSize / (double)((Last - RBegin) + 1ULL);
1687     double Metric = Log2_64(RBegin-LEnd)*(LDensity+RDensity);
1688     // Should always split in some non-trivial place
1689     DOUT <<"=>Step\n"
1690          << "LEnd: " << LEnd << ", RBegin: " << RBegin << "\n"
1691          << "LDensity: " << LDensity << ", RDensity: " << RDensity << "\n"
1692          << "Metric: " << Metric << "\n"; 
1693     if (FMetric < Metric) {
1694       Pivot = J;
1695       FMetric = Metric;
1696       DOUT << "Current metric set to: " << FMetric << "\n";
1697     }
1698
1699     LSize += J->size();
1700     RSize -= J->size();
1701   }
1702   if (areJTsAllowed(TLI)) {
1703     // If our case is dense we *really* should handle it earlier!
1704     assert((FMetric > 0) && "Should handle dense range earlier!");
1705   } else {
1706     Pivot = CR.Range.first + Size/2;
1707   }
1708   
1709   CaseRange LHSR(CR.Range.first, Pivot);
1710   CaseRange RHSR(Pivot, CR.Range.second);
1711   Constant *C = Pivot->Low;
1712   MachineBasicBlock *FalseBB = 0, *TrueBB = 0;
1713       
1714   // We know that we branch to the LHS if the Value being switched on is
1715   // less than the Pivot value, C.  We use this to optimize our binary 
1716   // tree a bit, by recognizing that if SV is greater than or equal to the
1717   // LHS's Case Value, and that Case Value is exactly one less than the 
1718   // Pivot's Value, then we can branch directly to the LHS's Target,
1719   // rather than creating a leaf node for it.
1720   if ((LHSR.second - LHSR.first) == 1 &&
1721       LHSR.first->High == CR.GE &&
1722       cast<ConstantInt>(C)->getSExtValue() ==
1723       (cast<ConstantInt>(CR.GE)->getSExtValue() + 1LL)) {
1724     TrueBB = LHSR.first->BB;
1725   } else {
1726     TrueBB = new MachineBasicBlock(LLVMBB);
1727     CurMF->getBasicBlockList().insert(BBI, TrueBB);
1728     WorkList.push_back(CaseRec(TrueBB, C, CR.GE, LHSR));
1729   }
1730   
1731   // Similar to the optimization above, if the Value being switched on is
1732   // known to be less than the Constant CR.LT, and the current Case Value
1733   // is CR.LT - 1, then we can branch directly to the target block for
1734   // the current Case Value, rather than emitting a RHS leaf node for it.
1735   if ((RHSR.second - RHSR.first) == 1 && CR.LT &&
1736       cast<ConstantInt>(RHSR.first->Low)->getSExtValue() ==
1737       (cast<ConstantInt>(CR.LT)->getSExtValue() - 1LL)) {
1738     FalseBB = RHSR.first->BB;
1739   } else {
1740     FalseBB = new MachineBasicBlock(LLVMBB);
1741     CurMF->getBasicBlockList().insert(BBI, FalseBB);
1742     WorkList.push_back(CaseRec(FalseBB,CR.LT,C,RHSR));
1743   }
1744
1745   // Create a CaseBlock record representing a conditional branch to
1746   // the LHS node if the value being switched on SV is less than C. 
1747   // Otherwise, branch to LHS.
1748   SelectionDAGISel::CaseBlock CB(ISD::SETLT, SV, C, NULL,
1749                                  TrueBB, FalseBB, CR.CaseBB);
1750
1751   if (CR.CaseBB == CurMBB)
1752     visitSwitchCase(CB);
1753   else
1754     SwitchCases.push_back(CB);
1755
1756   return true;
1757 }
1758
1759 /// handleBitTestsSwitchCase - if current case range has few destination and
1760 /// range span less, than machine word bitwidth, encode case range into series
1761 /// of masks and emit bit tests with these masks.
1762 bool SelectionDAGLowering::handleBitTestsSwitchCase(CaseRec& CR,
1763                                                     CaseRecVector& WorkList,
1764                                                     Value* SV,
1765                                                     MachineBasicBlock* Default){
1766   unsigned IntPtrBits = MVT::getSizeInBits(TLI.getPointerTy());
1767
1768   Case& FrontCase = *CR.Range.first;
1769   Case& BackCase  = *(CR.Range.second-1);
1770
1771   // Get the MachineFunction which holds the current MBB.  This is used when
1772   // inserting any additional MBBs necessary to represent the switch.
1773   MachineFunction *CurMF = CurMBB->getParent();  
1774
1775   unsigned numCmps = 0;
1776   for (CaseItr I = CR.Range.first, E = CR.Range.second;
1777        I!=E; ++I) {
1778     // Single case counts one, case range - two.
1779     if (I->Low == I->High)
1780       numCmps +=1;
1781     else
1782       numCmps +=2;
1783   }
1784     
1785   // Count unique destinations
1786   SmallSet<MachineBasicBlock*, 4> Dests;
1787   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1788     Dests.insert(I->BB);
1789     if (Dests.size() > 3)
1790       // Don't bother the code below, if there are too much unique destinations
1791       return false;
1792   }
1793   DOUT << "Total number of unique destinations: " << Dests.size() << "\n"
1794        << "Total number of comparisons: " << numCmps << "\n";
1795   
1796   // Compute span of values.
1797   Constant* minValue = FrontCase.Low;
1798   Constant* maxValue = BackCase.High;
1799   uint64_t range = cast<ConstantInt>(maxValue)->getSExtValue() -
1800                    cast<ConstantInt>(minValue)->getSExtValue();
1801   DOUT << "Compare range: " << range << "\n"
1802        << "Low bound: " << cast<ConstantInt>(minValue)->getSExtValue() << "\n"
1803        << "High bound: " << cast<ConstantInt>(maxValue)->getSExtValue() << "\n";
1804   
1805   if (range>=IntPtrBits ||
1806       (!(Dests.size() == 1 && numCmps >= 3) &&
1807        !(Dests.size() == 2 && numCmps >= 5) &&
1808        !(Dests.size() >= 3 && numCmps >= 6)))
1809     return false;
1810   
1811   DOUT << "Emitting bit tests\n";
1812   int64_t lowBound = 0;
1813     
1814   // Optimize the case where all the case values fit in a
1815   // word without having to subtract minValue. In this case,
1816   // we can optimize away the subtraction.
1817   if (cast<ConstantInt>(minValue)->getSExtValue() >= 0 &&
1818       cast<ConstantInt>(maxValue)->getSExtValue() <  IntPtrBits) {
1819     range = cast<ConstantInt>(maxValue)->getSExtValue();
1820   } else {
1821     lowBound = cast<ConstantInt>(minValue)->getSExtValue();
1822   }
1823     
1824   CaseBitsVector CasesBits;
1825   unsigned i, count = 0;
1826
1827   for (CaseItr I = CR.Range.first, E = CR.Range.second; I!=E; ++I) {
1828     MachineBasicBlock* Dest = I->BB;
1829     for (i = 0; i < count; ++i)
1830       if (Dest == CasesBits[i].BB)
1831         break;
1832     
1833     if (i == count) {
1834       assert((count < 3) && "Too much destinations to test!");
1835       CasesBits.push_back(CaseBits(0, Dest, 0));
1836       count++;
1837     }
1838     
1839     uint64_t lo = cast<ConstantInt>(I->Low)->getSExtValue() - lowBound;
1840     uint64_t hi = cast<ConstantInt>(I->High)->getSExtValue() - lowBound;
1841     
1842     for (uint64_t j = lo; j <= hi; j++) {
1843       CasesBits[i].Mask |=  1ULL << j;
1844       CasesBits[i].Bits++;
1845     }
1846       
1847   }
1848   std::sort(CasesBits.begin(), CasesBits.end(), CaseBitsCmp());
1849   
1850   SelectionDAGISel::BitTestInfo BTC;
1851
1852   // Figure out which block is immediately after the current one.
1853   MachineFunction::iterator BBI = CR.CaseBB;
1854   ++BBI;
1855
1856   const BasicBlock *LLVMBB = CR.CaseBB->getBasicBlock();
1857
1858   DOUT << "Cases:\n";
1859   for (unsigned i = 0, e = CasesBits.size(); i!=e; ++i) {
1860     DOUT << "Mask: " << CasesBits[i].Mask << ", Bits: " << CasesBits[i].Bits
1861          << ", BB: " << CasesBits[i].BB << "\n";
1862
1863     MachineBasicBlock *CaseBB = new MachineBasicBlock(LLVMBB);
1864     CurMF->getBasicBlockList().insert(BBI, CaseBB);
1865     BTC.push_back(SelectionDAGISel::BitTestCase(CasesBits[i].Mask,
1866                                                 CaseBB,
1867                                                 CasesBits[i].BB));
1868   }
1869   
1870   SelectionDAGISel::BitTestBlock BTB(lowBound, range, SV,
1871                                      -1U, (CR.CaseBB == CurMBB),
1872                                      CR.CaseBB, Default, BTC);
1873
1874   if (CR.CaseBB == CurMBB)
1875     visitBitTestHeader(BTB);
1876   
1877   BitTestCases.push_back(BTB);
1878
1879   return true;
1880 }
1881
1882
1883 // Clusterify - Transform simple list of Cases into list of CaseRange's
1884 unsigned SelectionDAGLowering::Clusterify(CaseVector& Cases,
1885                                           const SwitchInst& SI) {
1886   unsigned numCmps = 0;
1887
1888   // Start with "simple" cases
1889   for (unsigned i = 1; i < SI.getNumSuccessors(); ++i) {
1890     MachineBasicBlock *SMBB = FuncInfo.MBBMap[SI.getSuccessor(i)];
1891     Cases.push_back(Case(SI.getSuccessorValue(i),
1892                          SI.getSuccessorValue(i),
1893                          SMBB));
1894   }
1895   sort(Cases.begin(), Cases.end(), CaseCmp());
1896
1897   // Merge case into clusters
1898   if (Cases.size()>=2)
1899     // Must recompute end() each iteration because it may be
1900     // invalidated by erase if we hold on to it
1901     for (CaseItr I=Cases.begin(), J=++(Cases.begin()); J!=Cases.end(); ) {
1902       int64_t nextValue = cast<ConstantInt>(J->Low)->getSExtValue();
1903       int64_t currentValue = cast<ConstantInt>(I->High)->getSExtValue();
1904       MachineBasicBlock* nextBB = J->BB;
1905       MachineBasicBlock* currentBB = I->BB;
1906
1907       // If the two neighboring cases go to the same destination, merge them
1908       // into a single case.
1909       if ((nextValue-currentValue==1) && (currentBB == nextBB)) {
1910         I->High = J->High;
1911         J = Cases.erase(J);
1912       } else {
1913         I = J++;
1914       }
1915     }
1916
1917   for (CaseItr I=Cases.begin(), E=Cases.end(); I!=E; ++I, ++numCmps) {
1918     if (I->Low != I->High)
1919       // A range counts double, since it requires two compares.
1920       ++numCmps;
1921   }
1922
1923   return numCmps;
1924 }
1925
1926 void SelectionDAGLowering::visitSwitch(SwitchInst &SI) {  
1927   // Figure out which block is immediately after the current one.
1928   MachineBasicBlock *NextBlock = 0;
1929   MachineFunction::iterator BBI = CurMBB;
1930
1931   MachineBasicBlock *Default = FuncInfo.MBBMap[SI.getDefaultDest()];
1932
1933   // If there is only the default destination, branch to it if it is not the
1934   // next basic block.  Otherwise, just fall through.
1935   if (SI.getNumOperands() == 2) {
1936     // Update machine-CFG edges.
1937
1938     // If this is not a fall-through branch, emit the branch.
1939     if (Default != NextBlock)
1940       DAG.setRoot(DAG.getNode(ISD::BR, MVT::Other, getRoot(),
1941                               DAG.getBasicBlock(Default)));
1942
1943     CurMBB->addSuccessor(Default);
1944     return;
1945   }
1946   
1947   // If there are any non-default case statements, create a vector of Cases
1948   // representing each one, and sort the vector so that we can efficiently
1949   // create a binary search tree from them.
1950   CaseVector Cases;
1951   unsigned numCmps = Clusterify(Cases, SI);
1952   DOUT << "Clusterify finished. Total clusters: " << Cases.size()
1953        << ". Total compares: " << numCmps << "\n";
1954
1955   // Get the Value to be switched on and default basic blocks, which will be
1956   // inserted into CaseBlock records, representing basic blocks in the binary
1957   // search tree.
1958   Value *SV = SI.getOperand(0);
1959
1960   // Push the initial CaseRec onto the worklist
1961   CaseRecVector WorkList;
1962   WorkList.push_back(CaseRec(CurMBB,0,0,CaseRange(Cases.begin(),Cases.end())));
1963
1964   while (!WorkList.empty()) {
1965     // Grab a record representing a case range to process off the worklist
1966     CaseRec CR = WorkList.back();
1967     WorkList.pop_back();
1968
1969     if (handleBitTestsSwitchCase(CR, WorkList, SV, Default))
1970       continue;
1971     
1972     // If the range has few cases (two or less) emit a series of specific
1973     // tests.
1974     if (handleSmallSwitchRange(CR, WorkList, SV, Default))
1975       continue;
1976     
1977     // If the switch has more than 5 blocks, and at least 40% dense, and the 
1978     // target supports indirect branches, then emit a jump table rather than 
1979     // lowering the switch to a binary tree of conditional branches.
1980     if (handleJTSwitchCase(CR, WorkList, SV, Default))
1981       continue;
1982           
1983     // Emit binary tree. We need to pick a pivot, and push left and right ranges
1984     // onto the worklist. Leafs are handled via handleSmallSwitchRange() call.
1985     handleBTSplitSwitchCase(CR, WorkList, SV, Default);
1986   }
1987 }
1988
1989
1990 void SelectionDAGLowering::visitSub(User &I) {
1991   // -0.0 - X --> fneg
1992   const Type *Ty = I.getType();
1993   if (isa<VectorType>(Ty)) {
1994     if (ConstantVector *CV = dyn_cast<ConstantVector>(I.getOperand(0))) {
1995       const VectorType *DestTy = cast<VectorType>(I.getType());
1996       const Type *ElTy = DestTy->getElementType();
1997       if (ElTy->isFloatingPoint()) {
1998         unsigned VL = DestTy->getNumElements();
1999         std::vector<Constant*> NZ(VL, ConstantFP::get(ElTy, -0.0));
2000         Constant *CNZ = ConstantVector::get(&NZ[0], NZ.size());
2001         if (CV == CNZ) {
2002           SDOperand Op2 = getValue(I.getOperand(1));
2003           setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
2004           return;
2005         }
2006       }
2007     }
2008   }
2009   if (Ty->isFloatingPoint()) {
2010     if (ConstantFP *CFP = dyn_cast<ConstantFP>(I.getOperand(0)))
2011       if (CFP->isExactlyValue(-0.0)) {
2012         SDOperand Op2 = getValue(I.getOperand(1));
2013         setValue(&I, DAG.getNode(ISD::FNEG, Op2.getValueType(), Op2));
2014         return;
2015       }
2016   }
2017
2018   visitBinary(I, Ty->isFPOrFPVector() ? ISD::FSUB : ISD::SUB);
2019 }
2020
2021 void SelectionDAGLowering::visitBinary(User &I, unsigned OpCode) {
2022   SDOperand Op1 = getValue(I.getOperand(0));
2023   SDOperand Op2 = getValue(I.getOperand(1));
2024   
2025   setValue(&I, DAG.getNode(OpCode, Op1.getValueType(), Op1, Op2));
2026 }
2027
2028 void SelectionDAGLowering::visitShift(User &I, unsigned Opcode) {
2029   SDOperand Op1 = getValue(I.getOperand(0));
2030   SDOperand Op2 = getValue(I.getOperand(1));
2031   
2032   if (MVT::getSizeInBits(TLI.getShiftAmountTy()) <
2033       MVT::getSizeInBits(Op2.getValueType()))
2034     Op2 = DAG.getNode(ISD::TRUNCATE, TLI.getShiftAmountTy(), Op2);
2035   else if (TLI.getShiftAmountTy() > Op2.getValueType())
2036     Op2 = DAG.getNode(ISD::ANY_EXTEND, TLI.getShiftAmountTy(), Op2);
2037   
2038   setValue(&I, DAG.getNode(Opcode, Op1.getValueType(), Op1, Op2));
2039 }
2040
2041 void SelectionDAGLowering::visitICmp(User &I) {
2042   ICmpInst::Predicate predicate = ICmpInst::BAD_ICMP_PREDICATE;
2043   if (ICmpInst *IC = dyn_cast<ICmpInst>(&I))
2044     predicate = IC->getPredicate();
2045   else if (ConstantExpr *IC = dyn_cast<ConstantExpr>(&I))
2046     predicate = ICmpInst::Predicate(IC->getPredicate());
2047   SDOperand Op1 = getValue(I.getOperand(0));
2048   SDOperand Op2 = getValue(I.getOperand(1));
2049   ISD::CondCode Opcode;
2050   switch (predicate) {
2051     case ICmpInst::ICMP_EQ  : Opcode = ISD::SETEQ; break;
2052     case ICmpInst::ICMP_NE  : Opcode = ISD::SETNE; break;
2053     case ICmpInst::ICMP_UGT : Opcode = ISD::SETUGT; break;
2054     case ICmpInst::ICMP_UGE : Opcode = ISD::SETUGE; break;
2055     case ICmpInst::ICMP_ULT : Opcode = ISD::SETULT; break;
2056     case ICmpInst::ICMP_ULE : Opcode = ISD::SETULE; break;
2057     case ICmpInst::ICMP_SGT : Opcode = ISD::SETGT; break;
2058     case ICmpInst::ICMP_SGE : Opcode = ISD::SETGE; break;
2059     case ICmpInst::ICMP_SLT : Opcode = ISD::SETLT; break;
2060     case ICmpInst::ICMP_SLE : Opcode = ISD::SETLE; break;
2061     default:
2062       assert(!"Invalid ICmp predicate value");
2063       Opcode = ISD::SETEQ;
2064       break;
2065   }
2066   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Opcode));
2067 }
2068
2069 void SelectionDAGLowering::visitFCmp(User &I) {
2070   FCmpInst::Predicate predicate = FCmpInst::BAD_FCMP_PREDICATE;
2071   if (FCmpInst *FC = dyn_cast<FCmpInst>(&I))
2072     predicate = FC->getPredicate();
2073   else if (ConstantExpr *FC = dyn_cast<ConstantExpr>(&I))
2074     predicate = FCmpInst::Predicate(FC->getPredicate());
2075   SDOperand Op1 = getValue(I.getOperand(0));
2076   SDOperand Op2 = getValue(I.getOperand(1));
2077   ISD::CondCode Condition, FOC, FPC;
2078   switch (predicate) {
2079     case FCmpInst::FCMP_FALSE: FOC = FPC = ISD::SETFALSE; break;
2080     case FCmpInst::FCMP_OEQ:   FOC = ISD::SETEQ; FPC = ISD::SETOEQ; break;
2081     case FCmpInst::FCMP_OGT:   FOC = ISD::SETGT; FPC = ISD::SETOGT; break;
2082     case FCmpInst::FCMP_OGE:   FOC = ISD::SETGE; FPC = ISD::SETOGE; break;
2083     case FCmpInst::FCMP_OLT:   FOC = ISD::SETLT; FPC = ISD::SETOLT; break;
2084     case FCmpInst::FCMP_OLE:   FOC = ISD::SETLE; FPC = ISD::SETOLE; break;
2085     case FCmpInst::FCMP_ONE:   FOC = ISD::SETNE; FPC = ISD::SETONE; break;
2086     case FCmpInst::FCMP_ORD:   FOC = ISD::SETEQ; FPC = ISD::SETO;   break;
2087     case FCmpInst::FCMP_UNO:   FOC = ISD::SETNE; FPC = ISD::SETUO;  break;
2088     case FCmpInst::FCMP_UEQ:   FOC = ISD::SETEQ; FPC = ISD::SETUEQ; break;
2089     case FCmpInst::FCMP_UGT:   FOC = ISD::SETGT; FPC = ISD::SETUGT; break;
2090     case FCmpInst::FCMP_UGE:   FOC = ISD::SETGE; FPC = ISD::SETUGE; break;
2091     case FCmpInst::FCMP_ULT:   FOC = ISD::SETLT; FPC = ISD::SETULT; break;
2092     case FCmpInst::FCMP_ULE:   FOC = ISD::SETLE; FPC = ISD::SETULE; break;
2093     case FCmpInst::FCMP_UNE:   FOC = ISD::SETNE; FPC = ISD::SETUNE; break;
2094     case FCmpInst::FCMP_TRUE:  FOC = FPC = ISD::SETTRUE; break;
2095     default:
2096       assert(!"Invalid FCmp predicate value");
2097       FOC = FPC = ISD::SETFALSE;
2098       break;
2099   }
2100   if (FiniteOnlyFPMath())
2101     Condition = FOC;
2102   else 
2103     Condition = FPC;
2104   setValue(&I, DAG.getSetCC(MVT::i1, Op1, Op2, Condition));
2105 }
2106
2107 void SelectionDAGLowering::visitSelect(User &I) {
2108   SDOperand Cond     = getValue(I.getOperand(0));
2109   SDOperand TrueVal  = getValue(I.getOperand(1));
2110   SDOperand FalseVal = getValue(I.getOperand(2));
2111   setValue(&I, DAG.getNode(ISD::SELECT, TrueVal.getValueType(), Cond,
2112                            TrueVal, FalseVal));
2113 }
2114
2115
2116 void SelectionDAGLowering::visitTrunc(User &I) {
2117   // TruncInst cannot be a no-op cast because sizeof(src) > sizeof(dest).
2118   SDOperand N = getValue(I.getOperand(0));
2119   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2120   setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
2121 }
2122
2123 void SelectionDAGLowering::visitZExt(User &I) {
2124   // ZExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2125   // ZExt also can't be a cast to bool for same reason. So, nothing much to do
2126   SDOperand N = getValue(I.getOperand(0));
2127   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2128   setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
2129 }
2130
2131 void SelectionDAGLowering::visitSExt(User &I) {
2132   // SExt cannot be a no-op cast because sizeof(src) < sizeof(dest).
2133   // SExt also can't be a cast to bool for same reason. So, nothing much to do
2134   SDOperand N = getValue(I.getOperand(0));
2135   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2136   setValue(&I, DAG.getNode(ISD::SIGN_EXTEND, DestVT, N));
2137 }
2138
2139 void SelectionDAGLowering::visitFPTrunc(User &I) {
2140   // FPTrunc is never a no-op cast, no need to check
2141   SDOperand N = getValue(I.getOperand(0));
2142   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2143   setValue(&I, DAG.getNode(ISD::FP_ROUND, DestVT, N));
2144 }
2145
2146 void SelectionDAGLowering::visitFPExt(User &I){ 
2147   // FPTrunc is never a no-op cast, no need to check
2148   SDOperand N = getValue(I.getOperand(0));
2149   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2150   setValue(&I, DAG.getNode(ISD::FP_EXTEND, DestVT, N));
2151 }
2152
2153 void SelectionDAGLowering::visitFPToUI(User &I) { 
2154   // FPToUI is never a no-op cast, no need to check
2155   SDOperand N = getValue(I.getOperand(0));
2156   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2157   setValue(&I, DAG.getNode(ISD::FP_TO_UINT, DestVT, N));
2158 }
2159
2160 void SelectionDAGLowering::visitFPToSI(User &I) {
2161   // FPToSI is never a no-op cast, no need to check
2162   SDOperand N = getValue(I.getOperand(0));
2163   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2164   setValue(&I, DAG.getNode(ISD::FP_TO_SINT, DestVT, N));
2165 }
2166
2167 void SelectionDAGLowering::visitUIToFP(User &I) { 
2168   // UIToFP is never a no-op cast, no need to check
2169   SDOperand N = getValue(I.getOperand(0));
2170   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2171   setValue(&I, DAG.getNode(ISD::UINT_TO_FP, DestVT, N));
2172 }
2173
2174 void SelectionDAGLowering::visitSIToFP(User &I){ 
2175   // UIToFP is never a no-op cast, no need to check
2176   SDOperand N = getValue(I.getOperand(0));
2177   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2178   setValue(&I, DAG.getNode(ISD::SINT_TO_FP, DestVT, N));
2179 }
2180
2181 void SelectionDAGLowering::visitPtrToInt(User &I) {
2182   // What to do depends on the size of the integer and the size of the pointer.
2183   // We can either truncate, zero extend, or no-op, accordingly.
2184   SDOperand N = getValue(I.getOperand(0));
2185   MVT::ValueType SrcVT = N.getValueType();
2186   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2187   SDOperand Result;
2188   if (MVT::getSizeInBits(DestVT) < MVT::getSizeInBits(SrcVT))
2189     Result = DAG.getNode(ISD::TRUNCATE, DestVT, N);
2190   else 
2191     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2192     Result = DAG.getNode(ISD::ZERO_EXTEND, DestVT, N);
2193   setValue(&I, Result);
2194 }
2195
2196 void SelectionDAGLowering::visitIntToPtr(User &I) {
2197   // What to do depends on the size of the integer and the size of the pointer.
2198   // We can either truncate, zero extend, or no-op, accordingly.
2199   SDOperand N = getValue(I.getOperand(0));
2200   MVT::ValueType SrcVT = N.getValueType();
2201   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2202   if (MVT::getSizeInBits(DestVT) < MVT::getSizeInBits(SrcVT))
2203     setValue(&I, DAG.getNode(ISD::TRUNCATE, DestVT, N));
2204   else 
2205     // Note: ZERO_EXTEND can handle cases where the sizes are equal too
2206     setValue(&I, DAG.getNode(ISD::ZERO_EXTEND, DestVT, N));
2207 }
2208
2209 void SelectionDAGLowering::visitBitCast(User &I) { 
2210   SDOperand N = getValue(I.getOperand(0));
2211   MVT::ValueType DestVT = TLI.getValueType(I.getType());
2212
2213   // BitCast assures us that source and destination are the same size so this 
2214   // is either a BIT_CONVERT or a no-op.
2215   if (DestVT != N.getValueType())
2216     setValue(&I, DAG.getNode(ISD::BIT_CONVERT, DestVT, N)); // convert types
2217   else
2218     setValue(&I, N); // noop cast.
2219 }
2220
2221 void SelectionDAGLowering::visitInsertElement(User &I) {
2222   SDOperand InVec = getValue(I.getOperand(0));
2223   SDOperand InVal = getValue(I.getOperand(1));
2224   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
2225                                 getValue(I.getOperand(2)));
2226
2227   setValue(&I, DAG.getNode(ISD::INSERT_VECTOR_ELT,
2228                            TLI.getValueType(I.getType()),
2229                            InVec, InVal, InIdx));
2230 }
2231
2232 void SelectionDAGLowering::visitExtractElement(User &I) {
2233   SDOperand InVec = getValue(I.getOperand(0));
2234   SDOperand InIdx = DAG.getNode(ISD::ZERO_EXTEND, TLI.getPointerTy(),
2235                                 getValue(I.getOperand(1)));
2236   setValue(&I, DAG.getNode(ISD::EXTRACT_VECTOR_ELT,
2237                            TLI.getValueType(I.getType()), InVec, InIdx));
2238 }
2239
2240 void SelectionDAGLowering::visitShuffleVector(User &I) {
2241   SDOperand V1   = getValue(I.getOperand(0));
2242   SDOperand V2   = getValue(I.getOperand(1));
2243   SDOperand Mask = getValue(I.getOperand(2));
2244
2245   setValue(&I, DAG.getNode(ISD::VECTOR_SHUFFLE,
2246                            TLI.getValueType(I.getType()),
2247                            V1, V2, Mask));
2248 }
2249
2250
2251 void SelectionDAGLowering::visitGetElementPtr(User &I) {
2252   SDOperand N = getValue(I.getOperand(0));
2253   const Type *Ty = I.getOperand(0)->getType();
2254
2255   for (GetElementPtrInst::op_iterator OI = I.op_begin()+1, E = I.op_end();
2256        OI != E; ++OI) {
2257     Value *Idx = *OI;
2258     if (const StructType *StTy = dyn_cast<StructType>(Ty)) {
2259       unsigned Field = cast<ConstantInt>(Idx)->getZExtValue();
2260       if (Field) {
2261         // N = N + Offset
2262         uint64_t Offset = TD->getStructLayout(StTy)->getElementOffset(Field);
2263         N = DAG.getNode(ISD::ADD, N.getValueType(), N,
2264                         getIntPtrConstant(Offset));
2265       }
2266       Ty = StTy->getElementType(Field);
2267     } else {
2268       Ty = cast<SequentialType>(Ty)->getElementType();
2269
2270       // If this is a constant subscript, handle it quickly.
2271       if (ConstantInt *CI = dyn_cast<ConstantInt>(Idx)) {
2272         if (CI->getZExtValue() == 0) continue;
2273         uint64_t Offs = 
2274             TD->getTypeSize(Ty)*cast<ConstantInt>(CI)->getSExtValue();
2275         N = DAG.getNode(ISD::ADD, N.getValueType(), N, getIntPtrConstant(Offs));
2276         continue;
2277       }
2278       
2279       // N = N + Idx * ElementSize;
2280       uint64_t ElementSize = TD->getTypeSize(Ty);
2281       SDOperand IdxN = getValue(Idx);
2282
2283       // If the index is smaller or larger than intptr_t, truncate or extend
2284       // it.
2285       if (IdxN.getValueType() < N.getValueType()) {
2286         IdxN = DAG.getNode(ISD::SIGN_EXTEND, N.getValueType(), IdxN);
2287       } else if (IdxN.getValueType() > N.getValueType())
2288         IdxN = DAG.getNode(ISD::TRUNCATE, N.getValueType(), IdxN);
2289
2290       // If this is a multiply by a power of two, turn it into a shl
2291       // immediately.  This is a very common case.
2292       if (isPowerOf2_64(ElementSize)) {
2293         unsigned Amt = Log2_64(ElementSize);
2294         IdxN = DAG.getNode(ISD::SHL, N.getValueType(), IdxN,
2295                            DAG.getConstant(Amt, TLI.getShiftAmountTy()));
2296         N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
2297         continue;
2298       }
2299       
2300       SDOperand Scale = getIntPtrConstant(ElementSize);
2301       IdxN = DAG.getNode(ISD::MUL, N.getValueType(), IdxN, Scale);
2302       N = DAG.getNode(ISD::ADD, N.getValueType(), N, IdxN);
2303     }
2304   }
2305   setValue(&I, N);
2306 }
2307
2308 void SelectionDAGLowering::visitAlloca(AllocaInst &I) {
2309   // If this is a fixed sized alloca in the entry block of the function,
2310   // allocate it statically on the stack.
2311   if (FuncInfo.StaticAllocaMap.count(&I))
2312     return;   // getValue will auto-populate this.
2313
2314   const Type *Ty = I.getAllocatedType();
2315   uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
2316   unsigned Align =
2317     std::max((unsigned)TLI.getTargetData()->getPrefTypeAlignment(Ty),
2318              I.getAlignment());
2319
2320   SDOperand AllocSize = getValue(I.getArraySize());
2321   MVT::ValueType IntPtr = TLI.getPointerTy();
2322   if (IntPtr < AllocSize.getValueType())
2323     AllocSize = DAG.getNode(ISD::TRUNCATE, IntPtr, AllocSize);
2324   else if (IntPtr > AllocSize.getValueType())
2325     AllocSize = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, AllocSize);
2326
2327   AllocSize = DAG.getNode(ISD::MUL, IntPtr, AllocSize,
2328                           getIntPtrConstant(TySize));
2329
2330   // Handle alignment.  If the requested alignment is less than the stack
2331   // alignment, ignore it and round the size of the allocation up to the stack
2332   // alignment size.  If the size is greater than or equal to the stack
2333   // alignment, we note this in the DYNAMIC_STACKALLOC node.
2334   unsigned StackAlign =
2335     TLI.getTargetMachine().getFrameInfo()->getStackAlignment();
2336   if (Align < StackAlign) {
2337     Align = 0;
2338     // Add SA-1 to the size.
2339     AllocSize = DAG.getNode(ISD::ADD, AllocSize.getValueType(), AllocSize,
2340                             getIntPtrConstant(StackAlign-1));
2341     // Mask out the low bits for alignment purposes.
2342     AllocSize = DAG.getNode(ISD::AND, AllocSize.getValueType(), AllocSize,
2343                             getIntPtrConstant(~(uint64_t)(StackAlign-1)));
2344   }
2345
2346   SDOperand Ops[] = { getRoot(), AllocSize, getIntPtrConstant(Align) };
2347   const MVT::ValueType *VTs = DAG.getNodeValueTypes(AllocSize.getValueType(),
2348                                                     MVT::Other);
2349   SDOperand DSA = DAG.getNode(ISD::DYNAMIC_STACKALLOC, VTs, 2, Ops, 3);
2350   setValue(&I, DSA);
2351   DAG.setRoot(DSA.getValue(1));
2352
2353   // Inform the Frame Information that we have just allocated a variable-sized
2354   // object.
2355   CurMBB->getParent()->getFrameInfo()->CreateVariableSizedObject();
2356 }
2357
2358 void SelectionDAGLowering::visitLoad(LoadInst &I) {
2359   SDOperand Ptr = getValue(I.getOperand(0));
2360
2361   SDOperand Root;
2362   if (I.isVolatile())
2363     Root = getRoot();
2364   else {
2365     // Do not serialize non-volatile loads against each other.
2366     Root = DAG.getRoot();
2367   }
2368
2369   setValue(&I, getLoadFrom(I.getType(), Ptr, I.getOperand(0),
2370                            Root, I.isVolatile(), I.getAlignment()));
2371 }
2372
2373 SDOperand SelectionDAGLowering::getLoadFrom(const Type *Ty, SDOperand Ptr,
2374                                             const Value *SV, SDOperand Root,
2375                                             bool isVolatile, 
2376                                             unsigned Alignment) {
2377   SDOperand L =
2378     DAG.getLoad(TLI.getValueType(Ty), Root, Ptr, SV, 0, 
2379                 isVolatile, Alignment);
2380
2381   if (isVolatile)
2382     DAG.setRoot(L.getValue(1));
2383   else
2384     PendingLoads.push_back(L.getValue(1));
2385   
2386   return L;
2387 }
2388
2389
2390 void SelectionDAGLowering::visitStore(StoreInst &I) {
2391   Value *SrcV = I.getOperand(0);
2392   SDOperand Src = getValue(SrcV);
2393   SDOperand Ptr = getValue(I.getOperand(1));
2394   DAG.setRoot(DAG.getStore(getRoot(), Src, Ptr, I.getOperand(1), 0,
2395                            I.isVolatile(), I.getAlignment()));
2396 }
2397
2398 /// IntrinsicCannotAccessMemory - Return true if the specified intrinsic cannot
2399 /// access memory and has no other side effects at all.
2400 static bool IntrinsicCannotAccessMemory(unsigned IntrinsicID) {
2401 #define GET_NO_MEMORY_INTRINSICS
2402 #include "llvm/Intrinsics.gen"
2403 #undef GET_NO_MEMORY_INTRINSICS
2404   return false;
2405 }
2406
2407 // IntrinsicOnlyReadsMemory - Return true if the specified intrinsic doesn't
2408 // have any side-effects or if it only reads memory.
2409 static bool IntrinsicOnlyReadsMemory(unsigned IntrinsicID) {
2410 #define GET_SIDE_EFFECT_INFO
2411 #include "llvm/Intrinsics.gen"
2412 #undef GET_SIDE_EFFECT_INFO
2413   return false;
2414 }
2415
2416 /// visitTargetIntrinsic - Lower a call of a target intrinsic to an INTRINSIC
2417 /// node.
2418 void SelectionDAGLowering::visitTargetIntrinsic(CallInst &I, 
2419                                                 unsigned Intrinsic) {
2420   bool HasChain = !IntrinsicCannotAccessMemory(Intrinsic);
2421   bool OnlyLoad = HasChain && IntrinsicOnlyReadsMemory(Intrinsic);
2422   
2423   // Build the operand list.
2424   SmallVector<SDOperand, 8> Ops;
2425   if (HasChain) {  // If this intrinsic has side-effects, chainify it.
2426     if (OnlyLoad) {
2427       // We don't need to serialize loads against other loads.
2428       Ops.push_back(DAG.getRoot());
2429     } else { 
2430       Ops.push_back(getRoot());
2431     }
2432   }
2433   
2434   // Add the intrinsic ID as an integer operand.
2435   Ops.push_back(DAG.getConstant(Intrinsic, TLI.getPointerTy()));
2436
2437   // Add all operands of the call to the operand list.
2438   for (unsigned i = 1, e = I.getNumOperands(); i != e; ++i) {
2439     SDOperand Op = getValue(I.getOperand(i));
2440     assert(TLI.isTypeLegal(Op.getValueType()) &&
2441            "Intrinsic uses a non-legal type?");
2442     Ops.push_back(Op);
2443   }
2444
2445   std::vector<MVT::ValueType> VTs;
2446   if (I.getType() != Type::VoidTy) {
2447     MVT::ValueType VT = TLI.getValueType(I.getType());
2448     if (MVT::isVector(VT)) {
2449       const VectorType *DestTy = cast<VectorType>(I.getType());
2450       MVT::ValueType EltVT = TLI.getValueType(DestTy->getElementType());
2451       
2452       VT = MVT::getVectorType(EltVT, DestTy->getNumElements());
2453       assert(VT != MVT::Other && "Intrinsic uses a non-legal type?");
2454     }
2455     
2456     assert(TLI.isTypeLegal(VT) && "Intrinsic uses a non-legal type?");
2457     VTs.push_back(VT);
2458   }
2459   if (HasChain)
2460     VTs.push_back(MVT::Other);
2461
2462   const MVT::ValueType *VTList = DAG.getNodeValueTypes(VTs);
2463
2464   // Create the node.
2465   SDOperand Result;
2466   if (!HasChain)
2467     Result = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, VTList, VTs.size(),
2468                          &Ops[0], Ops.size());
2469   else if (I.getType() != Type::VoidTy)
2470     Result = DAG.getNode(ISD::INTRINSIC_W_CHAIN, VTList, VTs.size(),
2471                          &Ops[0], Ops.size());
2472   else
2473     Result = DAG.getNode(ISD::INTRINSIC_VOID, VTList, VTs.size(),
2474                          &Ops[0], Ops.size());
2475
2476   if (HasChain) {
2477     SDOperand Chain = Result.getValue(Result.Val->getNumValues()-1);
2478     if (OnlyLoad)
2479       PendingLoads.push_back(Chain);
2480     else
2481       DAG.setRoot(Chain);
2482   }
2483   if (I.getType() != Type::VoidTy) {
2484     if (const VectorType *PTy = dyn_cast<VectorType>(I.getType())) {
2485       MVT::ValueType VT = TLI.getValueType(PTy);
2486       Result = DAG.getNode(ISD::BIT_CONVERT, VT, Result);
2487     } 
2488     setValue(&I, Result);
2489   }
2490 }
2491
2492 /// ExtractTypeInfo - Returns the type info, possibly bitcast, encoded in V.
2493 static GlobalVariable *ExtractTypeInfo (Value *V) {
2494   V = IntrinsicInst::StripPointerCasts(V);
2495   GlobalVariable *GV = dyn_cast<GlobalVariable>(V);
2496   assert (GV || isa<ConstantPointerNull>(V) &&
2497           "TypeInfo must be a global variable or NULL");
2498   return GV;
2499 }
2500
2501 /// addCatchInfo - Extract the personality and type infos from an eh.selector
2502 /// call, and add them to the specified machine basic block.
2503 static void addCatchInfo(CallInst &I, MachineModuleInfo *MMI,
2504                          MachineBasicBlock *MBB) {
2505   // Inform the MachineModuleInfo of the personality for this landing pad.
2506   ConstantExpr *CE = cast<ConstantExpr>(I.getOperand(2));
2507   assert(CE->getOpcode() == Instruction::BitCast &&
2508          isa<Function>(CE->getOperand(0)) &&
2509          "Personality should be a function");
2510   MMI->addPersonality(MBB, cast<Function>(CE->getOperand(0)));
2511
2512   // Gather all the type infos for this landing pad and pass them along to
2513   // MachineModuleInfo.
2514   std::vector<GlobalVariable *> TyInfo;
2515   unsigned N = I.getNumOperands();
2516
2517   for (unsigned i = N - 1; i > 2; --i) {
2518     if (ConstantInt *CI = dyn_cast<ConstantInt>(I.getOperand(i))) {
2519       unsigned FilterLength = CI->getZExtValue();
2520       unsigned FirstCatch = i + FilterLength + 1;
2521       assert (FirstCatch <= N && "Invalid filter length");
2522
2523       if (FirstCatch < N) {
2524         TyInfo.reserve(N - FirstCatch);
2525         for (unsigned j = FirstCatch; j < N; ++j)
2526           TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2527         MMI->addCatchTypeInfo(MBB, TyInfo);
2528         TyInfo.clear();
2529       }
2530
2531       TyInfo.reserve(FilterLength);
2532       for (unsigned j = i + 1; j < FirstCatch; ++j)
2533         TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2534       MMI->addFilterTypeInfo(MBB, TyInfo);
2535       TyInfo.clear();
2536
2537       N = i;
2538     }
2539   }
2540
2541   if (N > 3) {
2542     TyInfo.reserve(N - 3);
2543     for (unsigned j = 3; j < N; ++j)
2544       TyInfo.push_back(ExtractTypeInfo(I.getOperand(j)));
2545     MMI->addCatchTypeInfo(MBB, TyInfo);
2546   }
2547 }
2548
2549 /// visitIntrinsicCall - Lower the call to the specified intrinsic function.  If
2550 /// we want to emit this as a call to a named external function, return the name
2551 /// otherwise lower it and return null.
2552 const char *
2553 SelectionDAGLowering::visitIntrinsicCall(CallInst &I, unsigned Intrinsic) {
2554   switch (Intrinsic) {
2555   default:
2556     // By default, turn this into a target intrinsic node.
2557     visitTargetIntrinsic(I, Intrinsic);
2558     return 0;
2559   case Intrinsic::vastart:  visitVAStart(I); return 0;
2560   case Intrinsic::vaend:    visitVAEnd(I); return 0;
2561   case Intrinsic::vacopy:   visitVACopy(I); return 0;
2562   case Intrinsic::returnaddress:
2563     setValue(&I, DAG.getNode(ISD::RETURNADDR, TLI.getPointerTy(),
2564                              getValue(I.getOperand(1))));
2565     return 0;
2566   case Intrinsic::frameaddress:
2567     setValue(&I, DAG.getNode(ISD::FRAMEADDR, TLI.getPointerTy(),
2568                              getValue(I.getOperand(1))));
2569     return 0;
2570   case Intrinsic::setjmp:
2571     return "_setjmp"+!TLI.usesUnderscoreSetJmp();
2572     break;
2573   case Intrinsic::longjmp:
2574     return "_longjmp"+!TLI.usesUnderscoreLongJmp();
2575     break;
2576   case Intrinsic::memcpy_i32:
2577   case Intrinsic::memcpy_i64:
2578     visitMemIntrinsic(I, ISD::MEMCPY);
2579     return 0;
2580   case Intrinsic::memset_i32:
2581   case Intrinsic::memset_i64:
2582     visitMemIntrinsic(I, ISD::MEMSET);
2583     return 0;
2584   case Intrinsic::memmove_i32:
2585   case Intrinsic::memmove_i64:
2586     visitMemIntrinsic(I, ISD::MEMMOVE);
2587     return 0;
2588     
2589   case Intrinsic::dbg_stoppoint: {
2590     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2591     DbgStopPointInst &SPI = cast<DbgStopPointInst>(I);
2592     if (MMI && SPI.getContext() && MMI->Verify(SPI.getContext())) {
2593       SDOperand Ops[5];
2594
2595       Ops[0] = getRoot();
2596       Ops[1] = getValue(SPI.getLineValue());
2597       Ops[2] = getValue(SPI.getColumnValue());
2598
2599       DebugInfoDesc *DD = MMI->getDescFor(SPI.getContext());
2600       assert(DD && "Not a debug information descriptor");
2601       CompileUnitDesc *CompileUnit = cast<CompileUnitDesc>(DD);
2602       
2603       Ops[3] = DAG.getString(CompileUnit->getFileName());
2604       Ops[4] = DAG.getString(CompileUnit->getDirectory());
2605       
2606       DAG.setRoot(DAG.getNode(ISD::LOCATION, MVT::Other, Ops, 5));
2607     }
2608
2609     return 0;
2610   }
2611   case Intrinsic::dbg_region_start: {
2612     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2613     DbgRegionStartInst &RSI = cast<DbgRegionStartInst>(I);
2614     if (MMI && RSI.getContext() && MMI->Verify(RSI.getContext())) {
2615       unsigned LabelID = MMI->RecordRegionStart(RSI.getContext());
2616       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2617                               DAG.getConstant(LabelID, MVT::i32)));
2618     }
2619
2620     return 0;
2621   }
2622   case Intrinsic::dbg_region_end: {
2623     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2624     DbgRegionEndInst &REI = cast<DbgRegionEndInst>(I);
2625     if (MMI && REI.getContext() && MMI->Verify(REI.getContext())) {
2626       unsigned LabelID = MMI->RecordRegionEnd(REI.getContext());
2627       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other,
2628                               getRoot(), DAG.getConstant(LabelID, MVT::i32)));
2629     }
2630
2631     return 0;
2632   }
2633   case Intrinsic::dbg_func_start: {
2634     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2635     DbgFuncStartInst &FSI = cast<DbgFuncStartInst>(I);
2636     if (MMI && FSI.getSubprogram() &&
2637         MMI->Verify(FSI.getSubprogram())) {
2638       unsigned LabelID = MMI->RecordRegionStart(FSI.getSubprogram());
2639       DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other,
2640                   getRoot(), DAG.getConstant(LabelID, MVT::i32)));
2641     }
2642
2643     return 0;
2644   }
2645   case Intrinsic::dbg_declare: {
2646     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2647     DbgDeclareInst &DI = cast<DbgDeclareInst>(I);
2648     if (MMI && DI.getVariable() && MMI->Verify(DI.getVariable())) {
2649       SDOperand AddressOp  = getValue(DI.getAddress());
2650       if (FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(AddressOp))
2651         MMI->RecordVariable(DI.getVariable(), FI->getIndex());
2652     }
2653
2654     return 0;
2655   }
2656     
2657   case Intrinsic::eh_exception: {
2658     if (ExceptionHandling) {
2659       if (!CurMBB->isLandingPad()) {
2660         // FIXME: Mark exception register as live in.  Hack for PR1508.
2661         unsigned Reg = TLI.getExceptionAddressRegister();
2662         if (Reg) CurMBB->addLiveIn(Reg);
2663       }
2664       // Insert the EXCEPTIONADDR instruction.
2665       SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
2666       SDOperand Ops[1];
2667       Ops[0] = DAG.getRoot();
2668       SDOperand Op = DAG.getNode(ISD::EXCEPTIONADDR, VTs, Ops, 1);
2669       setValue(&I, Op);
2670       DAG.setRoot(Op.getValue(1));
2671     } else {
2672       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
2673     }
2674     return 0;
2675   }
2676
2677   case Intrinsic::eh_selector:{
2678     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2679
2680     if (ExceptionHandling && MMI) {
2681       if (CurMBB->isLandingPad())
2682         addCatchInfo(I, MMI, CurMBB);
2683       else {
2684 #ifndef NDEBUG
2685         FuncInfo.CatchInfoLost.insert(&I);
2686 #endif
2687         // FIXME: Mark exception selector register as live in.  Hack for PR1508.
2688         unsigned Reg = TLI.getExceptionSelectorRegister();
2689         if (Reg) CurMBB->addLiveIn(Reg);
2690       }
2691
2692       // Insert the EHSELECTION instruction.
2693       SDVTList VTs = DAG.getVTList(TLI.getPointerTy(), MVT::Other);
2694       SDOperand Ops[2];
2695       Ops[0] = getValue(I.getOperand(1));
2696       Ops[1] = getRoot();
2697       SDOperand Op = DAG.getNode(ISD::EHSELECTION, VTs, Ops, 2);
2698       setValue(&I, Op);
2699       DAG.setRoot(Op.getValue(1));
2700     } else {
2701       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
2702     }
2703     
2704     return 0;
2705   }
2706   
2707   case Intrinsic::eh_typeid_for: {
2708     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2709     
2710     if (MMI) {
2711       // Find the type id for the given typeinfo.
2712       GlobalVariable *GV = ExtractTypeInfo(I.getOperand(1));
2713
2714       unsigned TypeID = MMI->getTypeIDFor(GV);
2715       setValue(&I, DAG.getConstant(TypeID, MVT::i32));
2716     } else {
2717       // Return something different to eh_selector.
2718       setValue(&I, DAG.getConstant(1, MVT::i32));
2719     }
2720
2721     return 0;
2722   }
2723
2724   case Intrinsic::eh_return: {
2725     MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2726
2727     if (MMI && ExceptionHandling) {
2728       MMI->setCallsEHReturn(true);
2729       DAG.setRoot(DAG.getNode(ISD::EH_RETURN,
2730                               MVT::Other,
2731                               getRoot(),
2732                               getValue(I.getOperand(1)),
2733                               getValue(I.getOperand(2))));
2734     } else {
2735       setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
2736     }
2737
2738     return 0;
2739   }
2740
2741    case Intrinsic::eh_unwind_init: {    
2742      if (MachineModuleInfo *MMI = DAG.getMachineModuleInfo()) {
2743        MMI->setCallsUnwindInit(true);
2744      }
2745
2746      return 0;
2747    }
2748
2749    case Intrinsic::eh_dwarf_cfa: {
2750      if (ExceptionHandling) {
2751        MVT::ValueType VT = getValue(I.getOperand(1)).getValueType();
2752        SDOperand Offset = DAG.getNode(ISD::ADD,
2753                                       TLI.getPointerTy(),
2754                                       DAG.getNode(ISD::FRAME_TO_ARGS_OFFSET,
2755                                                   VT),
2756                                       getValue(I.getOperand(1)));
2757        setValue(&I, DAG.getNode(ISD::ADD,
2758                                 TLI.getPointerTy(),
2759                                 DAG.getNode(ISD::FRAMEADDR,
2760                                             TLI.getPointerTy(),
2761                                             DAG.getConstant(0,
2762                                                             TLI.getPointerTy())),
2763                                 Offset));
2764      } else {
2765        setValue(&I, DAG.getConstant(0, TLI.getPointerTy()));
2766      }
2767
2768      return 0;
2769   }
2770
2771   case Intrinsic::sqrt_f32:
2772   case Intrinsic::sqrt_f64:
2773     setValue(&I, DAG.getNode(ISD::FSQRT,
2774                              getValue(I.getOperand(1)).getValueType(),
2775                              getValue(I.getOperand(1))));
2776     return 0;
2777   case Intrinsic::powi_f32:
2778   case Intrinsic::powi_f64:
2779     setValue(&I, DAG.getNode(ISD::FPOWI,
2780                              getValue(I.getOperand(1)).getValueType(),
2781                              getValue(I.getOperand(1)),
2782                              getValue(I.getOperand(2))));
2783     return 0;
2784   case Intrinsic::pcmarker: {
2785     SDOperand Tmp = getValue(I.getOperand(1));
2786     DAG.setRoot(DAG.getNode(ISD::PCMARKER, MVT::Other, getRoot(), Tmp));
2787     return 0;
2788   }
2789   case Intrinsic::readcyclecounter: {
2790     SDOperand Op = getRoot();
2791     SDOperand Tmp = DAG.getNode(ISD::READCYCLECOUNTER,
2792                                 DAG.getNodeValueTypes(MVT::i64, MVT::Other), 2,
2793                                 &Op, 1);
2794     setValue(&I, Tmp);
2795     DAG.setRoot(Tmp.getValue(1));
2796     return 0;
2797   }
2798   case Intrinsic::part_select: {
2799     // Currently not implemented: just abort
2800     assert(0 && "part_select intrinsic not implemented");
2801     abort();
2802   }
2803   case Intrinsic::part_set: {
2804     // Currently not implemented: just abort
2805     assert(0 && "part_set intrinsic not implemented");
2806     abort();
2807   }
2808   case Intrinsic::bswap:
2809     setValue(&I, DAG.getNode(ISD::BSWAP,
2810                              getValue(I.getOperand(1)).getValueType(),
2811                              getValue(I.getOperand(1))));
2812     return 0;
2813   case Intrinsic::cttz: {
2814     SDOperand Arg = getValue(I.getOperand(1));
2815     MVT::ValueType Ty = Arg.getValueType();
2816     SDOperand result = DAG.getNode(ISD::CTTZ, Ty, Arg);
2817     setValue(&I, result);
2818     return 0;
2819   }
2820   case Intrinsic::ctlz: {
2821     SDOperand Arg = getValue(I.getOperand(1));
2822     MVT::ValueType Ty = Arg.getValueType();
2823     SDOperand result = DAG.getNode(ISD::CTLZ, Ty, Arg);
2824     setValue(&I, result);
2825     return 0;
2826   }
2827   case Intrinsic::ctpop: {
2828     SDOperand Arg = getValue(I.getOperand(1));
2829     MVT::ValueType Ty = Arg.getValueType();
2830     SDOperand result = DAG.getNode(ISD::CTPOP, Ty, Arg);
2831     setValue(&I, result);
2832     return 0;
2833   }
2834   case Intrinsic::stacksave: {
2835     SDOperand Op = getRoot();
2836     SDOperand Tmp = DAG.getNode(ISD::STACKSAVE,
2837               DAG.getNodeValueTypes(TLI.getPointerTy(), MVT::Other), 2, &Op, 1);
2838     setValue(&I, Tmp);
2839     DAG.setRoot(Tmp.getValue(1));
2840     return 0;
2841   }
2842   case Intrinsic::stackrestore: {
2843     SDOperand Tmp = getValue(I.getOperand(1));
2844     DAG.setRoot(DAG.getNode(ISD::STACKRESTORE, MVT::Other, getRoot(), Tmp));
2845     return 0;
2846   }
2847   case Intrinsic::prefetch:
2848     // FIXME: Currently discarding prefetches.
2849     return 0;
2850   
2851   case Intrinsic::var_annotation:
2852     // Discard annotate attributes
2853     return 0;
2854
2855   case Intrinsic::adjust_trampoline: {
2856     SDOperand Arg = getValue(I.getOperand(1));
2857     setValue(&I, DAG.getNode(ISD::ADJUST_TRAMP, TLI.getPointerTy(), Arg));
2858     return 0;
2859   }
2860
2861   case Intrinsic::init_trampoline: {
2862     const Function *F =
2863       cast<Function>(IntrinsicInst::StripPointerCasts(I.getOperand(2)));
2864
2865     SDOperand Ops[6];
2866     Ops[0] = getRoot();
2867     Ops[1] = getValue(I.getOperand(1));
2868     Ops[2] = getValue(I.getOperand(2));
2869     Ops[3] = getValue(I.getOperand(3));
2870     Ops[4] = DAG.getSrcValue(I.getOperand(1));
2871     Ops[5] = DAG.getSrcValue(F);
2872
2873     DAG.setRoot(DAG.getNode(ISD::TRAMPOLINE, MVT::Other, Ops, 6));
2874     return 0;
2875   }
2876   }
2877 }
2878
2879
2880 void SelectionDAGLowering::LowerCallTo(Instruction &I,
2881                                        const Type *CalledValueTy,
2882                                        unsigned CallingConv,
2883                                        bool IsTailCall,
2884                                        SDOperand Callee, unsigned OpIdx,
2885                                        MachineBasicBlock *LandingPad) {
2886   const PointerType *PT = cast<PointerType>(CalledValueTy);
2887   const FunctionType *FTy = cast<FunctionType>(PT->getElementType());
2888   const ParamAttrsList *Attrs = FTy->getParamAttrs();
2889   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
2890   unsigned BeginLabel = 0, EndLabel = 0;
2891     
2892   TargetLowering::ArgListTy Args;
2893   TargetLowering::ArgListEntry Entry;
2894   Args.reserve(I.getNumOperands());
2895   for (unsigned i = OpIdx, e = I.getNumOperands(); i != e; ++i) {
2896     Value *Arg = I.getOperand(i);
2897     SDOperand ArgNode = getValue(Arg);
2898     Entry.Node = ArgNode; Entry.Ty = Arg->getType();
2899
2900     unsigned attrInd = i - OpIdx + 1;
2901     Entry.isSExt  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::SExt);
2902     Entry.isZExt  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::ZExt);
2903     Entry.isInReg = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::InReg);
2904     Entry.isSRet  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::StructRet);
2905     Entry.isNest  = Attrs && Attrs->paramHasAttr(attrInd, ParamAttr::Nest);
2906     Args.push_back(Entry);
2907   }
2908
2909   if (ExceptionHandling && MMI) {
2910     // Insert a label before the invoke call to mark the try range.  This can be
2911     // used to detect deletion of the invoke via the MachineModuleInfo.
2912     BeginLabel = MMI->NextLabelID();
2913     DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2914                             DAG.getConstant(BeginLabel, MVT::i32)));
2915   }
2916   
2917   std::pair<SDOperand,SDOperand> Result =
2918     TLI.LowerCallTo(getRoot(), I.getType(), 
2919                     Attrs && Attrs->paramHasAttr(0, ParamAttr::SExt),
2920                     FTy->isVarArg(), CallingConv, IsTailCall, 
2921                     Callee, Args, DAG);
2922   if (I.getType() != Type::VoidTy)
2923     setValue(&I, Result.first);
2924   DAG.setRoot(Result.second);
2925
2926   if (ExceptionHandling && MMI) {
2927     // Insert a label at the end of the invoke call to mark the try range.  This
2928     // can be used to detect deletion of the invoke via the MachineModuleInfo.
2929     EndLabel = MMI->NextLabelID();
2930     DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, getRoot(),
2931                             DAG.getConstant(EndLabel, MVT::i32)));
2932
2933     // Inform MachineModuleInfo of range.    
2934     MMI->addInvoke(LandingPad, BeginLabel, EndLabel);
2935   }
2936 }
2937
2938
2939 void SelectionDAGLowering::visitCall(CallInst &I) {
2940   const char *RenameFn = 0;
2941   if (Function *F = I.getCalledFunction()) {
2942     if (F->isDeclaration())
2943       if (unsigned IID = F->getIntrinsicID()) {
2944         RenameFn = visitIntrinsicCall(I, IID);
2945         if (!RenameFn)
2946           return;
2947       } else {    // Not an LLVM intrinsic.
2948         const std::string &Name = F->getName();
2949         if (Name[0] == 'c' && (Name == "copysign" || Name == "copysignf")) {
2950           if (I.getNumOperands() == 3 &&   // Basic sanity checks.
2951               I.getOperand(1)->getType()->isFloatingPoint() &&
2952               I.getType() == I.getOperand(1)->getType() &&
2953               I.getType() == I.getOperand(2)->getType()) {
2954             SDOperand LHS = getValue(I.getOperand(1));
2955             SDOperand RHS = getValue(I.getOperand(2));
2956             setValue(&I, DAG.getNode(ISD::FCOPYSIGN, LHS.getValueType(),
2957                                      LHS, RHS));
2958             return;
2959           }
2960         } else if (Name[0] == 'f' && (Name == "fabs" || Name == "fabsf")) {
2961           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
2962               I.getOperand(1)->getType()->isFloatingPoint() &&
2963               I.getType() == I.getOperand(1)->getType()) {
2964             SDOperand Tmp = getValue(I.getOperand(1));
2965             setValue(&I, DAG.getNode(ISD::FABS, Tmp.getValueType(), Tmp));
2966             return;
2967           }
2968         } else if (Name[0] == 's' && (Name == "sin" || Name == "sinf")) {
2969           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
2970               I.getOperand(1)->getType()->isFloatingPoint() &&
2971               I.getType() == I.getOperand(1)->getType()) {
2972             SDOperand Tmp = getValue(I.getOperand(1));
2973             setValue(&I, DAG.getNode(ISD::FSIN, Tmp.getValueType(), Tmp));
2974             return;
2975           }
2976         } else if (Name[0] == 'c' && (Name == "cos" || Name == "cosf")) {
2977           if (I.getNumOperands() == 2 &&   // Basic sanity checks.
2978               I.getOperand(1)->getType()->isFloatingPoint() &&
2979               I.getType() == I.getOperand(1)->getType()) {
2980             SDOperand Tmp = getValue(I.getOperand(1));
2981             setValue(&I, DAG.getNode(ISD::FCOS, Tmp.getValueType(), Tmp));
2982             return;
2983           }
2984         }
2985       }
2986   } else if (isa<InlineAsm>(I.getOperand(0))) {
2987     visitInlineAsm(I);
2988     return;
2989   }
2990
2991   SDOperand Callee;
2992   if (!RenameFn)
2993     Callee = getValue(I.getOperand(0));
2994   else
2995     Callee = DAG.getExternalSymbol(RenameFn, TLI.getPointerTy());
2996
2997   LowerCallTo(I, I.getCalledValue()->getType(),
2998               I.getCallingConv(),
2999               I.isTailCall(),
3000               Callee,
3001               1);
3002 }
3003
3004
3005 /// getCopyFromRegs - Emit a series of CopyFromReg nodes that copies from
3006 /// this value and returns the result as a ValueVT value.  This uses 
3007 /// Chain/Flag as the input and updates them for the output Chain/Flag.
3008 /// If the Flag pointer is NULL, no flag is used.
3009 SDOperand RegsForValue::getCopyFromRegs(SelectionDAG &DAG,
3010                                         SDOperand &Chain, SDOperand *Flag)const{
3011   // Copy the legal parts from the registers.
3012   unsigned NumParts = Regs.size();
3013   SmallVector<SDOperand, 8> Parts(NumParts);
3014   for (unsigned i = 0; i != NumParts; ++i) {
3015     SDOperand Part = Flag ?
3016                      DAG.getCopyFromReg(Chain, Regs[i], RegVT, *Flag) :
3017                      DAG.getCopyFromReg(Chain, Regs[i], RegVT);
3018     Chain = Part.getValue(1);
3019     if (Flag)
3020       *Flag = Part.getValue(2);
3021     Parts[i] = Part;
3022   }
3023   
3024   // Assemble the legal parts into the final value.
3025   return getCopyFromParts(DAG, &Parts[0], NumParts, RegVT, ValueVT);
3026 }
3027
3028 /// getCopyToRegs - Emit a series of CopyToReg nodes that copies the
3029 /// specified value into the registers specified by this object.  This uses 
3030 /// Chain/Flag as the input and updates them for the output Chain/Flag.
3031 /// If the Flag pointer is NULL, no flag is used.
3032 void RegsForValue::getCopyToRegs(SDOperand Val, SelectionDAG &DAG,
3033                                  SDOperand &Chain, SDOperand *Flag) const {
3034   // Get the list of the values's legal parts.
3035   unsigned NumParts = Regs.size();
3036   SmallVector<SDOperand, 8> Parts(NumParts);
3037   getCopyToParts(DAG, Val, &Parts[0], NumParts, RegVT);
3038
3039   // Copy the parts into the registers.
3040   for (unsigned i = 0; i != NumParts; ++i) {
3041     SDOperand Part = Flag ?
3042                      DAG.getCopyToReg(Chain, Regs[i], Parts[i], *Flag) :
3043                      DAG.getCopyToReg(Chain, Regs[i], Parts[i]);
3044     Chain = Part.getValue(0);
3045     if (Flag)
3046       *Flag = Part.getValue(1);
3047   }
3048 }
3049
3050 /// AddInlineAsmOperands - Add this value to the specified inlineasm node
3051 /// operand list.  This adds the code marker and includes the number of 
3052 /// values added into it.
3053 void RegsForValue::AddInlineAsmOperands(unsigned Code, SelectionDAG &DAG,
3054                                         std::vector<SDOperand> &Ops) const {
3055   MVT::ValueType IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
3056   Ops.push_back(DAG.getTargetConstant(Code | (Regs.size() << 3), IntPtrTy));
3057   for (unsigned i = 0, e = Regs.size(); i != e; ++i)
3058     Ops.push_back(DAG.getRegister(Regs[i], RegVT));
3059 }
3060
3061 /// isAllocatableRegister - If the specified register is safe to allocate, 
3062 /// i.e. it isn't a stack pointer or some other special register, return the
3063 /// register class for the register.  Otherwise, return null.
3064 static const TargetRegisterClass *
3065 isAllocatableRegister(unsigned Reg, MachineFunction &MF,
3066                       const TargetLowering &TLI, const MRegisterInfo *MRI) {
3067   MVT::ValueType FoundVT = MVT::Other;
3068   const TargetRegisterClass *FoundRC = 0;
3069   for (MRegisterInfo::regclass_iterator RCI = MRI->regclass_begin(),
3070        E = MRI->regclass_end(); RCI != E; ++RCI) {
3071     MVT::ValueType ThisVT = MVT::Other;
3072
3073     const TargetRegisterClass *RC = *RCI;
3074     // If none of the the value types for this register class are valid, we 
3075     // can't use it.  For example, 64-bit reg classes on 32-bit targets.
3076     for (TargetRegisterClass::vt_iterator I = RC->vt_begin(), E = RC->vt_end();
3077          I != E; ++I) {
3078       if (TLI.isTypeLegal(*I)) {
3079         // If we have already found this register in a different register class,
3080         // choose the one with the largest VT specified.  For example, on
3081         // PowerPC, we favor f64 register classes over f32.
3082         if (FoundVT == MVT::Other || 
3083             MVT::getSizeInBits(FoundVT) < MVT::getSizeInBits(*I)) {
3084           ThisVT = *I;
3085           break;
3086         }
3087       }
3088     }
3089     
3090     if (ThisVT == MVT::Other) continue;
3091     
3092     // NOTE: This isn't ideal.  In particular, this might allocate the
3093     // frame pointer in functions that need it (due to them not being taken
3094     // out of allocation, because a variable sized allocation hasn't been seen
3095     // yet).  This is a slight code pessimization, but should still work.
3096     for (TargetRegisterClass::iterator I = RC->allocation_order_begin(MF),
3097          E = RC->allocation_order_end(MF); I != E; ++I)
3098       if (*I == Reg) {
3099         // We found a matching register class.  Keep looking at others in case
3100         // we find one with larger registers that this physreg is also in.
3101         FoundRC = RC;
3102         FoundVT = ThisVT;
3103         break;
3104       }
3105   }
3106   return FoundRC;
3107 }    
3108
3109
3110 namespace {
3111 /// AsmOperandInfo - This contains information for each constraint that we are
3112 /// lowering.
3113 struct AsmOperandInfo : public InlineAsm::ConstraintInfo {
3114   /// ConstraintCode - This contains the actual string for the code, like "m".
3115   std::string ConstraintCode;
3116
3117   /// ConstraintType - Information about the constraint code, e.g. Register,
3118   /// RegisterClass, Memory, Other, Unknown.
3119   TargetLowering::ConstraintType ConstraintType;
3120   
3121   /// CallOperand/CallOperandval - If this is the result output operand or a
3122   /// clobber, this is null, otherwise it is the incoming operand to the
3123   /// CallInst.  This gets modified as the asm is processed.
3124   SDOperand CallOperand;
3125   Value *CallOperandVal;
3126   
3127   /// ConstraintVT - The ValueType for the operand value.
3128   MVT::ValueType ConstraintVT;
3129   
3130   /// AssignedRegs - If this is a register or register class operand, this
3131   /// contains the set of register corresponding to the operand.
3132   RegsForValue AssignedRegs;
3133   
3134   AsmOperandInfo(const InlineAsm::ConstraintInfo &info)
3135     : InlineAsm::ConstraintInfo(info), 
3136       ConstraintType(TargetLowering::C_Unknown),
3137       CallOperand(0,0), CallOperandVal(0), ConstraintVT(MVT::Other) {
3138   }
3139   
3140   void ComputeConstraintToUse(const TargetLowering &TLI);
3141   
3142   /// MarkAllocatedRegs - Once AssignedRegs is set, mark the assigned registers
3143   /// busy in OutputRegs/InputRegs.
3144   void MarkAllocatedRegs(bool isOutReg, bool isInReg,
3145                          std::set<unsigned> &OutputRegs, 
3146                          std::set<unsigned> &InputRegs) const {
3147      if (isOutReg)
3148        OutputRegs.insert(AssignedRegs.Regs.begin(), AssignedRegs.Regs.end());
3149      if (isInReg)
3150        InputRegs.insert(AssignedRegs.Regs.begin(), AssignedRegs.Regs.end());
3151    }
3152 };
3153 } // end anon namespace.
3154
3155 /// getConstraintGenerality - Return an integer indicating how general CT is.
3156 static unsigned getConstraintGenerality(TargetLowering::ConstraintType CT) {
3157   switch (CT) {
3158     default: assert(0 && "Unknown constraint type!");
3159     case TargetLowering::C_Other:
3160     case TargetLowering::C_Unknown:
3161       return 0;
3162     case TargetLowering::C_Register:
3163       return 1;
3164     case TargetLowering::C_RegisterClass:
3165       return 2;
3166     case TargetLowering::C_Memory:
3167       return 3;
3168   }
3169 }
3170
3171 void AsmOperandInfo::ComputeConstraintToUse(const TargetLowering &TLI) {
3172   assert(!Codes.empty() && "Must have at least one constraint");
3173   
3174   std::string *Current = &Codes[0];
3175   TargetLowering::ConstraintType CurType = TLI.getConstraintType(*Current);
3176   if (Codes.size() == 1) {   // Single-letter constraints ('r') are very common.
3177     ConstraintCode = *Current;
3178     ConstraintType = CurType;
3179     return;
3180   }
3181   
3182   unsigned CurGenerality = getConstraintGenerality(CurType);
3183   
3184   // If we have multiple constraints, try to pick the most general one ahead
3185   // of time.  This isn't a wonderful solution, but handles common cases.
3186   for (unsigned j = 1, e = Codes.size(); j != e; ++j) {
3187     TargetLowering::ConstraintType ThisType = TLI.getConstraintType(Codes[j]);
3188     unsigned ThisGenerality = getConstraintGenerality(ThisType);
3189     if (ThisGenerality > CurGenerality) {
3190       // This constraint letter is more general than the previous one,
3191       // use it.
3192       CurType = ThisType;
3193       Current = &Codes[j];
3194       CurGenerality = ThisGenerality;
3195     }
3196   }
3197   
3198   ConstraintCode = *Current;
3199   ConstraintType = CurType;
3200 }
3201
3202
3203 void SelectionDAGLowering::
3204 GetRegistersForValue(AsmOperandInfo &OpInfo, bool HasEarlyClobber,
3205                      std::set<unsigned> &OutputRegs, 
3206                      std::set<unsigned> &InputRegs) {
3207   // Compute whether this value requires an input register, an output register,
3208   // or both.
3209   bool isOutReg = false;
3210   bool isInReg = false;
3211   switch (OpInfo.Type) {
3212   case InlineAsm::isOutput:
3213     isOutReg = true;
3214     
3215     // If this is an early-clobber output, or if there is an input
3216     // constraint that matches this, we need to reserve the input register
3217     // so no other inputs allocate to it.
3218     isInReg = OpInfo.isEarlyClobber || OpInfo.hasMatchingInput;
3219     break;
3220   case InlineAsm::isInput:
3221     isInReg = true;
3222     isOutReg = false;
3223     break;
3224   case InlineAsm::isClobber:
3225     isOutReg = true;
3226     isInReg = true;
3227     break;
3228   }
3229   
3230   
3231   MachineFunction &MF = DAG.getMachineFunction();
3232   std::vector<unsigned> Regs;
3233   
3234   // If this is a constraint for a single physreg, or a constraint for a
3235   // register class, find it.
3236   std::pair<unsigned, const TargetRegisterClass*> PhysReg = 
3237     TLI.getRegForInlineAsmConstraint(OpInfo.ConstraintCode,
3238                                      OpInfo.ConstraintVT);
3239
3240   unsigned NumRegs = 1;
3241   if (OpInfo.ConstraintVT != MVT::Other)
3242     NumRegs = TLI.getNumRegisters(OpInfo.ConstraintVT);
3243   MVT::ValueType RegVT;
3244   MVT::ValueType ValueVT = OpInfo.ConstraintVT;
3245   
3246
3247   // If this is a constraint for a specific physical register, like {r17},
3248   // assign it now.
3249   if (PhysReg.first) {
3250     if (OpInfo.ConstraintVT == MVT::Other)
3251       ValueVT = *PhysReg.second->vt_begin();
3252     
3253     // Get the actual register value type.  This is important, because the user
3254     // may have asked for (e.g.) the AX register in i32 type.  We need to
3255     // remember that AX is actually i16 to get the right extension.
3256     RegVT = *PhysReg.second->vt_begin();
3257     
3258     // This is a explicit reference to a physical register.
3259     Regs.push_back(PhysReg.first);
3260
3261     // If this is an expanded reference, add the rest of the regs to Regs.
3262     if (NumRegs != 1) {
3263       TargetRegisterClass::iterator I = PhysReg.second->begin();
3264       TargetRegisterClass::iterator E = PhysReg.second->end();
3265       for (; *I != PhysReg.first; ++I)
3266         assert(I != E && "Didn't find reg!"); 
3267       
3268       // Already added the first reg.
3269       --NumRegs; ++I;
3270       for (; NumRegs; --NumRegs, ++I) {
3271         assert(I != E && "Ran out of registers to allocate!");
3272         Regs.push_back(*I);
3273       }
3274     }
3275     OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
3276     OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs);
3277     return;
3278   }
3279   
3280   // Otherwise, if this was a reference to an LLVM register class, create vregs
3281   // for this reference.
3282   std::vector<unsigned> RegClassRegs;
3283   const TargetRegisterClass *RC = PhysReg.second;
3284   if (RC) {
3285     // If this is an early clobber or tied register, our regalloc doesn't know
3286     // how to maintain the constraint.  If it isn't, go ahead and create vreg
3287     // and let the regalloc do the right thing.
3288     if (!OpInfo.hasMatchingInput && !OpInfo.isEarlyClobber &&
3289         // If there is some other early clobber and this is an input register,
3290         // then we are forced to pre-allocate the input reg so it doesn't
3291         // conflict with the earlyclobber.
3292         !(OpInfo.Type == InlineAsm::isInput && HasEarlyClobber)) {
3293       RegVT = *PhysReg.second->vt_begin();
3294       
3295       if (OpInfo.ConstraintVT == MVT::Other)
3296         ValueVT = RegVT;
3297
3298       // Create the appropriate number of virtual registers.
3299       SSARegMap *RegMap = MF.getSSARegMap();
3300       for (; NumRegs; --NumRegs)
3301         Regs.push_back(RegMap->createVirtualRegister(PhysReg.second));
3302       
3303       OpInfo.AssignedRegs = RegsForValue(Regs, RegVT, ValueVT);
3304       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs);
3305       return;
3306     }
3307     
3308     // Otherwise, we can't allocate it.  Let the code below figure out how to
3309     // maintain these constraints.
3310     RegClassRegs.assign(PhysReg.second->begin(), PhysReg.second->end());
3311     
3312   } else {
3313     // This is a reference to a register class that doesn't directly correspond
3314     // to an LLVM register class.  Allocate NumRegs consecutive, available,
3315     // registers from the class.
3316     RegClassRegs = TLI.getRegClassForInlineAsmConstraint(OpInfo.ConstraintCode,
3317                                                          OpInfo.ConstraintVT);
3318   }
3319   
3320   const MRegisterInfo *MRI = DAG.getTarget().getRegisterInfo();
3321   unsigned NumAllocated = 0;
3322   for (unsigned i = 0, e = RegClassRegs.size(); i != e; ++i) {
3323     unsigned Reg = RegClassRegs[i];
3324     // See if this register is available.
3325     if ((isOutReg && OutputRegs.count(Reg)) ||   // Already used.
3326         (isInReg  && InputRegs.count(Reg))) {    // Already used.
3327       // Make sure we find consecutive registers.
3328       NumAllocated = 0;
3329       continue;
3330     }
3331     
3332     // Check to see if this register is allocatable (i.e. don't give out the
3333     // stack pointer).
3334     if (RC == 0) {
3335       RC = isAllocatableRegister(Reg, MF, TLI, MRI);
3336       if (!RC) {        // Couldn't allocate this register.
3337         // Reset NumAllocated to make sure we return consecutive registers.
3338         NumAllocated = 0;
3339         continue;
3340       }
3341     }
3342     
3343     // Okay, this register is good, we can use it.
3344     ++NumAllocated;
3345
3346     // If we allocated enough consecutive registers, succeed.
3347     if (NumAllocated == NumRegs) {
3348       unsigned RegStart = (i-NumAllocated)+1;
3349       unsigned RegEnd   = i+1;
3350       // Mark all of the allocated registers used.
3351       for (unsigned i = RegStart; i != RegEnd; ++i)
3352         Regs.push_back(RegClassRegs[i]);
3353       
3354       OpInfo.AssignedRegs = RegsForValue(Regs, *RC->vt_begin(), 
3355                                          OpInfo.ConstraintVT);
3356       OpInfo.MarkAllocatedRegs(isOutReg, isInReg, OutputRegs, InputRegs);
3357       return;
3358     }
3359   }
3360   
3361   // Otherwise, we couldn't allocate enough registers for this.
3362   return;
3363 }
3364
3365
3366 /// visitInlineAsm - Handle a call to an InlineAsm object.
3367 ///
3368 void SelectionDAGLowering::visitInlineAsm(CallInst &I) {
3369   InlineAsm *IA = cast<InlineAsm>(I.getOperand(0));
3370
3371   /// ConstraintOperands - Information about all of the constraints.
3372   std::vector<AsmOperandInfo> ConstraintOperands;
3373   
3374   SDOperand Chain = getRoot();
3375   SDOperand Flag;
3376   
3377   std::set<unsigned> OutputRegs, InputRegs;
3378
3379   // Do a prepass over the constraints, canonicalizing them, and building up the
3380   // ConstraintOperands list.
3381   std::vector<InlineAsm::ConstraintInfo>
3382     ConstraintInfos = IA->ParseConstraints();
3383
3384   // SawEarlyClobber - Keep track of whether we saw an earlyclobber output
3385   // constraint.  If so, we can't let the register allocator allocate any input
3386   // registers, because it will not know to avoid the earlyclobbered output reg.
3387   bool SawEarlyClobber = false;
3388   
3389   unsigned OpNo = 1;   // OpNo - The operand of the CallInst.
3390   for (unsigned i = 0, e = ConstraintInfos.size(); i != e; ++i) {
3391     ConstraintOperands.push_back(AsmOperandInfo(ConstraintInfos[i]));
3392     AsmOperandInfo &OpInfo = ConstraintOperands.back();
3393     
3394     MVT::ValueType OpVT = MVT::Other;
3395
3396     // Compute the value type for each operand.
3397     switch (OpInfo.Type) {
3398     case InlineAsm::isOutput:
3399       if (!OpInfo.isIndirect) {
3400         // The return value of the call is this value.  As such, there is no
3401         // corresponding argument.
3402         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
3403         OpVT = TLI.getValueType(I.getType());
3404       } else {
3405         OpInfo.CallOperandVal = I.getOperand(OpNo++);
3406       }
3407       break;
3408     case InlineAsm::isInput:
3409       OpInfo.CallOperandVal = I.getOperand(OpNo++);
3410       break;
3411     case InlineAsm::isClobber:
3412       // Nothing to do.
3413       break;
3414     }
3415
3416     // If this is an input or an indirect output, process the call argument.
3417     if (OpInfo.CallOperandVal) {
3418       OpInfo.CallOperand = getValue(OpInfo.CallOperandVal);
3419       const Type *OpTy = OpInfo.CallOperandVal->getType();
3420       // If this is an indirect operand, the operand is a pointer to the
3421       // accessed type.
3422       if (OpInfo.isIndirect)
3423         OpTy = cast<PointerType>(OpTy)->getElementType();
3424       
3425       // If OpTy is not a first-class value, it may be a struct/union that we
3426       // can tile with integers.
3427       if (!OpTy->isFirstClassType() && OpTy->isSized()) {
3428         unsigned BitSize = TD->getTypeSizeInBits(OpTy);
3429         switch (BitSize) {
3430         default: break;
3431         case 1:
3432         case 8:
3433         case 16:
3434         case 32:
3435         case 64:
3436           OpTy = IntegerType::get(BitSize);
3437           break;
3438         }
3439       }
3440       
3441       OpVT = TLI.getValueType(OpTy, true);
3442     }
3443     
3444     OpInfo.ConstraintVT = OpVT;
3445     
3446     // Compute the constraint code and ConstraintType to use.
3447     OpInfo.ComputeConstraintToUse(TLI);
3448
3449     // Keep track of whether we see an earlyclobber.
3450     SawEarlyClobber |= OpInfo.isEarlyClobber;
3451     
3452     // If this is a memory input, and if the operand is not indirect, do what we
3453     // need to to provide an address for the memory input.
3454     if (OpInfo.ConstraintType == TargetLowering::C_Memory &&
3455         !OpInfo.isIndirect) {
3456       assert(OpInfo.Type == InlineAsm::isInput &&
3457              "Can only indirectify direct input operands!");
3458       
3459       // Memory operands really want the address of the value.  If we don't have
3460       // an indirect input, put it in the constpool if we can, otherwise spill
3461       // it to a stack slot.
3462       
3463       // If the operand is a float, integer, or vector constant, spill to a
3464       // constant pool entry to get its address.
3465       Value *OpVal = OpInfo.CallOperandVal;
3466       if (isa<ConstantFP>(OpVal) || isa<ConstantInt>(OpVal) ||
3467           isa<ConstantVector>(OpVal)) {
3468         OpInfo.CallOperand = DAG.getConstantPool(cast<Constant>(OpVal),
3469                                                  TLI.getPointerTy());
3470       } else {
3471         // Otherwise, create a stack slot and emit a store to it before the
3472         // asm.
3473         const Type *Ty = OpVal->getType();
3474         uint64_t TySize = TLI.getTargetData()->getTypeSize(Ty);
3475         unsigned Align  = TLI.getTargetData()->getPrefTypeAlignment(Ty);
3476         MachineFunction &MF = DAG.getMachineFunction();
3477         int SSFI = MF.getFrameInfo()->CreateStackObject(TySize, Align);
3478         SDOperand StackSlot = DAG.getFrameIndex(SSFI, TLI.getPointerTy());
3479         Chain = DAG.getStore(Chain, OpInfo.CallOperand, StackSlot, NULL, 0);
3480         OpInfo.CallOperand = StackSlot;
3481       }
3482      
3483       // There is no longer a Value* corresponding to this operand.
3484       OpInfo.CallOperandVal = 0;
3485       // It is now an indirect operand.
3486       OpInfo.isIndirect = true;
3487     }
3488     
3489     // If this constraint is for a specific register, allocate it before
3490     // anything else.
3491     if (OpInfo.ConstraintType == TargetLowering::C_Register)
3492       GetRegistersForValue(OpInfo, SawEarlyClobber, OutputRegs, InputRegs);
3493   }
3494   ConstraintInfos.clear();
3495   
3496   
3497   // Second pass - Loop over all of the operands, assigning virtual or physregs
3498   // to registerclass operands.
3499   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
3500     AsmOperandInfo &OpInfo = ConstraintOperands[i];
3501     
3502     // C_Register operands have already been allocated, Other/Memory don't need
3503     // to be.
3504     if (OpInfo.ConstraintType == TargetLowering::C_RegisterClass)
3505       GetRegistersForValue(OpInfo, SawEarlyClobber, OutputRegs, InputRegs);
3506   }    
3507   
3508   // AsmNodeOperands - The operands for the ISD::INLINEASM node.
3509   std::vector<SDOperand> AsmNodeOperands;
3510   AsmNodeOperands.push_back(SDOperand());  // reserve space for input chain
3511   AsmNodeOperands.push_back(
3512           DAG.getTargetExternalSymbol(IA->getAsmString().c_str(), MVT::Other));
3513   
3514   
3515   // Loop over all of the inputs, copying the operand values into the
3516   // appropriate registers and processing the output regs.
3517   RegsForValue RetValRegs;
3518   
3519   // IndirectStoresToEmit - The set of stores to emit after the inline asm node.
3520   std::vector<std::pair<RegsForValue, Value*> > IndirectStoresToEmit;
3521   
3522   for (unsigned i = 0, e = ConstraintOperands.size(); i != e; ++i) {
3523     AsmOperandInfo &OpInfo = ConstraintOperands[i];
3524
3525     switch (OpInfo.Type) {
3526     case InlineAsm::isOutput: {
3527       if (OpInfo.ConstraintType != TargetLowering::C_RegisterClass &&
3528           OpInfo.ConstraintType != TargetLowering::C_Register) {
3529         // Memory output, or 'other' output (e.g. 'X' constraint).
3530         assert(OpInfo.isIndirect && "Memory output must be indirect operand");
3531
3532         // Add information to the INLINEASM node to know about this output.
3533         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
3534         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType, 
3535                                                         TLI.getPointerTy()));
3536         AsmNodeOperands.push_back(OpInfo.CallOperand);
3537         break;
3538       }
3539
3540       // Otherwise, this is a register or register class output.
3541
3542       // Copy the output from the appropriate register.  Find a register that
3543       // we can use.
3544       if (OpInfo.AssignedRegs.Regs.empty()) {
3545         cerr << "Couldn't allocate output reg for contraint '"
3546              << OpInfo.ConstraintCode << "'!\n";
3547         exit(1);
3548       }
3549
3550       if (!OpInfo.isIndirect) {
3551         // This is the result value of the call.
3552         assert(RetValRegs.Regs.empty() &&
3553                "Cannot have multiple output constraints yet!");
3554         assert(I.getType() != Type::VoidTy && "Bad inline asm!");
3555         RetValRegs = OpInfo.AssignedRegs;
3556       } else {
3557         IndirectStoresToEmit.push_back(std::make_pair(OpInfo.AssignedRegs,
3558                                                       OpInfo.CallOperandVal));
3559       }
3560       
3561       // Add information to the INLINEASM node to know that this register is
3562       // set.
3563       OpInfo.AssignedRegs.AddInlineAsmOperands(2 /*REGDEF*/, DAG,
3564                                                AsmNodeOperands);
3565       break;
3566     }
3567     case InlineAsm::isInput: {
3568       SDOperand InOperandVal = OpInfo.CallOperand;
3569       
3570       if (isdigit(OpInfo.ConstraintCode[0])) {    // Matching constraint?
3571         // If this is required to match an output register we have already set,
3572         // just use its register.
3573         unsigned OperandNo = atoi(OpInfo.ConstraintCode.c_str());
3574         
3575         // Scan until we find the definition we already emitted of this operand.
3576         // When we find it, create a RegsForValue operand.
3577         unsigned CurOp = 2;  // The first operand.
3578         for (; OperandNo; --OperandNo) {
3579           // Advance to the next operand.
3580           unsigned NumOps = 
3581             cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
3582           assert(((NumOps & 7) == 2 /*REGDEF*/ ||
3583                   (NumOps & 7) == 4 /*MEM*/) &&
3584                  "Skipped past definitions?");
3585           CurOp += (NumOps>>3)+1;
3586         }
3587
3588         unsigned NumOps = 
3589           cast<ConstantSDNode>(AsmNodeOperands[CurOp])->getValue();
3590         if ((NumOps & 7) == 2 /*REGDEF*/) {
3591           // Add NumOps>>3 registers to MatchedRegs.
3592           RegsForValue MatchedRegs;
3593           MatchedRegs.ValueVT = InOperandVal.getValueType();
3594           MatchedRegs.RegVT   = AsmNodeOperands[CurOp+1].getValueType();
3595           for (unsigned i = 0, e = NumOps>>3; i != e; ++i) {
3596             unsigned Reg =
3597               cast<RegisterSDNode>(AsmNodeOperands[++CurOp])->getReg();
3598             MatchedRegs.Regs.push_back(Reg);
3599           }
3600         
3601           // Use the produced MatchedRegs object to 
3602           MatchedRegs.getCopyToRegs(InOperandVal, DAG, Chain, &Flag);
3603           MatchedRegs.AddInlineAsmOperands(1 /*REGUSE*/, DAG, AsmNodeOperands);
3604           break;
3605         } else {
3606           assert((NumOps & 7) == 4/*MEM*/ && "Unknown matching constraint!");
3607           assert(0 && "matching constraints for memory operands unimp");
3608         }
3609       }
3610       
3611       if (OpInfo.ConstraintType == TargetLowering::C_Other) {
3612         assert(!OpInfo.isIndirect && 
3613                "Don't know how to handle indirect other inputs yet!");
3614         
3615         InOperandVal = TLI.isOperandValidForConstraint(InOperandVal,
3616                                                        OpInfo.ConstraintCode[0],
3617                                                        DAG);
3618         if (!InOperandVal.Val) {
3619           cerr << "Invalid operand for inline asm constraint '"
3620                << OpInfo.ConstraintCode << "'!\n";
3621           exit(1);
3622         }
3623         
3624         // Add information to the INLINEASM node to know about this input.
3625         unsigned ResOpType = 3 /*IMM*/ | (1 << 3);
3626         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType, 
3627                                                         TLI.getPointerTy()));
3628         AsmNodeOperands.push_back(InOperandVal);
3629         break;
3630       } else if (OpInfo.ConstraintType == TargetLowering::C_Memory) {
3631         assert(OpInfo.isIndirect && "Operand must be indirect to be a mem!");
3632         assert(InOperandVal.getValueType() == TLI.getPointerTy() &&
3633                "Memory operands expect pointer values");
3634                
3635         // Add information to the INLINEASM node to know about this input.
3636         unsigned ResOpType = 4/*MEM*/ | (1 << 3);
3637         AsmNodeOperands.push_back(DAG.getTargetConstant(ResOpType,
3638                                                         TLI.getPointerTy()));
3639         AsmNodeOperands.push_back(InOperandVal);
3640         break;
3641       }
3642         
3643       assert((OpInfo.ConstraintType == TargetLowering::C_RegisterClass ||
3644               OpInfo.ConstraintType == TargetLowering::C_Register) &&
3645              "Unknown constraint type!");
3646       assert(!OpInfo.isIndirect && 
3647              "Don't know how to handle indirect register inputs yet!");
3648
3649       // Copy the input into the appropriate registers.
3650       assert(!OpInfo.AssignedRegs.Regs.empty() &&
3651              "Couldn't allocate input reg!");
3652
3653       OpInfo.AssignedRegs.getCopyToRegs(InOperandVal, DAG, Chain, &Flag);
3654       
3655       OpInfo.AssignedRegs.AddInlineAsmOperands(1/*REGUSE*/, DAG,
3656                                                AsmNodeOperands);
3657       break;
3658     }
3659     case InlineAsm::isClobber: {
3660       // Add the clobbered value to the operand list, so that the register
3661       // allocator is aware that the physreg got clobbered.
3662       if (!OpInfo.AssignedRegs.Regs.empty())
3663         OpInfo.AssignedRegs.AddInlineAsmOperands(2/*REGDEF*/, DAG,
3664                                                  AsmNodeOperands);
3665       break;
3666     }
3667     }
3668   }
3669   
3670   // Finish up input operands.
3671   AsmNodeOperands[0] = Chain;
3672   if (Flag.Val) AsmNodeOperands.push_back(Flag);
3673   
3674   Chain = DAG.getNode(ISD::INLINEASM, 
3675                       DAG.getNodeValueTypes(MVT::Other, MVT::Flag), 2,
3676                       &AsmNodeOperands[0], AsmNodeOperands.size());
3677   Flag = Chain.getValue(1);
3678
3679   // If this asm returns a register value, copy the result from that register
3680   // and set it as the value of the call.
3681   if (!RetValRegs.Regs.empty()) {
3682     SDOperand Val = RetValRegs.getCopyFromRegs(DAG, Chain, &Flag);
3683     
3684     // If the result of the inline asm is a vector, it may have the wrong
3685     // width/num elts.  Make sure to convert it to the right type with
3686     // bit_convert.
3687     if (MVT::isVector(Val.getValueType())) {
3688       const VectorType *VTy = cast<VectorType>(I.getType());
3689       MVT::ValueType DesiredVT = TLI.getValueType(VTy);
3690       
3691       Val = DAG.getNode(ISD::BIT_CONVERT, DesiredVT, Val);
3692     }
3693     
3694     setValue(&I, Val);
3695   }
3696   
3697   std::vector<std::pair<SDOperand, Value*> > StoresToEmit;
3698   
3699   // Process indirect outputs, first output all of the flagged copies out of
3700   // physregs.
3701   for (unsigned i = 0, e = IndirectStoresToEmit.size(); i != e; ++i) {
3702     RegsForValue &OutRegs = IndirectStoresToEmit[i].first;
3703     Value *Ptr = IndirectStoresToEmit[i].second;
3704     SDOperand OutVal = OutRegs.getCopyFromRegs(DAG, Chain, &Flag);
3705     StoresToEmit.push_back(std::make_pair(OutVal, Ptr));
3706   }
3707   
3708   // Emit the non-flagged stores from the physregs.
3709   SmallVector<SDOperand, 8> OutChains;
3710   for (unsigned i = 0, e = StoresToEmit.size(); i != e; ++i)
3711     OutChains.push_back(DAG.getStore(Chain, StoresToEmit[i].first,
3712                                     getValue(StoresToEmit[i].second),
3713                                     StoresToEmit[i].second, 0));
3714   if (!OutChains.empty())
3715     Chain = DAG.getNode(ISD::TokenFactor, MVT::Other,
3716                         &OutChains[0], OutChains.size());
3717   DAG.setRoot(Chain);
3718 }
3719
3720
3721 void SelectionDAGLowering::visitMalloc(MallocInst &I) {
3722   SDOperand Src = getValue(I.getOperand(0));
3723
3724   MVT::ValueType IntPtr = TLI.getPointerTy();
3725
3726   if (IntPtr < Src.getValueType())
3727     Src = DAG.getNode(ISD::TRUNCATE, IntPtr, Src);
3728   else if (IntPtr > Src.getValueType())
3729     Src = DAG.getNode(ISD::ZERO_EXTEND, IntPtr, Src);
3730
3731   // Scale the source by the type size.
3732   uint64_t ElementSize = TD->getTypeSize(I.getType()->getElementType());
3733   Src = DAG.getNode(ISD::MUL, Src.getValueType(),
3734                     Src, getIntPtrConstant(ElementSize));
3735
3736   TargetLowering::ArgListTy Args;
3737   TargetLowering::ArgListEntry Entry;
3738   Entry.Node = Src;
3739   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3740   Args.push_back(Entry);
3741
3742   std::pair<SDOperand,SDOperand> Result =
3743     TLI.LowerCallTo(getRoot(), I.getType(), false, false, CallingConv::C, true,
3744                     DAG.getExternalSymbol("malloc", IntPtr),
3745                     Args, DAG);
3746   setValue(&I, Result.first);  // Pointers always fit in registers
3747   DAG.setRoot(Result.second);
3748 }
3749
3750 void SelectionDAGLowering::visitFree(FreeInst &I) {
3751   TargetLowering::ArgListTy Args;
3752   TargetLowering::ArgListEntry Entry;
3753   Entry.Node = getValue(I.getOperand(0));
3754   Entry.Ty = TLI.getTargetData()->getIntPtrType();
3755   Args.push_back(Entry);
3756   MVT::ValueType IntPtr = TLI.getPointerTy();
3757   std::pair<SDOperand,SDOperand> Result =
3758     TLI.LowerCallTo(getRoot(), Type::VoidTy, false, false, CallingConv::C, true,
3759                     DAG.getExternalSymbol("free", IntPtr), Args, DAG);
3760   DAG.setRoot(Result.second);
3761 }
3762
3763 // InsertAtEndOfBasicBlock - This method should be implemented by targets that
3764 // mark instructions with the 'usesCustomDAGSchedInserter' flag.  These
3765 // instructions are special in various ways, which require special support to
3766 // insert.  The specified MachineInstr is created but not inserted into any
3767 // basic blocks, and the scheduler passes ownership of it to this method.
3768 MachineBasicBlock *TargetLowering::InsertAtEndOfBasicBlock(MachineInstr *MI,
3769                                                        MachineBasicBlock *MBB) {
3770   cerr << "If a target marks an instruction with "
3771        << "'usesCustomDAGSchedInserter', it must implement "
3772        << "TargetLowering::InsertAtEndOfBasicBlock!\n";
3773   abort();
3774   return 0;  
3775 }
3776
3777 void SelectionDAGLowering::visitVAStart(CallInst &I) {
3778   DAG.setRoot(DAG.getNode(ISD::VASTART, MVT::Other, getRoot(), 
3779                           getValue(I.getOperand(1)), 
3780                           DAG.getSrcValue(I.getOperand(1))));
3781 }
3782
3783 void SelectionDAGLowering::visitVAArg(VAArgInst &I) {
3784   SDOperand V = DAG.getVAArg(TLI.getValueType(I.getType()), getRoot(),
3785                              getValue(I.getOperand(0)),
3786                              DAG.getSrcValue(I.getOperand(0)));
3787   setValue(&I, V);
3788   DAG.setRoot(V.getValue(1));
3789 }
3790
3791 void SelectionDAGLowering::visitVAEnd(CallInst &I) {
3792   DAG.setRoot(DAG.getNode(ISD::VAEND, MVT::Other, getRoot(),
3793                           getValue(I.getOperand(1)), 
3794                           DAG.getSrcValue(I.getOperand(1))));
3795 }
3796
3797 void SelectionDAGLowering::visitVACopy(CallInst &I) {
3798   DAG.setRoot(DAG.getNode(ISD::VACOPY, MVT::Other, getRoot(), 
3799                           getValue(I.getOperand(1)), 
3800                           getValue(I.getOperand(2)),
3801                           DAG.getSrcValue(I.getOperand(1)),
3802                           DAG.getSrcValue(I.getOperand(2))));
3803 }
3804
3805 /// TargetLowering::LowerArguments - This is the default LowerArguments
3806 /// implementation, which just inserts a FORMAL_ARGUMENTS node.  FIXME: When all
3807 /// targets are migrated to using FORMAL_ARGUMENTS, this hook should be 
3808 /// integrated into SDISel.
3809 std::vector<SDOperand> 
3810 TargetLowering::LowerArguments(Function &F, SelectionDAG &DAG) {
3811   const FunctionType *FTy = F.getFunctionType();
3812   const ParamAttrsList *Attrs = FTy->getParamAttrs();
3813   // Add CC# and isVararg as operands to the FORMAL_ARGUMENTS node.
3814   std::vector<SDOperand> Ops;
3815   Ops.push_back(DAG.getRoot());
3816   Ops.push_back(DAG.getConstant(F.getCallingConv(), getPointerTy()));
3817   Ops.push_back(DAG.getConstant(F.isVarArg(), getPointerTy()));
3818
3819   // Add one result value for each formal argument.
3820   std::vector<MVT::ValueType> RetVals;
3821   unsigned j = 1;
3822   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end();
3823        I != E; ++I, ++j) {
3824     MVT::ValueType VT = getValueType(I->getType());
3825     unsigned Flags = ISD::ParamFlags::NoFlagSet;
3826     unsigned OriginalAlignment =
3827       getTargetData()->getABITypeAlignment(I->getType());
3828
3829     // FIXME: Distinguish between a formal with no [sz]ext attribute from one
3830     // that is zero extended!
3831     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::ZExt))
3832       Flags &= ~(ISD::ParamFlags::SExt);
3833     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::SExt))
3834       Flags |= ISD::ParamFlags::SExt;
3835     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::InReg))
3836       Flags |= ISD::ParamFlags::InReg;
3837     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::StructRet))
3838       Flags |= ISD::ParamFlags::StructReturn;
3839     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::ByVal)) {
3840       Flags |= ISD::ParamFlags::ByVal;
3841       const PointerType *Ty = cast<PointerType>(I->getType());
3842       const StructType *STy = cast<StructType>(Ty->getElementType());
3843       unsigned StructAlign = Log2_32(getTargetData()->getABITypeAlignment(STy));
3844       unsigned StructSize  = getTargetData()->getTypeSize(STy);
3845       Flags |= (StructAlign << ISD::ParamFlags::ByValAlignOffs);
3846       Flags |= (StructSize  << ISD::ParamFlags::ByValSizeOffs);
3847     }
3848     if (Attrs && Attrs->paramHasAttr(j, ParamAttr::Nest))
3849       Flags |= ISD::ParamFlags::Nest;
3850     Flags |= (OriginalAlignment << ISD::ParamFlags::OrigAlignmentOffs);
3851     
3852     switch (getTypeAction(VT)) {
3853     default: assert(0 && "Unknown type action!");
3854     case Legal: 
3855       RetVals.push_back(VT);
3856       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3857       break;
3858     case Promote:
3859       RetVals.push_back(getTypeToTransformTo(VT));
3860       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3861       break;
3862     case Expand: {
3863       // If this is an illegal type, it needs to be broken up to fit into 
3864       // registers.
3865       MVT::ValueType RegisterVT = getRegisterType(VT);
3866       unsigned NumRegs = getNumRegisters(VT);
3867       for (unsigned i = 0; i != NumRegs; ++i) {
3868         RetVals.push_back(RegisterVT);
3869         // if it isn't first piece, alignment must be 1
3870         if (i > 0)
3871           Flags = (Flags & (~ISD::ParamFlags::OrigAlignment)) |
3872             (1 << ISD::ParamFlags::OrigAlignmentOffs);
3873         Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3874       }
3875       break;
3876     }
3877     }
3878   }
3879
3880   RetVals.push_back(MVT::Other);
3881   
3882   // Create the node.
3883   SDNode *Result = DAG.getNode(ISD::FORMAL_ARGUMENTS,
3884                                DAG.getNodeValueTypes(RetVals), RetVals.size(),
3885                                &Ops[0], Ops.size()).Val;
3886   unsigned NumArgRegs = Result->getNumValues() - 1;
3887   DAG.setRoot(SDOperand(Result, NumArgRegs));
3888
3889   // Set up the return result vector.
3890   Ops.clear();
3891   unsigned i = 0;
3892   unsigned Idx = 1;
3893   for (Function::arg_iterator I = F.arg_begin(), E = F.arg_end(); I != E; 
3894       ++I, ++Idx) {
3895     MVT::ValueType VT = getValueType(I->getType());
3896     
3897     switch (getTypeAction(VT)) {
3898     default: assert(0 && "Unknown type action!");
3899     case Legal: 
3900       Ops.push_back(SDOperand(Result, i++));
3901       break;
3902     case Promote: {
3903       SDOperand Op(Result, i++);
3904       if (MVT::isInteger(VT)) {
3905         if (Attrs && Attrs->paramHasAttr(Idx, ParamAttr::SExt))
3906           Op = DAG.getNode(ISD::AssertSext, Op.getValueType(), Op,
3907                            DAG.getValueType(VT));
3908         else if (Attrs && Attrs->paramHasAttr(Idx, ParamAttr::ZExt))
3909           Op = DAG.getNode(ISD::AssertZext, Op.getValueType(), Op,
3910                            DAG.getValueType(VT));
3911         Op = DAG.getNode(ISD::TRUNCATE, VT, Op);
3912       } else {
3913         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
3914         Op = DAG.getNode(ISD::FP_ROUND, VT, Op);
3915       }
3916       Ops.push_back(Op);
3917       break;
3918     }
3919     case Expand: {
3920       MVT::ValueType PartVT = getRegisterType(VT);
3921       unsigned NumParts = getNumRegisters(VT);
3922       SmallVector<SDOperand, 4> Parts(NumParts);
3923       for (unsigned j = 0; j != NumParts; ++j)
3924         Parts[j] = SDOperand(Result, i++);
3925       Ops.push_back(getCopyFromParts(DAG, &Parts[0], NumParts, PartVT, VT));
3926       break;
3927     }
3928     }
3929   }
3930   assert(i == NumArgRegs && "Argument register count mismatch!");
3931   return Ops;
3932 }
3933
3934
3935 /// TargetLowering::LowerCallTo - This is the default LowerCallTo
3936 /// implementation, which just inserts an ISD::CALL node, which is later custom
3937 /// lowered by the target to something concrete.  FIXME: When all targets are
3938 /// migrated to using ISD::CALL, this hook should be integrated into SDISel.
3939 std::pair<SDOperand, SDOperand>
3940 TargetLowering::LowerCallTo(SDOperand Chain, const Type *RetTy, 
3941                             bool RetTyIsSigned, bool isVarArg,
3942                             unsigned CallingConv, bool isTailCall, 
3943                             SDOperand Callee,
3944                             ArgListTy &Args, SelectionDAG &DAG) {
3945   SmallVector<SDOperand, 32> Ops;
3946   Ops.push_back(Chain);   // Op#0 - Chain
3947   Ops.push_back(DAG.getConstant(CallingConv, getPointerTy())); // Op#1 - CC
3948   Ops.push_back(DAG.getConstant(isVarArg, getPointerTy()));    // Op#2 - VarArg
3949   Ops.push_back(DAG.getConstant(isTailCall, getPointerTy()));  // Op#3 - Tail
3950   Ops.push_back(Callee);
3951   
3952   // Handle all of the outgoing arguments.
3953   for (unsigned i = 0, e = Args.size(); i != e; ++i) {
3954     MVT::ValueType VT = getValueType(Args[i].Ty);
3955     SDOperand Op = Args[i].Node;
3956     unsigned Flags = ISD::ParamFlags::NoFlagSet;
3957     unsigned OriginalAlignment =
3958       getTargetData()->getABITypeAlignment(Args[i].Ty);
3959     
3960     if (Args[i].isSExt)
3961       Flags |= ISD::ParamFlags::SExt;
3962     if (Args[i].isZExt)
3963       Flags |= ISD::ParamFlags::ZExt;
3964     if (Args[i].isInReg)
3965       Flags |= ISD::ParamFlags::InReg;
3966     if (Args[i].isSRet)
3967       Flags |= ISD::ParamFlags::StructReturn;
3968     if (Args[i].isNest)
3969       Flags |= ISD::ParamFlags::Nest;
3970     Flags |= OriginalAlignment << ISD::ParamFlags::OrigAlignmentOffs;
3971     
3972     switch (getTypeAction(VT)) {
3973     default: assert(0 && "Unknown type action!");
3974     case Legal:
3975       Ops.push_back(Op);
3976       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3977       break;
3978     case Promote:
3979       if (MVT::isInteger(VT)) {
3980         unsigned ExtOp;
3981         if (Args[i].isSExt)
3982           ExtOp = ISD::SIGN_EXTEND;
3983         else if (Args[i].isZExt)
3984           ExtOp = ISD::ZERO_EXTEND;
3985         else
3986           ExtOp = ISD::ANY_EXTEND;
3987         Op = DAG.getNode(ExtOp, getTypeToTransformTo(VT), Op);
3988       } else {
3989         assert(MVT::isFloatingPoint(VT) && "Not int or FP?");
3990         Op = DAG.getNode(ISD::FP_EXTEND, getTypeToTransformTo(VT), Op);
3991       }
3992       Ops.push_back(Op);
3993       Ops.push_back(DAG.getConstant(Flags, MVT::i32));
3994       break;
3995     case Expand: {
3996       MVT::ValueType PartVT = getRegisterType(VT);
3997       unsigned NumParts = getNumRegisters(VT);
3998       SmallVector<SDOperand, 4> Parts(NumParts);
3999       getCopyToParts(DAG, Op, &Parts[0], NumParts, PartVT);
4000       for (unsigned i = 0; i != NumParts; ++i) {
4001         // if it isn't first piece, alignment must be 1
4002         unsigned MyFlags = Flags;
4003         if (i != 0)
4004           MyFlags = (MyFlags & (~ISD::ParamFlags::OrigAlignment)) |
4005             (1 << ISD::ParamFlags::OrigAlignmentOffs);
4006
4007         Ops.push_back(Parts[i]);
4008         Ops.push_back(DAG.getConstant(MyFlags, MVT::i32));
4009       }
4010       break;
4011     }
4012     }
4013   }
4014   
4015   // Figure out the result value types.
4016   MVT::ValueType VT = getValueType(RetTy);
4017   MVT::ValueType RegisterVT = getRegisterType(VT);
4018   unsigned NumRegs = getNumRegisters(VT);
4019   SmallVector<MVT::ValueType, 4> RetTys(NumRegs);
4020   for (unsigned i = 0; i != NumRegs; ++i)
4021     RetTys[i] = RegisterVT;
4022   
4023   RetTys.push_back(MVT::Other);  // Always has a chain.
4024   
4025   // Create the CALL node.
4026   SDOperand Res = DAG.getNode(ISD::CALL,
4027                               DAG.getVTList(&RetTys[0], NumRegs + 1),
4028                               &Ops[0], Ops.size());
4029   Chain = Res.getValue(NumRegs);
4030
4031   // Gather up the call result into a single value.
4032   if (RetTy != Type::VoidTy) {
4033     ISD::NodeType AssertOp = ISD::AssertSext;
4034     if (!RetTyIsSigned)
4035       AssertOp = ISD::AssertZext;
4036     SmallVector<SDOperand, 4> Results(NumRegs);
4037     for (unsigned i = 0; i != NumRegs; ++i)
4038       Results[i] = Res.getValue(i);
4039     Res = getCopyFromParts(DAG, &Results[0], NumRegs, RegisterVT, VT, AssertOp);
4040   }
4041
4042   return std::make_pair(Res, Chain);
4043 }
4044
4045 SDOperand TargetLowering::LowerOperation(SDOperand Op, SelectionDAG &DAG) {
4046   assert(0 && "LowerOperation not implemented for this target!");
4047   abort();
4048   return SDOperand();
4049 }
4050
4051 SDOperand TargetLowering::CustomPromoteOperation(SDOperand Op,
4052                                                  SelectionDAG &DAG) {
4053   assert(0 && "CustomPromoteOperation not implemented for this target!");
4054   abort();
4055   return SDOperand();
4056 }
4057
4058 /// getMemsetValue - Vectorized representation of the memset value
4059 /// operand.
4060 static SDOperand getMemsetValue(SDOperand Value, MVT::ValueType VT,
4061                                 SelectionDAG &DAG) {
4062   MVT::ValueType CurVT = VT;
4063   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Value)) {
4064     uint64_t Val   = C->getValue() & 255;
4065     unsigned Shift = 8;
4066     while (CurVT != MVT::i8) {
4067       Val = (Val << Shift) | Val;
4068       Shift <<= 1;
4069       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
4070     }
4071     return DAG.getConstant(Val, VT);
4072   } else {
4073     Value = DAG.getNode(ISD::ZERO_EXTEND, VT, Value);
4074     unsigned Shift = 8;
4075     while (CurVT != MVT::i8) {
4076       Value =
4077         DAG.getNode(ISD::OR, VT,
4078                     DAG.getNode(ISD::SHL, VT, Value,
4079                                 DAG.getConstant(Shift, MVT::i8)), Value);
4080       Shift <<= 1;
4081       CurVT = (MVT::ValueType)((unsigned)CurVT - 1);
4082     }
4083
4084     return Value;
4085   }
4086 }
4087
4088 /// getMemsetStringVal - Similar to getMemsetValue. Except this is only
4089 /// used when a memcpy is turned into a memset when the source is a constant
4090 /// string ptr.
4091 static SDOperand getMemsetStringVal(MVT::ValueType VT,
4092                                     SelectionDAG &DAG, TargetLowering &TLI,
4093                                     std::string &Str, unsigned Offset) {
4094   uint64_t Val = 0;
4095   unsigned MSB = MVT::getSizeInBits(VT) / 8;
4096   if (TLI.isLittleEndian())
4097     Offset = Offset + MSB - 1;
4098   for (unsigned i = 0; i != MSB; ++i) {
4099     Val = (Val << 8) | (unsigned char)Str[Offset];
4100     Offset += TLI.isLittleEndian() ? -1 : 1;
4101   }
4102   return DAG.getConstant(Val, VT);
4103 }
4104
4105 /// getMemBasePlusOffset - Returns base and offset node for the 
4106 static SDOperand getMemBasePlusOffset(SDOperand Base, unsigned Offset,
4107                                       SelectionDAG &DAG, TargetLowering &TLI) {
4108   MVT::ValueType VT = Base.getValueType();
4109   return DAG.getNode(ISD::ADD, VT, Base, DAG.getConstant(Offset, VT));
4110 }
4111
4112 /// MeetsMaxMemopRequirement - Determines if the number of memory ops required
4113 /// to replace the memset / memcpy is below the threshold. It also returns the
4114 /// types of the sequence of  memory ops to perform memset / memcpy.
4115 static bool MeetsMaxMemopRequirement(std::vector<MVT::ValueType> &MemOps,
4116                                      unsigned Limit, uint64_t Size,
4117                                      unsigned Align, TargetLowering &TLI) {
4118   MVT::ValueType VT;
4119
4120   if (TLI.allowsUnalignedMemoryAccesses()) {
4121     VT = MVT::i64;
4122   } else {
4123     switch (Align & 7) {
4124     case 0:
4125       VT = MVT::i64;
4126       break;
4127     case 4:
4128       VT = MVT::i32;
4129       break;
4130     case 2:
4131       VT = MVT::i16;
4132       break;
4133     default:
4134       VT = MVT::i8;
4135       break;
4136     }
4137   }
4138
4139   MVT::ValueType LVT = MVT::i64;
4140   while (!TLI.isTypeLegal(LVT))
4141     LVT = (MVT::ValueType)((unsigned)LVT - 1);
4142   assert(MVT::isInteger(LVT));
4143
4144   if (VT > LVT)
4145     VT = LVT;
4146
4147   unsigned NumMemOps = 0;
4148   while (Size != 0) {
4149     unsigned VTSize = MVT::getSizeInBits(VT) / 8;
4150     while (VTSize > Size) {
4151       VT = (MVT::ValueType)((unsigned)VT - 1);
4152       VTSize >>= 1;
4153     }
4154     assert(MVT::isInteger(VT));
4155
4156     if (++NumMemOps > Limit)
4157       return false;
4158     MemOps.push_back(VT);
4159     Size -= VTSize;
4160   }
4161
4162   return true;
4163 }
4164
4165 void SelectionDAGLowering::visitMemIntrinsic(CallInst &I, unsigned Op) {
4166   SDOperand Op1 = getValue(I.getOperand(1));
4167   SDOperand Op2 = getValue(I.getOperand(2));
4168   SDOperand Op3 = getValue(I.getOperand(3));
4169   SDOperand Op4 = getValue(I.getOperand(4));
4170   unsigned Align = (unsigned)cast<ConstantSDNode>(Op4)->getValue();
4171   if (Align == 0) Align = 1;
4172
4173   if (ConstantSDNode *Size = dyn_cast<ConstantSDNode>(Op3)) {
4174     std::vector<MVT::ValueType> MemOps;
4175
4176     // Expand memset / memcpy to a series of load / store ops
4177     // if the size operand falls below a certain threshold.
4178     SmallVector<SDOperand, 8> OutChains;
4179     switch (Op) {
4180     default: break;  // Do nothing for now.
4181     case ISD::MEMSET: {
4182       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemset(),
4183                                    Size->getValue(), Align, TLI)) {
4184         unsigned NumMemOps = MemOps.size();
4185         unsigned Offset = 0;
4186         for (unsigned i = 0; i < NumMemOps; i++) {
4187           MVT::ValueType VT = MemOps[i];
4188           unsigned VTSize = MVT::getSizeInBits(VT) / 8;
4189           SDOperand Value = getMemsetValue(Op2, VT, DAG);
4190           SDOperand Store = DAG.getStore(getRoot(), Value,
4191                                     getMemBasePlusOffset(Op1, Offset, DAG, TLI),
4192                                          I.getOperand(1), Offset);
4193           OutChains.push_back(Store);
4194           Offset += VTSize;
4195         }
4196       }
4197       break;
4198     }
4199     case ISD::MEMCPY: {
4200       if (MeetsMaxMemopRequirement(MemOps, TLI.getMaxStoresPerMemcpy(),
4201                                    Size->getValue(), Align, TLI)) {
4202         unsigned NumMemOps = MemOps.size();
4203         unsigned SrcOff = 0, DstOff = 0, SrcDelta = 0;
4204         GlobalAddressSDNode *G = NULL;
4205         std::string Str;
4206         bool CopyFromStr = false;
4207
4208         if (Op2.getOpcode() == ISD::GlobalAddress)
4209           G = cast<GlobalAddressSDNode>(Op2);
4210         else if (Op2.getOpcode() == ISD::ADD &&
4211                  Op2.getOperand(0).getOpcode() == ISD::GlobalAddress &&
4212                  Op2.getOperand(1).getOpcode() == ISD::Constant) {
4213           G = cast<GlobalAddressSDNode>(Op2.getOperand(0));
4214           SrcDelta = cast<ConstantSDNode>(Op2.getOperand(1))->getValue();
4215         }
4216         if (G) {
4217           GlobalVariable *GV = dyn_cast<GlobalVariable>(G->getGlobal());
4218           if (GV && GV->isConstant()) {
4219             Str = GV->getStringValue(false);
4220             if (!Str.empty()) {
4221               CopyFromStr = true;
4222               SrcOff += SrcDelta;
4223             }
4224           }
4225         }
4226
4227         for (unsigned i = 0; i < NumMemOps; i++) {
4228           MVT::ValueType VT = MemOps[i];
4229           unsigned VTSize = MVT::getSizeInBits(VT) / 8;
4230           SDOperand Value, Chain, Store;
4231
4232           if (CopyFromStr) {
4233             Value = getMemsetStringVal(VT, DAG, TLI, Str, SrcOff);
4234             Chain = getRoot();
4235             Store =
4236               DAG.getStore(Chain, Value,
4237                            getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
4238                            I.getOperand(1), DstOff);
4239           } else {
4240             Value = DAG.getLoad(VT, getRoot(),
4241                         getMemBasePlusOffset(Op2, SrcOff, DAG, TLI),
4242                         I.getOperand(2), SrcOff);
4243             Chain = Value.getValue(1);
4244             Store =
4245               DAG.getStore(Chain, Value,
4246                            getMemBasePlusOffset(Op1, DstOff, DAG, TLI),
4247                            I.getOperand(1), DstOff);
4248           }
4249           OutChains.push_back(Store);
4250           SrcOff += VTSize;
4251           DstOff += VTSize;
4252         }
4253       }
4254       break;
4255     }
4256     }
4257
4258     if (!OutChains.empty()) {
4259       DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other,
4260                   &OutChains[0], OutChains.size()));
4261       return;
4262     }
4263   }
4264
4265   DAG.setRoot(DAG.getNode(Op, MVT::Other, getRoot(), Op1, Op2, Op3, Op4));
4266 }
4267
4268 //===----------------------------------------------------------------------===//
4269 // SelectionDAGISel code
4270 //===----------------------------------------------------------------------===//
4271
4272 unsigned SelectionDAGISel::MakeReg(MVT::ValueType VT) {
4273   return RegMap->createVirtualRegister(TLI.getRegClassFor(VT));
4274 }
4275
4276 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
4277   AU.addRequired<AliasAnalysis>();
4278   AU.setPreservesAll();
4279 }
4280
4281
4282
4283 bool SelectionDAGISel::runOnFunction(Function &Fn) {
4284   MachineFunction &MF = MachineFunction::construct(&Fn, TLI.getTargetMachine());
4285   RegMap = MF.getSSARegMap();
4286   DOUT << "\n\n\n=== " << Fn.getName() << "\n";
4287
4288   FunctionLoweringInfo FuncInfo(TLI, Fn, MF);
4289
4290   if (ExceptionHandling)
4291     for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
4292       if (InvokeInst *Invoke = dyn_cast<InvokeInst>(I->getTerminator()))
4293         // Mark landing pad.
4294         FuncInfo.MBBMap[Invoke->getSuccessor(1)]->setIsLandingPad();
4295
4296   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I)
4297     SelectBasicBlock(I, MF, FuncInfo);
4298
4299   // Add function live-ins to entry block live-in set.
4300   BasicBlock *EntryBB = &Fn.getEntryBlock();
4301   BB = FuncInfo.MBBMap[EntryBB];
4302   if (!MF.livein_empty())
4303     for (MachineFunction::livein_iterator I = MF.livein_begin(),
4304            E = MF.livein_end(); I != E; ++I)
4305       BB->addLiveIn(I->first);
4306
4307 #ifndef NDEBUG
4308   assert(FuncInfo.CatchInfoFound.size() == FuncInfo.CatchInfoLost.size() &&
4309          "Not all catch info was assigned to a landing pad!");
4310 #endif
4311
4312   return true;
4313 }
4314
4315 SDOperand SelectionDAGLowering::CopyValueToVirtualRegister(Value *V, 
4316                                                            unsigned Reg) {
4317   SDOperand Op = getValue(V);
4318   assert((Op.getOpcode() != ISD::CopyFromReg ||
4319           cast<RegisterSDNode>(Op.getOperand(1))->getReg() != Reg) &&
4320          "Copy from a reg to the same reg!");
4321   
4322   MVT::ValueType SrcVT = Op.getValueType();
4323   MVT::ValueType RegisterVT = TLI.getRegisterType(SrcVT);
4324   unsigned NumRegs = TLI.getNumRegisters(SrcVT);
4325   SmallVector<SDOperand, 8> Regs(NumRegs);
4326   SmallVector<SDOperand, 8> Chains(NumRegs);
4327
4328   // Copy the value by legal parts into sequential virtual registers.
4329   getCopyToParts(DAG, Op, &Regs[0], NumRegs, RegisterVT);
4330   for (unsigned i = 0; i != NumRegs; ++i)
4331     Chains[i] = DAG.getCopyToReg(getRoot(), Reg + i, Regs[i]);
4332   return DAG.getNode(ISD::TokenFactor, MVT::Other, &Chains[0], NumRegs);
4333 }
4334
4335 void SelectionDAGISel::
4336 LowerArguments(BasicBlock *LLVMBB, SelectionDAGLowering &SDL,
4337                std::vector<SDOperand> &UnorderedChains) {
4338   // If this is the entry block, emit arguments.
4339   Function &F = *LLVMBB->getParent();
4340   FunctionLoweringInfo &FuncInfo = SDL.FuncInfo;
4341   SDOperand OldRoot = SDL.DAG.getRoot();
4342   std::vector<SDOperand> Args = TLI.LowerArguments(F, SDL.DAG);
4343
4344   unsigned a = 0;
4345   for (Function::arg_iterator AI = F.arg_begin(), E = F.arg_end();
4346        AI != E; ++AI, ++a)
4347     if (!AI->use_empty()) {
4348       SDL.setValue(AI, Args[a]);
4349
4350       // If this argument is live outside of the entry block, insert a copy from
4351       // whereever we got it to the vreg that other BB's will reference it as.
4352       DenseMap<const Value*, unsigned>::iterator VMI=FuncInfo.ValueMap.find(AI);
4353       if (VMI != FuncInfo.ValueMap.end()) {
4354         SDOperand Copy = SDL.CopyValueToVirtualRegister(AI, VMI->second);
4355         UnorderedChains.push_back(Copy);
4356       }
4357     }
4358
4359   // Finally, if the target has anything special to do, allow it to do so.
4360   // FIXME: this should insert code into the DAG!
4361   EmitFunctionEntryCode(F, SDL.DAG.getMachineFunction());
4362 }
4363
4364 static void copyCatchInfo(BasicBlock *SrcBB, BasicBlock *DestBB,
4365                           MachineModuleInfo *MMI, FunctionLoweringInfo &FLI) {
4366   assert(!FLI.MBBMap[SrcBB]->isLandingPad() &&
4367          "Copying catch info out of a landing pad!");
4368   for (BasicBlock::iterator I = SrcBB->begin(), E = --SrcBB->end(); I != E; ++I)
4369     if (isSelector(I)) {
4370       // Apply the catch info to DestBB.
4371       addCatchInfo(cast<CallInst>(*I), MMI, FLI.MBBMap[DestBB]);
4372 #ifndef NDEBUG
4373       FLI.CatchInfoFound.insert(I);
4374 #endif
4375     }
4376 }
4377
4378 void SelectionDAGISel::BuildSelectionDAG(SelectionDAG &DAG, BasicBlock *LLVMBB,
4379        std::vector<std::pair<MachineInstr*, unsigned> > &PHINodesToUpdate,
4380                                          FunctionLoweringInfo &FuncInfo) {
4381   SelectionDAGLowering SDL(DAG, TLI, FuncInfo);
4382
4383   std::vector<SDOperand> UnorderedChains;
4384
4385   // Lower any arguments needed in this block if this is the entry block.
4386   if (LLVMBB == &LLVMBB->getParent()->getEntryBlock())
4387     LowerArguments(LLVMBB, SDL, UnorderedChains);
4388
4389   BB = FuncInfo.MBBMap[LLVMBB];
4390   SDL.setCurrentBasicBlock(BB);
4391
4392   MachineModuleInfo *MMI = DAG.getMachineModuleInfo();
4393
4394   if (ExceptionHandling && MMI && BB->isLandingPad()) {
4395     // Add a label to mark the beginning of the landing pad.  Deletion of the
4396     // landing pad can thus be detected via the MachineModuleInfo.
4397     unsigned LabelID = MMI->addLandingPad(BB);
4398     DAG.setRoot(DAG.getNode(ISD::LABEL, MVT::Other, DAG.getEntryNode(),
4399                             DAG.getConstant(LabelID, MVT::i32)));
4400
4401     // Mark exception register as live in.
4402     unsigned Reg = TLI.getExceptionAddressRegister();
4403     if (Reg) BB->addLiveIn(Reg);
4404
4405     // Mark exception selector register as live in.
4406     Reg = TLI.getExceptionSelectorRegister();
4407     if (Reg) BB->addLiveIn(Reg);
4408
4409     // FIXME: Hack around an exception handling flaw (PR1508): the personality
4410     // function and list of typeids logically belong to the invoke (or, if you
4411     // like, the basic block containing the invoke), and need to be associated
4412     // with it in the dwarf exception handling tables.  Currently however the
4413     // information is provided by an intrinsic (eh.selector) that can be moved
4414     // to unexpected places by the optimizers: if the unwind edge is critical,
4415     // then breaking it can result in the intrinsics being in the successor of
4416     // the landing pad, not the landing pad itself.  This results in exceptions
4417     // not being caught because no typeids are associated with the invoke.
4418     // This may not be the only way things can go wrong, but it is the only way
4419     // we try to work around for the moment.
4420     BranchInst *Br = dyn_cast<BranchInst>(LLVMBB->getTerminator());
4421
4422     if (Br && Br->isUnconditional()) { // Critical edge?
4423       BasicBlock::iterator I, E;
4424       for (I = LLVMBB->begin(), E = --LLVMBB->end(); I != E; ++I)
4425         if (isSelector(I))
4426           break;
4427
4428       if (I == E)
4429         // No catch info found - try to extract some from the successor.
4430         copyCatchInfo(Br->getSuccessor(0), LLVMBB, MMI, FuncInfo);
4431     }
4432   }
4433
4434   // Lower all of the non-terminator instructions.
4435   for (BasicBlock::iterator I = LLVMBB->begin(), E = --LLVMBB->end();
4436        I != E; ++I)
4437     SDL.visit(*I);
4438
4439   // Ensure that all instructions which are used outside of their defining
4440   // blocks are available as virtual registers.  Invoke is handled elsewhere.
4441   for (BasicBlock::iterator I = LLVMBB->begin(), E = LLVMBB->end(); I != E;++I)
4442     if (!I->use_empty() && !isa<PHINode>(I) && !isa<InvokeInst>(I)) {
4443       DenseMap<const Value*, unsigned>::iterator VMI =FuncInfo.ValueMap.find(I);
4444       if (VMI != FuncInfo.ValueMap.end())
4445         UnorderedChains.push_back(
4446                                 SDL.CopyValueToVirtualRegister(I, VMI->second));
4447     }
4448
4449   // Handle PHI nodes in successor blocks.  Emit code into the SelectionDAG to
4450   // ensure constants are generated when needed.  Remember the virtual registers
4451   // that need to be added to the Machine PHI nodes as input.  We cannot just
4452   // directly add them, because expansion might result in multiple MBB's for one
4453   // BB.  As such, the start of the BB might correspond to a different MBB than
4454   // the end.
4455   //
4456   TerminatorInst *TI = LLVMBB->getTerminator();
4457
4458   // Emit constants only once even if used by multiple PHI nodes.
4459   std::map<Constant*, unsigned> ConstantsOut;
4460   
4461   // Vector bool would be better, but vector<bool> is really slow.
4462   std::vector<unsigned char> SuccsHandled;
4463   if (TI->getNumSuccessors())
4464     SuccsHandled.resize(BB->getParent()->getNumBlockIDs());
4465     
4466   // Check successor nodes' PHI nodes that expect a constant to be available
4467   // from this block.
4468   for (unsigned succ = 0, e = TI->getNumSuccessors(); succ != e; ++succ) {
4469     BasicBlock *SuccBB = TI->getSuccessor(succ);
4470     if (!isa<PHINode>(SuccBB->begin())) continue;
4471     MachineBasicBlock *SuccMBB = FuncInfo.MBBMap[SuccBB];
4472     
4473     // If this terminator has multiple identical successors (common for
4474     // switches), only handle each succ once.
4475     unsigned SuccMBBNo = SuccMBB->getNumber();
4476     if (SuccsHandled[SuccMBBNo]) continue;
4477     SuccsHandled[SuccMBBNo] = true;
4478     
4479     MachineBasicBlock::iterator MBBI = SuccMBB->begin();
4480     PHINode *PN;
4481
4482     // At this point we know that there is a 1-1 correspondence between LLVM PHI
4483     // nodes and Machine PHI nodes, but the incoming operands have not been
4484     // emitted yet.
4485     for (BasicBlock::iterator I = SuccBB->begin();
4486          (PN = dyn_cast<PHINode>(I)); ++I) {
4487       // Ignore dead phi's.
4488       if (PN->use_empty()) continue;
4489       
4490       unsigned Reg;
4491       Value *PHIOp = PN->getIncomingValueForBlock(LLVMBB);
4492       
4493       if (Constant *C = dyn_cast<Constant>(PHIOp)) {
4494         unsigned &RegOut = ConstantsOut[C];
4495         if (RegOut == 0) {
4496           RegOut = FuncInfo.CreateRegForValue(C);
4497           UnorderedChains.push_back(
4498                            SDL.CopyValueToVirtualRegister(C, RegOut));
4499         }
4500         Reg = RegOut;
4501       } else {
4502         Reg = FuncInfo.ValueMap[PHIOp];
4503         if (Reg == 0) {
4504           assert(isa<AllocaInst>(PHIOp) &&
4505                  FuncInfo.StaticAllocaMap.count(cast<AllocaInst>(PHIOp)) &&
4506                  "Didn't codegen value into a register!??");
4507           Reg = FuncInfo.CreateRegForValue(PHIOp);
4508           UnorderedChains.push_back(
4509                            SDL.CopyValueToVirtualRegister(PHIOp, Reg));
4510         }
4511       }
4512
4513       // Remember that this register needs to added to the machine PHI node as
4514       // the input for this MBB.
4515       MVT::ValueType VT = TLI.getValueType(PN->getType());
4516       unsigned NumRegisters = TLI.getNumRegisters(VT);
4517       for (unsigned i = 0, e = NumRegisters; i != e; ++i)
4518         PHINodesToUpdate.push_back(std::make_pair(MBBI++, Reg+i));
4519     }
4520   }
4521   ConstantsOut.clear();
4522
4523   // Turn all of the unordered chains into one factored node.
4524   if (!UnorderedChains.empty()) {
4525     SDOperand Root = SDL.getRoot();
4526     if (Root.getOpcode() != ISD::EntryToken) {
4527       unsigned i = 0, e = UnorderedChains.size();
4528       for (; i != e; ++i) {
4529         assert(UnorderedChains[i].Val->getNumOperands() > 1);
4530         if (UnorderedChains[i].Val->getOperand(0) == Root)
4531           break;  // Don't add the root if we already indirectly depend on it.
4532       }
4533         
4534       if (i == e)
4535         UnorderedChains.push_back(Root);
4536     }
4537     DAG.setRoot(DAG.getNode(ISD::TokenFactor, MVT::Other,
4538                             &UnorderedChains[0], UnorderedChains.size()));
4539   }
4540
4541   // Lower the terminator after the copies are emitted.
4542   SDL.visit(*LLVMBB->getTerminator());
4543
4544   // Copy over any CaseBlock records that may now exist due to SwitchInst
4545   // lowering, as well as any jump table information.
4546   SwitchCases.clear();
4547   SwitchCases = SDL.SwitchCases;
4548   JTCases.clear();
4549   JTCases = SDL.JTCases;
4550   BitTestCases.clear();
4551   BitTestCases = SDL.BitTestCases;
4552     
4553   // Make sure the root of the DAG is up-to-date.
4554   DAG.setRoot(SDL.getRoot());
4555 }
4556
4557 void SelectionDAGISel::CodeGenAndEmitDAG(SelectionDAG &DAG) {
4558   // Get alias analysis for load/store combining.
4559   AliasAnalysis &AA = getAnalysis<AliasAnalysis>();
4560
4561   // Run the DAG combiner in pre-legalize mode.
4562   DAG.Combine(false, AA);
4563   
4564   DOUT << "Lowered selection DAG:\n";
4565   DEBUG(DAG.dump());
4566   
4567   // Second step, hack on the DAG until it only uses operations and types that
4568   // the target supports.
4569   DAG.Legalize();
4570   
4571   DOUT << "Legalized selection DAG:\n";
4572   DEBUG(DAG.dump());
4573   
4574   // Run the DAG combiner in post-legalize mode.
4575   DAG.Combine(true, AA);
4576   
4577   if (ViewISelDAGs) DAG.viewGraph();
4578
4579   // Third, instruction select all of the operations to machine code, adding the
4580   // code to the MachineBasicBlock.
4581   InstructionSelectBasicBlock(DAG);
4582   
4583   DOUT << "Selected machine code:\n";
4584   DEBUG(BB->dump());
4585 }  
4586
4587 void SelectionDAGISel::SelectBasicBlock(BasicBlock *LLVMBB, MachineFunction &MF,
4588                                         FunctionLoweringInfo &FuncInfo) {
4589   std::vector<std::pair<MachineInstr*, unsigned> > PHINodesToUpdate;
4590   {
4591     SelectionDAG DAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4592     CurDAG = &DAG;
4593   
4594     // First step, lower LLVM code to some DAG.  This DAG may use operations and
4595     // types that are not supported by the target.
4596     BuildSelectionDAG(DAG, LLVMBB, PHINodesToUpdate, FuncInfo);
4597
4598     // Second step, emit the lowered DAG as machine code.
4599     CodeGenAndEmitDAG(DAG);
4600   }
4601
4602   DOUT << "Total amount of phi nodes to update: "
4603        << PHINodesToUpdate.size() << "\n";
4604   DEBUG(for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i)
4605           DOUT << "Node " << i << " : (" << PHINodesToUpdate[i].first
4606                << ", " << PHINodesToUpdate[i].second << ")\n";);
4607   
4608   // Next, now that we know what the last MBB the LLVM BB expanded is, update
4609   // PHI nodes in successors.
4610   if (SwitchCases.empty() && JTCases.empty() && BitTestCases.empty()) {
4611     for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
4612       MachineInstr *PHI = PHINodesToUpdate[i].first;
4613       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4614              "This is not a machine PHI node that we are updating!");
4615       PHI->addRegOperand(PHINodesToUpdate[i].second, false);
4616       PHI->addMachineBasicBlockOperand(BB);
4617     }
4618     return;
4619   }
4620
4621   for (unsigned i = 0, e = BitTestCases.size(); i != e; ++i) {
4622     // Lower header first, if it wasn't already lowered
4623     if (!BitTestCases[i].Emitted) {
4624       SelectionDAG HSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4625       CurDAG = &HSDAG;
4626       SelectionDAGLowering HSDL(HSDAG, TLI, FuncInfo);    
4627       // Set the current basic block to the mbb we wish to insert the code into
4628       BB = BitTestCases[i].Parent;
4629       HSDL.setCurrentBasicBlock(BB);
4630       // Emit the code
4631       HSDL.visitBitTestHeader(BitTestCases[i]);
4632       HSDAG.setRoot(HSDL.getRoot());
4633       CodeGenAndEmitDAG(HSDAG);
4634     }    
4635
4636     for (unsigned j = 0, ej = BitTestCases[i].Cases.size(); j != ej; ++j) {
4637       SelectionDAG BSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4638       CurDAG = &BSDAG;
4639       SelectionDAGLowering BSDL(BSDAG, TLI, FuncInfo);
4640       // Set the current basic block to the mbb we wish to insert the code into
4641       BB = BitTestCases[i].Cases[j].ThisBB;
4642       BSDL.setCurrentBasicBlock(BB);
4643       // Emit the code
4644       if (j+1 != ej)
4645         BSDL.visitBitTestCase(BitTestCases[i].Cases[j+1].ThisBB,
4646                               BitTestCases[i].Reg,
4647                               BitTestCases[i].Cases[j]);
4648       else
4649         BSDL.visitBitTestCase(BitTestCases[i].Default,
4650                               BitTestCases[i].Reg,
4651                               BitTestCases[i].Cases[j]);
4652         
4653         
4654       BSDAG.setRoot(BSDL.getRoot());
4655       CodeGenAndEmitDAG(BSDAG);
4656     }
4657
4658     // Update PHI Nodes
4659     for (unsigned pi = 0, pe = PHINodesToUpdate.size(); pi != pe; ++pi) {
4660       MachineInstr *PHI = PHINodesToUpdate[pi].first;
4661       MachineBasicBlock *PHIBB = PHI->getParent();
4662       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4663              "This is not a machine PHI node that we are updating!");
4664       // This is "default" BB. We have two jumps to it. From "header" BB and
4665       // from last "case" BB.
4666       if (PHIBB == BitTestCases[i].Default) {
4667         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4668         PHI->addMachineBasicBlockOperand(BitTestCases[i].Parent);
4669         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4670         PHI->addMachineBasicBlockOperand(BitTestCases[i].Cases.back().ThisBB);
4671       }
4672       // One of "cases" BB.
4673       for (unsigned j = 0, ej = BitTestCases[i].Cases.size(); j != ej; ++j) {
4674         MachineBasicBlock* cBB = BitTestCases[i].Cases[j].ThisBB;
4675         if (cBB->succ_end() !=
4676             std::find(cBB->succ_begin(),cBB->succ_end(), PHIBB)) {
4677           PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4678           PHI->addMachineBasicBlockOperand(cBB);
4679         }
4680       }
4681     }
4682   }
4683
4684   // If the JumpTable record is filled in, then we need to emit a jump table.
4685   // Updating the PHI nodes is tricky in this case, since we need to determine
4686   // whether the PHI is a successor of the range check MBB or the jump table MBB
4687   for (unsigned i = 0, e = JTCases.size(); i != e; ++i) {
4688     // Lower header first, if it wasn't already lowered
4689     if (!JTCases[i].first.Emitted) {
4690       SelectionDAG HSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4691       CurDAG = &HSDAG;
4692       SelectionDAGLowering HSDL(HSDAG, TLI, FuncInfo);    
4693       // Set the current basic block to the mbb we wish to insert the code into
4694       BB = JTCases[i].first.HeaderBB;
4695       HSDL.setCurrentBasicBlock(BB);
4696       // Emit the code
4697       HSDL.visitJumpTableHeader(JTCases[i].second, JTCases[i].first);
4698       HSDAG.setRoot(HSDL.getRoot());
4699       CodeGenAndEmitDAG(HSDAG);
4700     }
4701     
4702     SelectionDAG JSDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4703     CurDAG = &JSDAG;
4704     SelectionDAGLowering JSDL(JSDAG, TLI, FuncInfo);
4705     // Set the current basic block to the mbb we wish to insert the code into
4706     BB = JTCases[i].second.MBB;
4707     JSDL.setCurrentBasicBlock(BB);
4708     // Emit the code
4709     JSDL.visitJumpTable(JTCases[i].second);
4710     JSDAG.setRoot(JSDL.getRoot());
4711     CodeGenAndEmitDAG(JSDAG);
4712     
4713     // Update PHI Nodes
4714     for (unsigned pi = 0, pe = PHINodesToUpdate.size(); pi != pe; ++pi) {
4715       MachineInstr *PHI = PHINodesToUpdate[pi].first;
4716       MachineBasicBlock *PHIBB = PHI->getParent();
4717       assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4718              "This is not a machine PHI node that we are updating!");
4719       // "default" BB. We can go there only from header BB.
4720       if (PHIBB == JTCases[i].second.Default) {
4721         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4722         PHI->addMachineBasicBlockOperand(JTCases[i].first.HeaderBB);
4723       }
4724       // JT BB. Just iterate over successors here
4725       if (BB->succ_end() != std::find(BB->succ_begin(),BB->succ_end(), PHIBB)) {
4726         PHI->addRegOperand(PHINodesToUpdate[pi].second, false);
4727         PHI->addMachineBasicBlockOperand(BB);
4728       }
4729     }
4730   }
4731   
4732   // If the switch block involved a branch to one of the actual successors, we
4733   // need to update PHI nodes in that block.
4734   for (unsigned i = 0, e = PHINodesToUpdate.size(); i != e; ++i) {
4735     MachineInstr *PHI = PHINodesToUpdate[i].first;
4736     assert(PHI->getOpcode() == TargetInstrInfo::PHI &&
4737            "This is not a machine PHI node that we are updating!");
4738     if (BB->isSuccessor(PHI->getParent())) {
4739       PHI->addRegOperand(PHINodesToUpdate[i].second, false);
4740       PHI->addMachineBasicBlockOperand(BB);
4741     }
4742   }
4743   
4744   // If we generated any switch lowering information, build and codegen any
4745   // additional DAGs necessary.
4746   for (unsigned i = 0, e = SwitchCases.size(); i != e; ++i) {
4747     SelectionDAG SDAG(TLI, MF, getAnalysisToUpdate<MachineModuleInfo>());
4748     CurDAG = &SDAG;
4749     SelectionDAGLowering SDL(SDAG, TLI, FuncInfo);
4750     
4751     // Set the current basic block to the mbb we wish to insert the code into
4752     BB = SwitchCases[i].ThisBB;
4753     SDL.setCurrentBasicBlock(BB);
4754     
4755     // Emit the code
4756     SDL.visitSwitchCase(SwitchCases[i]);
4757     SDAG.setRoot(SDL.getRoot());
4758     CodeGenAndEmitDAG(SDAG);
4759     
4760     // Handle any PHI nodes in successors of this chunk, as if we were coming
4761     // from the original BB before switch expansion.  Note that PHI nodes can
4762     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
4763     // handle them the right number of times.
4764     while ((BB = SwitchCases[i].TrueBB)) {  // Handle LHS and RHS.
4765       for (MachineBasicBlock::iterator Phi = BB->begin();
4766            Phi != BB->end() && Phi->getOpcode() == TargetInstrInfo::PHI; ++Phi){
4767         // This value for this PHI node is recorded in PHINodesToUpdate, get it.
4768         for (unsigned pn = 0; ; ++pn) {
4769           assert(pn != PHINodesToUpdate.size() && "Didn't find PHI entry!");
4770           if (PHINodesToUpdate[pn].first == Phi) {
4771             Phi->addRegOperand(PHINodesToUpdate[pn].second, false);
4772             Phi->addMachineBasicBlockOperand(SwitchCases[i].ThisBB);
4773             break;
4774           }
4775         }
4776       }
4777       
4778       // Don't process RHS if same block as LHS.
4779       if (BB == SwitchCases[i].FalseBB)
4780         SwitchCases[i].FalseBB = 0;
4781       
4782       // If we haven't handled the RHS, do so now.  Otherwise, we're done.
4783       SwitchCases[i].TrueBB = SwitchCases[i].FalseBB;
4784       SwitchCases[i].FalseBB = 0;
4785     }
4786     assert(SwitchCases[i].TrueBB == 0 && SwitchCases[i].FalseBB == 0);
4787   }
4788 }
4789
4790
4791 //===----------------------------------------------------------------------===//
4792 /// ScheduleAndEmitDAG - Pick a safe ordering and emit instructions for each
4793 /// target node in the graph.
4794 void SelectionDAGISel::ScheduleAndEmitDAG(SelectionDAG &DAG) {
4795   if (ViewSchedDAGs) DAG.viewGraph();
4796
4797   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
4798   
4799   if (!Ctor) {
4800     Ctor = ISHeuristic;
4801     RegisterScheduler::setDefault(Ctor);
4802   }
4803   
4804   ScheduleDAG *SL = Ctor(this, &DAG, BB);
4805   BB = SL->Run();
4806   delete SL;
4807 }
4808
4809
4810 HazardRecognizer *SelectionDAGISel::CreateTargetHazardRecognizer() {
4811   return new HazardRecognizer();
4812 }
4813
4814 //===----------------------------------------------------------------------===//
4815 // Helper functions used by the generated instruction selector.
4816 //===----------------------------------------------------------------------===//
4817 // Calls to these methods are generated by tblgen.
4818
4819 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
4820 /// the dag combiner simplified the 255, we still want to match.  RHS is the
4821 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
4822 /// specified in the .td file (e.g. 255).
4823 bool SelectionDAGISel::CheckAndMask(SDOperand LHS, ConstantSDNode *RHS, 
4824                                     int64_t DesiredMaskS) const {
4825   uint64_t ActualMask = RHS->getValue();
4826   uint64_t DesiredMask =DesiredMaskS & MVT::getIntVTBitMask(LHS.getValueType());
4827   
4828   // If the actual mask exactly matches, success!
4829   if (ActualMask == DesiredMask)
4830     return true;
4831   
4832   // If the actual AND mask is allowing unallowed bits, this doesn't match.
4833   if (ActualMask & ~DesiredMask)
4834     return false;
4835   
4836   // Otherwise, the DAG Combiner may have proven that the value coming in is
4837   // either already zero or is not demanded.  Check for known zero input bits.
4838   uint64_t NeededMask = DesiredMask & ~ActualMask;
4839   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
4840     return true;
4841   
4842   // TODO: check to see if missing bits are just not demanded.
4843
4844   // Otherwise, this pattern doesn't match.
4845   return false;
4846 }
4847
4848 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
4849 /// the dag combiner simplified the 255, we still want to match.  RHS is the
4850 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
4851 /// specified in the .td file (e.g. 255).
4852 bool SelectionDAGISel::CheckOrMask(SDOperand LHS, ConstantSDNode *RHS, 
4853                                     int64_t DesiredMaskS) const {
4854   uint64_t ActualMask = RHS->getValue();
4855   uint64_t DesiredMask =DesiredMaskS & MVT::getIntVTBitMask(LHS.getValueType());
4856   
4857   // If the actual mask exactly matches, success!
4858   if (ActualMask == DesiredMask)
4859     return true;
4860   
4861   // If the actual AND mask is allowing unallowed bits, this doesn't match.
4862   if (ActualMask & ~DesiredMask)
4863     return false;
4864   
4865   // Otherwise, the DAG Combiner may have proven that the value coming in is
4866   // either already zero or is not demanded.  Check for known zero input bits.
4867   uint64_t NeededMask = DesiredMask & ~ActualMask;
4868   
4869   uint64_t KnownZero, KnownOne;
4870   CurDAG->ComputeMaskedBits(LHS, NeededMask, KnownZero, KnownOne);
4871   
4872   // If all the missing bits in the or are already known to be set, match!
4873   if ((NeededMask & KnownOne) == NeededMask)
4874     return true;
4875   
4876   // TODO: check to see if missing bits are just not demanded.
4877   
4878   // Otherwise, this pattern doesn't match.
4879   return false;
4880 }
4881
4882
4883 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
4884 /// by tblgen.  Others should not call it.
4885 void SelectionDAGISel::
4886 SelectInlineAsmMemoryOperands(std::vector<SDOperand> &Ops, SelectionDAG &DAG) {
4887   std::vector<SDOperand> InOps;
4888   std::swap(InOps, Ops);
4889
4890   Ops.push_back(InOps[0]);  // input chain.
4891   Ops.push_back(InOps[1]);  // input asm string.
4892
4893   unsigned i = 2, e = InOps.size();
4894   if (InOps[e-1].getValueType() == MVT::Flag)
4895     --e;  // Don't process a flag operand if it is here.
4896   
4897   while (i != e) {
4898     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getValue();
4899     if ((Flags & 7) != 4 /*MEM*/) {
4900       // Just skip over this operand, copying the operands verbatim.
4901       Ops.insert(Ops.end(), InOps.begin()+i, InOps.begin()+i+(Flags >> 3) + 1);
4902       i += (Flags >> 3) + 1;
4903     } else {
4904       assert((Flags >> 3) == 1 && "Memory operand with multiple values?");
4905       // Otherwise, this is a memory operand.  Ask the target to select it.
4906       std::vector<SDOperand> SelOps;
4907       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps, DAG)) {
4908         cerr << "Could not match memory address.  Inline asm failure!\n";
4909         exit(1);
4910       }
4911       
4912       // Add this to the output node.
4913       MVT::ValueType IntPtrTy = DAG.getTargetLoweringInfo().getPointerTy();
4914       Ops.push_back(DAG.getTargetConstant(4/*MEM*/ | (SelOps.size() << 3),
4915                                           IntPtrTy));
4916       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
4917       i += 2;
4918     }
4919   }
4920   
4921   // Add the flag input back if present.
4922   if (e != InOps.size())
4923     Ops.push_back(InOps.back());
4924 }
4925
4926 char SelectionDAGISel::ID = 0;