3de171687248cc76f4ac5f24d7cd97e8df2e7b64
[oota-llvm.git] / lib / CodeGen / MachineInstr.cpp
1 //===-- lib/CodeGen/MachineInstr.cpp --------------------------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // Methods common to all machine instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/MachineInstr.h"
15 #include "llvm/Constants.h"
16 #include "llvm/Function.h"
17 #include "llvm/InlineAsm.h"
18 #include "llvm/Metadata.h"
19 #include "llvm/Type.h"
20 #include "llvm/Value.h"
21 #include "llvm/Assembly/Writer.h"
22 #include "llvm/CodeGen/MachineConstantPool.h"
23 #include "llvm/CodeGen/MachineFunction.h"
24 #include "llvm/CodeGen/MachineMemOperand.h"
25 #include "llvm/CodeGen/MachineRegisterInfo.h"
26 #include "llvm/CodeGen/PseudoSourceValue.h"
27 #include "llvm/MC/MCSymbol.h"
28 #include "llvm/Target/TargetMachine.h"
29 #include "llvm/Target/TargetInstrInfo.h"
30 #include "llvm/Target/TargetInstrDesc.h"
31 #include "llvm/Target/TargetRegisterInfo.h"
32 #include "llvm/Analysis/AliasAnalysis.h"
33 #include "llvm/Analysis/DebugInfo.h"
34 #include "llvm/Support/Debug.h"
35 #include "llvm/Support/ErrorHandling.h"
36 #include "llvm/Support/LeakDetector.h"
37 #include "llvm/Support/MathExtras.h"
38 #include "llvm/Support/raw_ostream.h"
39 #include "llvm/ADT/FoldingSet.h"
40 using namespace llvm;
41
42 //===----------------------------------------------------------------------===//
43 // MachineOperand Implementation
44 //===----------------------------------------------------------------------===//
45
46 /// AddRegOperandToRegInfo - Add this register operand to the specified
47 /// MachineRegisterInfo.  If it is null, then the next/prev fields should be
48 /// explicitly nulled out.
49 void MachineOperand::AddRegOperandToRegInfo(MachineRegisterInfo *RegInfo) {
50   assert(isReg() && "Can only add reg operand to use lists");
51   
52   // If the reginfo pointer is null, just explicitly null out or next/prev
53   // pointers, to ensure they are not garbage.
54   if (RegInfo == 0) {
55     Contents.Reg.Prev = 0;
56     Contents.Reg.Next = 0;
57     return;
58   }
59   
60   // Otherwise, add this operand to the head of the registers use/def list.
61   MachineOperand **Head = &RegInfo->getRegUseDefListHead(getReg());
62   
63   // For SSA values, we prefer to keep the definition at the start of the list.
64   // we do this by skipping over the definition if it is at the head of the
65   // list.
66   if (*Head && (*Head)->isDef())
67     Head = &(*Head)->Contents.Reg.Next;
68   
69   Contents.Reg.Next = *Head;
70   if (Contents.Reg.Next) {
71     assert(getReg() == Contents.Reg.Next->getReg() &&
72            "Different regs on the same list!");
73     Contents.Reg.Next->Contents.Reg.Prev = &Contents.Reg.Next;
74   }
75   
76   Contents.Reg.Prev = Head;
77   *Head = this;
78 }
79
80 /// RemoveRegOperandFromRegInfo - Remove this register operand from the
81 /// MachineRegisterInfo it is linked with.
82 void MachineOperand::RemoveRegOperandFromRegInfo() {
83   assert(isOnRegUseList() && "Reg operand is not on a use list");
84   // Unlink this from the doubly linked list of operands.
85   MachineOperand *NextOp = Contents.Reg.Next;
86   *Contents.Reg.Prev = NextOp; 
87   if (NextOp) {
88     assert(NextOp->getReg() == getReg() && "Corrupt reg use/def chain!");
89     NextOp->Contents.Reg.Prev = Contents.Reg.Prev;
90   }
91   Contents.Reg.Prev = 0;
92   Contents.Reg.Next = 0;
93 }
94
95 void MachineOperand::setReg(unsigned Reg) {
96   if (getReg() == Reg) return; // No change.
97   
98   // Otherwise, we have to change the register.  If this operand is embedded
99   // into a machine function, we need to update the old and new register's
100   // use/def lists.
101   if (MachineInstr *MI = getParent())
102     if (MachineBasicBlock *MBB = MI->getParent())
103       if (MachineFunction *MF = MBB->getParent()) {
104         RemoveRegOperandFromRegInfo();
105         SmallContents.RegNo = Reg;
106         AddRegOperandToRegInfo(&MF->getRegInfo());
107         return;
108       }
109         
110   // Otherwise, just change the register, no problem.  :)
111   SmallContents.RegNo = Reg;
112 }
113
114 void MachineOperand::substVirtReg(unsigned Reg, unsigned SubIdx,
115                                   const TargetRegisterInfo &TRI) {
116   assert(TargetRegisterInfo::isVirtualRegister(Reg));
117   if (SubIdx && getSubReg())
118     SubIdx = TRI.composeSubRegIndices(SubIdx, getSubReg());
119   setReg(Reg);
120   if (SubIdx)
121     setSubReg(SubIdx);
122 }
123
124 void MachineOperand::substPhysReg(unsigned Reg, const TargetRegisterInfo &TRI) {
125   assert(TargetRegisterInfo::isPhysicalRegister(Reg));
126   if (getSubReg()) {
127     Reg = TRI.getSubReg(Reg, getSubReg());
128     assert(Reg && "Invalid SubReg for physical register");
129     setSubReg(0);
130   }
131   setReg(Reg);
132 }
133
134 /// ChangeToImmediate - Replace this operand with a new immediate operand of
135 /// the specified value.  If an operand is known to be an immediate already,
136 /// the setImm method should be used.
137 void MachineOperand::ChangeToImmediate(int64_t ImmVal) {
138   // If this operand is currently a register operand, and if this is in a
139   // function, deregister the operand from the register's use/def list.
140   if (isReg() && getParent() && getParent()->getParent() &&
141       getParent()->getParent()->getParent())
142     RemoveRegOperandFromRegInfo();
143   
144   OpKind = MO_Immediate;
145   Contents.ImmVal = ImmVal;
146 }
147
148 /// ChangeToRegister - Replace this operand with a new register operand of
149 /// the specified value.  If an operand is known to be an register already,
150 /// the setReg method should be used.
151 void MachineOperand::ChangeToRegister(unsigned Reg, bool isDef, bool isImp,
152                                       bool isKill, bool isDead, bool isUndef,
153                                       bool isDebug) {
154   // If this operand is already a register operand, use setReg to update the 
155   // register's use/def lists.
156   if (isReg()) {
157     assert(!isEarlyClobber());
158     setReg(Reg);
159   } else {
160     // Otherwise, change this to a register and set the reg#.
161     OpKind = MO_Register;
162     SmallContents.RegNo = Reg;
163
164     // If this operand is embedded in a function, add the operand to the
165     // register's use/def list.
166     if (MachineInstr *MI = getParent())
167       if (MachineBasicBlock *MBB = MI->getParent())
168         if (MachineFunction *MF = MBB->getParent())
169           AddRegOperandToRegInfo(&MF->getRegInfo());
170   }
171
172   IsDef = isDef;
173   IsImp = isImp;
174   IsKill = isKill;
175   IsDead = isDead;
176   IsUndef = isUndef;
177   IsEarlyClobber = false;
178   IsDebug = isDebug;
179   SubReg = 0;
180 }
181
182 /// isIdenticalTo - Return true if this operand is identical to the specified
183 /// operand.
184 bool MachineOperand::isIdenticalTo(const MachineOperand &Other) const {
185   if (getType() != Other.getType() ||
186       getTargetFlags() != Other.getTargetFlags())
187     return false;
188   
189   switch (getType()) {
190   default: llvm_unreachable("Unrecognized operand type");
191   case MachineOperand::MO_Register:
192     return getReg() == Other.getReg() && isDef() == Other.isDef() &&
193            getSubReg() == Other.getSubReg();
194   case MachineOperand::MO_Immediate:
195     return getImm() == Other.getImm();
196   case MachineOperand::MO_FPImmediate:
197     return getFPImm() == Other.getFPImm();
198   case MachineOperand::MO_MachineBasicBlock:
199     return getMBB() == Other.getMBB();
200   case MachineOperand::MO_FrameIndex:
201     return getIndex() == Other.getIndex();
202   case MachineOperand::MO_ConstantPoolIndex:
203     return getIndex() == Other.getIndex() && getOffset() == Other.getOffset();
204   case MachineOperand::MO_JumpTableIndex:
205     return getIndex() == Other.getIndex();
206   case MachineOperand::MO_GlobalAddress:
207     return getGlobal() == Other.getGlobal() && getOffset() == Other.getOffset();
208   case MachineOperand::MO_ExternalSymbol:
209     return !strcmp(getSymbolName(), Other.getSymbolName()) &&
210            getOffset() == Other.getOffset();
211   case MachineOperand::MO_BlockAddress:
212     return getBlockAddress() == Other.getBlockAddress();
213   case MachineOperand::MO_MCSymbol:
214     return getMCSymbol() == Other.getMCSymbol();
215   case MachineOperand::MO_Metadata:
216     return getMetadata() == Other.getMetadata();
217   }
218 }
219
220 /// print - Print the specified machine operand.
221 ///
222 void MachineOperand::print(raw_ostream &OS, const TargetMachine *TM) const {
223   // If the instruction is embedded into a basic block, we can find the
224   // target info for the instruction.
225   if (!TM)
226     if (const MachineInstr *MI = getParent())
227       if (const MachineBasicBlock *MBB = MI->getParent())
228         if (const MachineFunction *MF = MBB->getParent())
229           TM = &MF->getTarget();
230
231   switch (getType()) {
232   case MachineOperand::MO_Register:
233     if (getReg() == 0 || TargetRegisterInfo::isVirtualRegister(getReg())) {
234       OS << "%reg" << getReg();
235     } else {
236       if (TM)
237         OS << "%" << TM->getRegisterInfo()->get(getReg()).Name;
238       else
239         OS << "%physreg" << getReg();
240     }
241
242     if (getSubReg() != 0) {
243       if (TM)
244         OS << ':' << TM->getRegisterInfo()->getSubRegIndexName(getSubReg());
245       else
246         OS << ':' << getSubReg();
247     }
248
249     if (isDef() || isKill() || isDead() || isImplicit() || isUndef() ||
250         isEarlyClobber()) {
251       OS << '<';
252       bool NeedComma = false;
253       if (isDef()) {
254         if (NeedComma) OS << ',';
255         if (isEarlyClobber())
256           OS << "earlyclobber,";
257         if (isImplicit())
258           OS << "imp-";
259         OS << "def";
260         NeedComma = true;
261       } else if (isImplicit()) {
262           OS << "imp-use";
263           NeedComma = true;
264       }
265
266       if (isKill() || isDead() || isUndef()) {
267         if (NeedComma) OS << ',';
268         if (isKill())  OS << "kill";
269         if (isDead())  OS << "dead";
270         if (isUndef()) {
271           if (isKill() || isDead())
272             OS << ',';
273           OS << "undef";
274         }
275       }
276       OS << '>';
277     }
278     break;
279   case MachineOperand::MO_Immediate:
280     OS << getImm();
281     break;
282   case MachineOperand::MO_FPImmediate:
283     if (getFPImm()->getType()->isFloatTy())
284       OS << getFPImm()->getValueAPF().convertToFloat();
285     else
286       OS << getFPImm()->getValueAPF().convertToDouble();
287     break;
288   case MachineOperand::MO_MachineBasicBlock:
289     OS << "<BB#" << getMBB()->getNumber() << ">";
290     break;
291   case MachineOperand::MO_FrameIndex:
292     OS << "<fi#" << getIndex() << '>';
293     break;
294   case MachineOperand::MO_ConstantPoolIndex:
295     OS << "<cp#" << getIndex();
296     if (getOffset()) OS << "+" << getOffset();
297     OS << '>';
298     break;
299   case MachineOperand::MO_JumpTableIndex:
300     OS << "<jt#" << getIndex() << '>';
301     break;
302   case MachineOperand::MO_GlobalAddress:
303     OS << "<ga:";
304     WriteAsOperand(OS, getGlobal(), /*PrintType=*/false);
305     if (getOffset()) OS << "+" << getOffset();
306     OS << '>';
307     break;
308   case MachineOperand::MO_ExternalSymbol:
309     OS << "<es:" << getSymbolName();
310     if (getOffset()) OS << "+" << getOffset();
311     OS << '>';
312     break;
313   case MachineOperand::MO_BlockAddress:
314     OS << '<';
315     WriteAsOperand(OS, getBlockAddress(), /*PrintType=*/false);
316     OS << '>';
317     break;
318   case MachineOperand::MO_Metadata:
319     OS << '<';
320     WriteAsOperand(OS, getMetadata(), /*PrintType=*/false);
321     OS << '>';
322     break;
323   case MachineOperand::MO_MCSymbol:
324     OS << "<MCSym=" << *getMCSymbol() << '>';
325     break;
326   default:
327     llvm_unreachable("Unrecognized operand type");
328   }
329   
330   if (unsigned TF = getTargetFlags())
331     OS << "[TF=" << TF << ']';
332 }
333
334 //===----------------------------------------------------------------------===//
335 // MachineMemOperand Implementation
336 //===----------------------------------------------------------------------===//
337
338 /// getAddrSpace - Return the LLVM IR address space number that this pointer
339 /// points into.
340 unsigned MachinePointerInfo::getAddrSpace() const {
341   if (V == 0) return 0;
342   return cast<PointerType>(V->getType())->getAddressSpace();
343 }
344
345 /// getConstantPool - Return a MachinePointerInfo record that refers to the
346 /// constant pool.
347 MachinePointerInfo MachinePointerInfo::getConstantPool() {
348   return MachinePointerInfo(PseudoSourceValue::getConstantPool());
349 }
350
351 /// getFixedStack - Return a MachinePointerInfo record that refers to the
352 /// the specified FrameIndex.
353 MachinePointerInfo MachinePointerInfo::getFixedStack(int FI, int64_t offset) {
354   return MachinePointerInfo(PseudoSourceValue::getFixedStack(FI), offset);
355 }
356
357 MachinePointerInfo MachinePointerInfo::getJumpTable() {
358   return MachinePointerInfo(PseudoSourceValue::getJumpTable());
359 }
360
361 MachinePointerInfo MachinePointerInfo::getGOT() {
362   return MachinePointerInfo(PseudoSourceValue::getGOT());
363 }
364
365 MachinePointerInfo MachinePointerInfo::getStack(int64_t Offset) {
366   return MachinePointerInfo(PseudoSourceValue::getStack(), Offset);
367 }
368
369 MachineMemOperand::MachineMemOperand(MachinePointerInfo ptrinfo, unsigned f,
370                                      uint64_t s, unsigned int a,
371                                      const MDNode *TBAAInfo)
372   : PtrInfo(ptrinfo), Size(s),
373     Flags((f & ((1 << MOMaxBits) - 1)) | ((Log2_32(a) + 1) << MOMaxBits)),
374     TBAAInfo(TBAAInfo) {
375   assert((PtrInfo.V == 0 || isa<PointerType>(PtrInfo.V->getType())) &&
376          "invalid pointer value");
377   assert(getBaseAlignment() == a && "Alignment is not a power of 2!");
378   assert((isLoad() || isStore()) && "Not a load/store!");
379 }
380
381 /// Profile - Gather unique data for the object.
382 ///
383 void MachineMemOperand::Profile(FoldingSetNodeID &ID) const {
384   ID.AddInteger(getOffset());
385   ID.AddInteger(Size);
386   ID.AddPointer(getValue());
387   ID.AddInteger(Flags);
388 }
389
390 void MachineMemOperand::refineAlignment(const MachineMemOperand *MMO) {
391   // The Value and Offset may differ due to CSE. But the flags and size
392   // should be the same.
393   assert(MMO->getFlags() == getFlags() && "Flags mismatch!");
394   assert(MMO->getSize() == getSize() && "Size mismatch!");
395
396   if (MMO->getBaseAlignment() >= getBaseAlignment()) {
397     // Update the alignment value.
398     Flags = (Flags & ((1 << MOMaxBits) - 1)) |
399       ((Log2_32(MMO->getBaseAlignment()) + 1) << MOMaxBits);
400     // Also update the base and offset, because the new alignment may
401     // not be applicable with the old ones.
402     PtrInfo = MMO->PtrInfo;
403   }
404 }
405
406 /// getAlignment - Return the minimum known alignment in bytes of the
407 /// actual memory reference.
408 uint64_t MachineMemOperand::getAlignment() const {
409   return MinAlign(getBaseAlignment(), getOffset());
410 }
411
412 raw_ostream &llvm::operator<<(raw_ostream &OS, const MachineMemOperand &MMO) {
413   assert((MMO.isLoad() || MMO.isStore()) &&
414          "SV has to be a load, store or both.");
415   
416   if (MMO.isVolatile())
417     OS << "Volatile ";
418
419   if (MMO.isLoad())
420     OS << "LD";
421   if (MMO.isStore())
422     OS << "ST";
423   OS << MMO.getSize();
424   
425   // Print the address information.
426   OS << "[";
427   if (!MMO.getValue())
428     OS << "<unknown>";
429   else
430     WriteAsOperand(OS, MMO.getValue(), /*PrintType=*/false);
431
432   // If the alignment of the memory reference itself differs from the alignment
433   // of the base pointer, print the base alignment explicitly, next to the base
434   // pointer.
435   if (MMO.getBaseAlignment() != MMO.getAlignment())
436     OS << "(align=" << MMO.getBaseAlignment() << ")";
437
438   if (MMO.getOffset() != 0)
439     OS << "+" << MMO.getOffset();
440   OS << "]";
441
442   // Print the alignment of the reference.
443   if (MMO.getBaseAlignment() != MMO.getAlignment() ||
444       MMO.getBaseAlignment() != MMO.getSize())
445     OS << "(align=" << MMO.getAlignment() << ")";
446
447   // Print TBAA info.
448   if (const MDNode *TBAAInfo = MMO.getTBAAInfo()) {
449     OS << "(tbaa=";
450     if (TBAAInfo->getNumOperands() > 0)
451       WriteAsOperand(OS, TBAAInfo->getOperand(0), /*PrintType=*/false);
452     else
453       OS << "<unknown>";
454     OS << ")";
455   }
456
457   return OS;
458 }
459
460 //===----------------------------------------------------------------------===//
461 // MachineInstr Implementation
462 //===----------------------------------------------------------------------===//
463
464 /// MachineInstr ctor - This constructor creates a dummy MachineInstr with
465 /// TID NULL and no operands.
466 MachineInstr::MachineInstr()
467   : TID(0), NumImplicitOps(0), AsmPrinterFlags(0), MemRefs(0), MemRefsEnd(0),
468     Parent(0) {
469   // Make sure that we get added to a machine basicblock
470   LeakDetector::addGarbageObject(this);
471 }
472
473 void MachineInstr::addImplicitDefUseOperands() {
474   if (TID->ImplicitDefs)
475     for (const unsigned *ImpDefs = TID->ImplicitDefs; *ImpDefs; ++ImpDefs)
476       addOperand(MachineOperand::CreateReg(*ImpDefs, true, true));
477   if (TID->ImplicitUses)
478     for (const unsigned *ImpUses = TID->ImplicitUses; *ImpUses; ++ImpUses)
479       addOperand(MachineOperand::CreateReg(*ImpUses, false, true));
480 }
481
482 /// MachineInstr ctor - This constructor creates a MachineInstr and adds the
483 /// implicit operands. It reserves space for the number of operands specified by
484 /// the TargetInstrDesc.
485 MachineInstr::MachineInstr(const TargetInstrDesc &tid, bool NoImp)
486   : TID(&tid), NumImplicitOps(0), AsmPrinterFlags(0),
487     MemRefs(0), MemRefsEnd(0), Parent(0) {
488   if (!NoImp)
489     NumImplicitOps = TID->getNumImplicitDefs() + TID->getNumImplicitUses();
490   Operands.reserve(NumImplicitOps + TID->getNumOperands());
491   if (!NoImp)
492     addImplicitDefUseOperands();
493   // Make sure that we get added to a machine basicblock
494   LeakDetector::addGarbageObject(this);
495 }
496
497 /// MachineInstr ctor - As above, but with a DebugLoc.
498 MachineInstr::MachineInstr(const TargetInstrDesc &tid, const DebugLoc dl,
499                            bool NoImp)
500   : TID(&tid), NumImplicitOps(0), AsmPrinterFlags(0), MemRefs(0), MemRefsEnd(0),
501     Parent(0), debugLoc(dl) {
502   if (!NoImp)
503     NumImplicitOps = TID->getNumImplicitDefs() + TID->getNumImplicitUses();
504   Operands.reserve(NumImplicitOps + TID->getNumOperands());
505   if (!NoImp)
506     addImplicitDefUseOperands();
507   // Make sure that we get added to a machine basicblock
508   LeakDetector::addGarbageObject(this);
509 }
510
511 /// MachineInstr ctor - Work exactly the same as the ctor two above, except
512 /// that the MachineInstr is created and added to the end of the specified 
513 /// basic block.
514 MachineInstr::MachineInstr(MachineBasicBlock *MBB, const TargetInstrDesc &tid)
515   : TID(&tid), NumImplicitOps(0), AsmPrinterFlags(0),
516     MemRefs(0), MemRefsEnd(0), Parent(0) {
517   assert(MBB && "Cannot use inserting ctor with null basic block!");
518   NumImplicitOps = TID->getNumImplicitDefs() + TID->getNumImplicitUses();
519   Operands.reserve(NumImplicitOps + TID->getNumOperands());
520   addImplicitDefUseOperands();
521   // Make sure that we get added to a machine basicblock
522   LeakDetector::addGarbageObject(this);
523   MBB->push_back(this);  // Add instruction to end of basic block!
524 }
525
526 /// MachineInstr ctor - As above, but with a DebugLoc.
527 ///
528 MachineInstr::MachineInstr(MachineBasicBlock *MBB, const DebugLoc dl,
529                            const TargetInstrDesc &tid)
530   : TID(&tid), NumImplicitOps(0), AsmPrinterFlags(0), MemRefs(0), MemRefsEnd(0),
531     Parent(0), debugLoc(dl) {
532   assert(MBB && "Cannot use inserting ctor with null basic block!");
533   NumImplicitOps = TID->getNumImplicitDefs() + TID->getNumImplicitUses();
534   Operands.reserve(NumImplicitOps + TID->getNumOperands());
535   addImplicitDefUseOperands();
536   // Make sure that we get added to a machine basicblock
537   LeakDetector::addGarbageObject(this);
538   MBB->push_back(this);  // Add instruction to end of basic block!
539 }
540
541 /// MachineInstr ctor - Copies MachineInstr arg exactly
542 ///
543 MachineInstr::MachineInstr(MachineFunction &MF, const MachineInstr &MI)
544   : TID(&MI.getDesc()), NumImplicitOps(0), AsmPrinterFlags(0),
545     MemRefs(MI.MemRefs), MemRefsEnd(MI.MemRefsEnd),
546     Parent(0), debugLoc(MI.getDebugLoc()) {
547   Operands.reserve(MI.getNumOperands());
548
549   // Add operands
550   for (unsigned i = 0; i != MI.getNumOperands(); ++i)
551     addOperand(MI.getOperand(i));
552   NumImplicitOps = MI.NumImplicitOps;
553
554   // Set parent to null.
555   Parent = 0;
556
557   LeakDetector::addGarbageObject(this);
558 }
559
560 MachineInstr::~MachineInstr() {
561   LeakDetector::removeGarbageObject(this);
562 #ifndef NDEBUG
563   for (unsigned i = 0, e = Operands.size(); i != e; ++i) {
564     assert(Operands[i].ParentMI == this && "ParentMI mismatch!");
565     assert((!Operands[i].isReg() || !Operands[i].isOnRegUseList()) &&
566            "Reg operand def/use list corrupted");
567   }
568 #endif
569 }
570
571 /// getRegInfo - If this instruction is embedded into a MachineFunction,
572 /// return the MachineRegisterInfo object for the current function, otherwise
573 /// return null.
574 MachineRegisterInfo *MachineInstr::getRegInfo() {
575   if (MachineBasicBlock *MBB = getParent())
576     return &MBB->getParent()->getRegInfo();
577   return 0;
578 }
579
580 /// RemoveRegOperandsFromUseLists - Unlink all of the register operands in
581 /// this instruction from their respective use lists.  This requires that the
582 /// operands already be on their use lists.
583 void MachineInstr::RemoveRegOperandsFromUseLists() {
584   for (unsigned i = 0, e = Operands.size(); i != e; ++i) {
585     if (Operands[i].isReg())
586       Operands[i].RemoveRegOperandFromRegInfo();
587   }
588 }
589
590 /// AddRegOperandsToUseLists - Add all of the register operands in
591 /// this instruction from their respective use lists.  This requires that the
592 /// operands not be on their use lists yet.
593 void MachineInstr::AddRegOperandsToUseLists(MachineRegisterInfo &RegInfo) {
594   for (unsigned i = 0, e = Operands.size(); i != e; ++i) {
595     if (Operands[i].isReg())
596       Operands[i].AddRegOperandToRegInfo(&RegInfo);
597   }
598 }
599
600
601 /// addOperand - Add the specified operand to the instruction.  If it is an
602 /// implicit operand, it is added to the end of the operand list.  If it is
603 /// an explicit operand it is added at the end of the explicit operand list
604 /// (before the first implicit operand). 
605 void MachineInstr::addOperand(const MachineOperand &Op) {
606   bool isImpReg = Op.isReg() && Op.isImplicit();
607   assert((isImpReg || !OperandsComplete()) &&
608          "Trying to add an operand to a machine instr that is already done!");
609
610   MachineRegisterInfo *RegInfo = getRegInfo();
611
612   // If we are adding the operand to the end of the list, our job is simpler.
613   // This is true most of the time, so this is a reasonable optimization.
614   if (isImpReg || NumImplicitOps == 0) {
615     // We can only do this optimization if we know that the operand list won't
616     // reallocate.
617     if (Operands.empty() || Operands.size()+1 <= Operands.capacity()) {
618       Operands.push_back(Op);
619     
620       // Set the parent of the operand.
621       Operands.back().ParentMI = this;
622   
623       // If the operand is a register, update the operand's use list.
624       if (Op.isReg()) {
625         Operands.back().AddRegOperandToRegInfo(RegInfo);
626         // If the register operand is flagged as early, mark the operand as such
627         unsigned OpNo = Operands.size() - 1;
628         if (TID->getOperandConstraint(OpNo, TOI::EARLY_CLOBBER) != -1)
629           Operands[OpNo].setIsEarlyClobber(true);
630       }
631       return;
632     }
633   }
634   
635   // Otherwise, we have to insert a real operand before any implicit ones.
636   unsigned OpNo = Operands.size()-NumImplicitOps;
637
638   // If this instruction isn't embedded into a function, then we don't need to
639   // update any operand lists.
640   if (RegInfo == 0) {
641     // Simple insertion, no reginfo update needed for other register operands.
642     Operands.insert(Operands.begin()+OpNo, Op);
643     Operands[OpNo].ParentMI = this;
644
645     // Do explicitly set the reginfo for this operand though, to ensure the
646     // next/prev fields are properly nulled out.
647     if (Operands[OpNo].isReg()) {
648       Operands[OpNo].AddRegOperandToRegInfo(0);
649       // If the register operand is flagged as early, mark the operand as such
650       if (TID->getOperandConstraint(OpNo, TOI::EARLY_CLOBBER) != -1)
651         Operands[OpNo].setIsEarlyClobber(true);
652     }
653
654   } else if (Operands.size()+1 <= Operands.capacity()) {
655     // Otherwise, we have to remove register operands from their register use
656     // list, add the operand, then add the register operands back to their use
657     // list.  This also must handle the case when the operand list reallocates
658     // to somewhere else.
659   
660     // If insertion of this operand won't cause reallocation of the operand
661     // list, just remove the implicit operands, add the operand, then re-add all
662     // the rest of the operands.
663     for (unsigned i = OpNo, e = Operands.size(); i != e; ++i) {
664       assert(Operands[i].isReg() && "Should only be an implicit reg!");
665       Operands[i].RemoveRegOperandFromRegInfo();
666     }
667     
668     // Add the operand.  If it is a register, add it to the reg list.
669     Operands.insert(Operands.begin()+OpNo, Op);
670     Operands[OpNo].ParentMI = this;
671
672     if (Operands[OpNo].isReg()) {
673       Operands[OpNo].AddRegOperandToRegInfo(RegInfo);
674       // If the register operand is flagged as early, mark the operand as such
675       if (TID->getOperandConstraint(OpNo, TOI::EARLY_CLOBBER) != -1)
676         Operands[OpNo].setIsEarlyClobber(true);
677     }
678     
679     // Re-add all the implicit ops.
680     for (unsigned i = OpNo+1, e = Operands.size(); i != e; ++i) {
681       assert(Operands[i].isReg() && "Should only be an implicit reg!");
682       Operands[i].AddRegOperandToRegInfo(RegInfo);
683     }
684   } else {
685     // Otherwise, we will be reallocating the operand list.  Remove all reg
686     // operands from their list, then readd them after the operand list is
687     // reallocated.
688     RemoveRegOperandsFromUseLists();
689     
690     Operands.insert(Operands.begin()+OpNo, Op);
691     Operands[OpNo].ParentMI = this;
692   
693     // Re-add all the operands.
694     AddRegOperandsToUseLists(*RegInfo);
695
696       // If the register operand is flagged as early, mark the operand as such
697     if (Operands[OpNo].isReg()
698         && TID->getOperandConstraint(OpNo, TOI::EARLY_CLOBBER) != -1)
699       Operands[OpNo].setIsEarlyClobber(true);
700   }
701 }
702
703 /// RemoveOperand - Erase an operand  from an instruction, leaving it with one
704 /// fewer operand than it started with.
705 ///
706 void MachineInstr::RemoveOperand(unsigned OpNo) {
707   assert(OpNo < Operands.size() && "Invalid operand number");
708   
709   // Special case removing the last one.
710   if (OpNo == Operands.size()-1) {
711     // If needed, remove from the reg def/use list.
712     if (Operands.back().isReg() && Operands.back().isOnRegUseList())
713       Operands.back().RemoveRegOperandFromRegInfo();
714     
715     Operands.pop_back();
716     return;
717   }
718
719   // Otherwise, we are removing an interior operand.  If we have reginfo to
720   // update, remove all operands that will be shifted down from their reg lists,
721   // move everything down, then re-add them.
722   MachineRegisterInfo *RegInfo = getRegInfo();
723   if (RegInfo) {
724     for (unsigned i = OpNo, e = Operands.size(); i != e; ++i) {
725       if (Operands[i].isReg())
726         Operands[i].RemoveRegOperandFromRegInfo();
727     }
728   }
729   
730   Operands.erase(Operands.begin()+OpNo);
731
732   if (RegInfo) {
733     for (unsigned i = OpNo, e = Operands.size(); i != e; ++i) {
734       if (Operands[i].isReg())
735         Operands[i].AddRegOperandToRegInfo(RegInfo);
736     }
737   }
738 }
739
740 /// addMemOperand - Add a MachineMemOperand to the machine instruction.
741 /// This function should be used only occasionally. The setMemRefs function
742 /// is the primary method for setting up a MachineInstr's MemRefs list.
743 void MachineInstr::addMemOperand(MachineFunction &MF,
744                                  MachineMemOperand *MO) {
745   mmo_iterator OldMemRefs = MemRefs;
746   mmo_iterator OldMemRefsEnd = MemRefsEnd;
747
748   size_t NewNum = (MemRefsEnd - MemRefs) + 1;
749   mmo_iterator NewMemRefs = MF.allocateMemRefsArray(NewNum);
750   mmo_iterator NewMemRefsEnd = NewMemRefs + NewNum;
751
752   std::copy(OldMemRefs, OldMemRefsEnd, NewMemRefs);
753   NewMemRefs[NewNum - 1] = MO;
754
755   MemRefs = NewMemRefs;
756   MemRefsEnd = NewMemRefsEnd;
757 }
758
759 bool MachineInstr::isIdenticalTo(const MachineInstr *Other,
760                                  MICheckType Check) const {
761   // If opcodes or number of operands are not the same then the two
762   // instructions are obviously not identical.
763   if (Other->getOpcode() != getOpcode() ||
764       Other->getNumOperands() != getNumOperands())
765     return false;
766
767   // Check operands to make sure they match.
768   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
769     const MachineOperand &MO = getOperand(i);
770     const MachineOperand &OMO = Other->getOperand(i);
771     // Clients may or may not want to ignore defs when testing for equality.
772     // For example, machine CSE pass only cares about finding common
773     // subexpressions, so it's safe to ignore virtual register defs.
774     if (Check != CheckDefs && MO.isReg() && MO.isDef()) {
775       if (Check == IgnoreDefs)
776         continue;
777       // Check == IgnoreVRegDefs
778       if (TargetRegisterInfo::isPhysicalRegister(MO.getReg()) ||
779           TargetRegisterInfo::isPhysicalRegister(OMO.getReg()))
780         if (MO.getReg() != OMO.getReg())
781           return false;
782     } else if (!MO.isIdenticalTo(OMO))
783       return false;
784   }
785   return true;
786 }
787
788 /// removeFromParent - This method unlinks 'this' from the containing basic
789 /// block, and returns it, but does not delete it.
790 MachineInstr *MachineInstr::removeFromParent() {
791   assert(getParent() && "Not embedded in a basic block!");
792   getParent()->remove(this);
793   return this;
794 }
795
796
797 /// eraseFromParent - This method unlinks 'this' from the containing basic
798 /// block, and deletes it.
799 void MachineInstr::eraseFromParent() {
800   assert(getParent() && "Not embedded in a basic block!");
801   getParent()->erase(this);
802 }
803
804
805 /// OperandComplete - Return true if it's illegal to add a new operand
806 ///
807 bool MachineInstr::OperandsComplete() const {
808   unsigned short NumOperands = TID->getNumOperands();
809   if (!TID->isVariadic() && getNumOperands()-NumImplicitOps >= NumOperands)
810     return true;  // Broken: we have all the operands of this instruction!
811   return false;
812 }
813
814 /// getNumExplicitOperands - Returns the number of non-implicit operands.
815 ///
816 unsigned MachineInstr::getNumExplicitOperands() const {
817   unsigned NumOperands = TID->getNumOperands();
818   if (!TID->isVariadic())
819     return NumOperands;
820
821   for (unsigned i = NumOperands, e = getNumOperands(); i != e; ++i) {
822     const MachineOperand &MO = getOperand(i);
823     if (!MO.isReg() || !MO.isImplicit())
824       NumOperands++;
825   }
826   return NumOperands;
827 }
828
829 bool MachineInstr::isStackAligningInlineAsm() const {
830   if (isInlineAsm()) {
831     unsigned ExtraInfo = getOperand(InlineAsm::MIOp_ExtraInfo).getImm();
832     if (ExtraInfo & InlineAsm::Extra_IsAlignStack)
833       return true;
834   }
835   return false;
836 }
837
838 /// findRegisterUseOperandIdx() - Returns the MachineOperand that is a use of
839 /// the specific register or -1 if it is not found. It further tightens
840 /// the search criteria to a use that kills the register if isKill is true.
841 int MachineInstr::findRegisterUseOperandIdx(unsigned Reg, bool isKill,
842                                           const TargetRegisterInfo *TRI) const {
843   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
844     const MachineOperand &MO = getOperand(i);
845     if (!MO.isReg() || !MO.isUse())
846       continue;
847     unsigned MOReg = MO.getReg();
848     if (!MOReg)
849       continue;
850     if (MOReg == Reg ||
851         (TRI &&
852          TargetRegisterInfo::isPhysicalRegister(MOReg) &&
853          TargetRegisterInfo::isPhysicalRegister(Reg) &&
854          TRI->isSubRegister(MOReg, Reg)))
855       if (!isKill || MO.isKill())
856         return i;
857   }
858   return -1;
859 }
860
861 /// readsWritesVirtualRegister - Return a pair of bools (reads, writes)
862 /// indicating if this instruction reads or writes Reg. This also considers
863 /// partial defines.
864 std::pair<bool,bool>
865 MachineInstr::readsWritesVirtualRegister(unsigned Reg,
866                                          SmallVectorImpl<unsigned> *Ops) const {
867   bool PartDef = false; // Partial redefine.
868   bool FullDef = false; // Full define.
869   bool Use = false;
870
871   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
872     const MachineOperand &MO = getOperand(i);
873     if (!MO.isReg() || MO.getReg() != Reg)
874       continue;
875     if (Ops)
876       Ops->push_back(i);
877     if (MO.isUse())
878       Use |= !MO.isUndef();
879     else if (MO.getSubReg())
880       PartDef = true;
881     else
882       FullDef = true;
883   }
884   // A partial redefine uses Reg unless there is also a full define.
885   return std::make_pair(Use || (PartDef && !FullDef), PartDef || FullDef);
886 }
887
888 /// findRegisterDefOperandIdx() - Returns the operand index that is a def of
889 /// the specified register or -1 if it is not found. If isDead is true, defs
890 /// that are not dead are skipped. If TargetRegisterInfo is non-null, then it
891 /// also checks if there is a def of a super-register.
892 int
893 MachineInstr::findRegisterDefOperandIdx(unsigned Reg, bool isDead, bool Overlap,
894                                         const TargetRegisterInfo *TRI) const {
895   bool isPhys = TargetRegisterInfo::isPhysicalRegister(Reg);
896   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
897     const MachineOperand &MO = getOperand(i);
898     if (!MO.isReg() || !MO.isDef())
899       continue;
900     unsigned MOReg = MO.getReg();
901     bool Found = (MOReg == Reg);
902     if (!Found && TRI && isPhys &&
903         TargetRegisterInfo::isPhysicalRegister(MOReg)) {
904       if (Overlap)
905         Found = TRI->regsOverlap(MOReg, Reg);
906       else
907         Found = TRI->isSubRegister(MOReg, Reg);
908     }
909     if (Found && (!isDead || MO.isDead()))
910       return i;
911   }
912   return -1;
913 }
914
915 /// findFirstPredOperandIdx() - Find the index of the first operand in the
916 /// operand list that is used to represent the predicate. It returns -1 if
917 /// none is found.
918 int MachineInstr::findFirstPredOperandIdx() const {
919   const TargetInstrDesc &TID = getDesc();
920   if (TID.isPredicable()) {
921     for (unsigned i = 0, e = getNumOperands(); i != e; ++i)
922       if (TID.OpInfo[i].isPredicate())
923         return i;
924   }
925
926   return -1;
927 }
928   
929 /// isRegTiedToUseOperand - Given the index of a register def operand,
930 /// check if the register def is tied to a source operand, due to either
931 /// two-address elimination or inline assembly constraints. Returns the
932 /// first tied use operand index by reference is UseOpIdx is not null.
933 bool MachineInstr::
934 isRegTiedToUseOperand(unsigned DefOpIdx, unsigned *UseOpIdx) const {
935   if (isInlineAsm()) {
936     assert(DefOpIdx > InlineAsm::MIOp_FirstOperand);
937     const MachineOperand &MO = getOperand(DefOpIdx);
938     if (!MO.isReg() || !MO.isDef() || MO.getReg() == 0)
939       return false;
940     // Determine the actual operand index that corresponds to this index.
941     unsigned DefNo = 0;
942     unsigned DefPart = 0;
943     for (unsigned i = InlineAsm::MIOp_FirstOperand, e = getNumOperands();
944          i < e; ) {
945       const MachineOperand &FMO = getOperand(i);
946       // After the normal asm operands there may be additional imp-def regs.
947       if (!FMO.isImm())
948         return false;
949       // Skip over this def.
950       unsigned NumOps = InlineAsm::getNumOperandRegisters(FMO.getImm());
951       unsigned PrevDef = i + 1;
952       i = PrevDef + NumOps;
953       if (i > DefOpIdx) {
954         DefPart = DefOpIdx - PrevDef;
955         break;
956       }
957       ++DefNo;
958     }
959     for (unsigned i = InlineAsm::MIOp_FirstOperand, e = getNumOperands();
960          i != e; ++i) {
961       const MachineOperand &FMO = getOperand(i);
962       if (!FMO.isImm())
963         continue;
964       if (i+1 >= e || !getOperand(i+1).isReg() || !getOperand(i+1).isUse())
965         continue;
966       unsigned Idx;
967       if (InlineAsm::isUseOperandTiedToDef(FMO.getImm(), Idx) &&
968           Idx == DefNo) {
969         if (UseOpIdx)
970           *UseOpIdx = (unsigned)i + 1 + DefPart;
971         return true;
972       }
973     }
974     return false;
975   }
976
977   assert(getOperand(DefOpIdx).isDef() && "DefOpIdx is not a def!");
978   const TargetInstrDesc &TID = getDesc();
979   for (unsigned i = 0, e = TID.getNumOperands(); i != e; ++i) {
980     const MachineOperand &MO = getOperand(i);
981     if (MO.isReg() && MO.isUse() &&
982         TID.getOperandConstraint(i, TOI::TIED_TO) == (int)DefOpIdx) {
983       if (UseOpIdx)
984         *UseOpIdx = (unsigned)i;
985       return true;
986     }
987   }
988   return false;
989 }
990
991 /// isRegTiedToDefOperand - Return true if the operand of the specified index
992 /// is a register use and it is tied to an def operand. It also returns the def
993 /// operand index by reference.
994 bool MachineInstr::
995 isRegTiedToDefOperand(unsigned UseOpIdx, unsigned *DefOpIdx) const {
996   if (isInlineAsm()) {
997     const MachineOperand &MO = getOperand(UseOpIdx);
998     if (!MO.isReg() || !MO.isUse() || MO.getReg() == 0)
999       return false;
1000
1001     // Find the flag operand corresponding to UseOpIdx
1002     unsigned FlagIdx, NumOps=0;
1003     for (FlagIdx = InlineAsm::MIOp_FirstOperand;
1004          FlagIdx < UseOpIdx; FlagIdx += NumOps+1) {
1005       const MachineOperand &UFMO = getOperand(FlagIdx);
1006       // After the normal asm operands there may be additional imp-def regs.
1007       if (!UFMO.isImm())
1008         return false;
1009       NumOps = InlineAsm::getNumOperandRegisters(UFMO.getImm());
1010       assert(NumOps < getNumOperands() && "Invalid inline asm flag");
1011       if (UseOpIdx < FlagIdx+NumOps+1)
1012         break;
1013     }
1014     if (FlagIdx >= UseOpIdx)
1015       return false;
1016     const MachineOperand &UFMO = getOperand(FlagIdx);
1017     unsigned DefNo;
1018     if (InlineAsm::isUseOperandTiedToDef(UFMO.getImm(), DefNo)) {
1019       if (!DefOpIdx)
1020         return true;
1021
1022       unsigned DefIdx = InlineAsm::MIOp_FirstOperand;
1023       // Remember to adjust the index. First operand is asm string, second is
1024       // the HasSideEffects and AlignStack bits, then there is a flag for each.
1025       while (DefNo) {
1026         const MachineOperand &FMO = getOperand(DefIdx);
1027         assert(FMO.isImm());
1028         // Skip over this def.
1029         DefIdx += InlineAsm::getNumOperandRegisters(FMO.getImm()) + 1;
1030         --DefNo;
1031       }
1032       *DefOpIdx = DefIdx + UseOpIdx - FlagIdx;
1033       return true;
1034     }
1035     return false;
1036   }
1037
1038   const TargetInstrDesc &TID = getDesc();
1039   if (UseOpIdx >= TID.getNumOperands())
1040     return false;
1041   const MachineOperand &MO = getOperand(UseOpIdx);
1042   if (!MO.isReg() || !MO.isUse())
1043     return false;
1044   int DefIdx = TID.getOperandConstraint(UseOpIdx, TOI::TIED_TO);
1045   if (DefIdx == -1)
1046     return false;
1047   if (DefOpIdx)
1048     *DefOpIdx = (unsigned)DefIdx;
1049   return true;
1050 }
1051
1052 /// clearKillInfo - Clears kill flags on all operands.
1053 ///
1054 void MachineInstr::clearKillInfo() {
1055   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1056     MachineOperand &MO = getOperand(i);
1057     if (MO.isReg() && MO.isUse())
1058       MO.setIsKill(false);
1059   }
1060 }
1061
1062 /// copyKillDeadInfo - Copies kill / dead operand properties from MI.
1063 ///
1064 void MachineInstr::copyKillDeadInfo(const MachineInstr *MI) {
1065   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1066     const MachineOperand &MO = MI->getOperand(i);
1067     if (!MO.isReg() || (!MO.isKill() && !MO.isDead()))
1068       continue;
1069     for (unsigned j = 0, ee = getNumOperands(); j != ee; ++j) {
1070       MachineOperand &MOp = getOperand(j);
1071       if (!MOp.isIdenticalTo(MO))
1072         continue;
1073       if (MO.isKill())
1074         MOp.setIsKill();
1075       else
1076         MOp.setIsDead();
1077       break;
1078     }
1079   }
1080 }
1081
1082 /// copyPredicates - Copies predicate operand(s) from MI.
1083 void MachineInstr::copyPredicates(const MachineInstr *MI) {
1084   const TargetInstrDesc &TID = MI->getDesc();
1085   if (!TID.isPredicable())
1086     return;
1087   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1088     if (TID.OpInfo[i].isPredicate()) {
1089       // Predicated operands must be last operands.
1090       addOperand(MI->getOperand(i));
1091     }
1092   }
1093 }
1094
1095 void MachineInstr::substituteRegister(unsigned FromReg,
1096                                       unsigned ToReg,
1097                                       unsigned SubIdx,
1098                                       const TargetRegisterInfo &RegInfo) {
1099   if (TargetRegisterInfo::isPhysicalRegister(ToReg)) {
1100     if (SubIdx)
1101       ToReg = RegInfo.getSubReg(ToReg, SubIdx);
1102     for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1103       MachineOperand &MO = getOperand(i);
1104       if (!MO.isReg() || MO.getReg() != FromReg)
1105         continue;
1106       MO.substPhysReg(ToReg, RegInfo);
1107     }
1108   } else {
1109     for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1110       MachineOperand &MO = getOperand(i);
1111       if (!MO.isReg() || MO.getReg() != FromReg)
1112         continue;
1113       MO.substVirtReg(ToReg, SubIdx, RegInfo);
1114     }
1115   }
1116 }
1117
1118 /// isSafeToMove - Return true if it is safe to move this instruction. If
1119 /// SawStore is set to true, it means that there is a store (or call) between
1120 /// the instruction's location and its intended destination.
1121 bool MachineInstr::isSafeToMove(const TargetInstrInfo *TII,
1122                                 AliasAnalysis *AA,
1123                                 bool &SawStore) const {
1124   // Ignore stuff that we obviously can't move.
1125   if (TID->mayStore() || TID->isCall()) {
1126     SawStore = true;
1127     return false;
1128   }
1129
1130   if (isLabel() || isDebugValue() ||
1131       TID->isTerminator() || hasUnmodeledSideEffects())
1132     return false;
1133
1134   // See if this instruction does a load.  If so, we have to guarantee that the
1135   // loaded value doesn't change between the load and the its intended
1136   // destination. The check for isInvariantLoad gives the targe the chance to
1137   // classify the load as always returning a constant, e.g. a constant pool
1138   // load.
1139   if (TID->mayLoad() && !isInvariantLoad(AA))
1140     // Otherwise, this is a real load.  If there is a store between the load and
1141     // end of block, or if the load is volatile, we can't move it.
1142     return !SawStore && !hasVolatileMemoryRef();
1143
1144   return true;
1145 }
1146
1147 /// isSafeToReMat - Return true if it's safe to rematerialize the specified
1148 /// instruction which defined the specified register instead of copying it.
1149 bool MachineInstr::isSafeToReMat(const TargetInstrInfo *TII,
1150                                  AliasAnalysis *AA,
1151                                  unsigned DstReg) const {
1152   bool SawStore = false;
1153   if (!TII->isTriviallyReMaterializable(this, AA) ||
1154       !isSafeToMove(TII, AA, SawStore))
1155     return false;
1156   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1157     const MachineOperand &MO = getOperand(i);
1158     if (!MO.isReg())
1159       continue;
1160     // FIXME: For now, do not remat any instruction with register operands.
1161     // Later on, we can loosen the restriction is the register operands have
1162     // not been modified between the def and use. Note, this is different from
1163     // MachineSink because the code is no longer in two-address form (at least
1164     // partially).
1165     if (MO.isUse())
1166       return false;
1167     else if (!MO.isDead() && MO.getReg() != DstReg)
1168       return false;
1169   }
1170   return true;
1171 }
1172
1173 /// hasVolatileMemoryRef - Return true if this instruction may have a
1174 /// volatile memory reference, or if the information describing the
1175 /// memory reference is not available. Return false if it is known to
1176 /// have no volatile memory references.
1177 bool MachineInstr::hasVolatileMemoryRef() const {
1178   // An instruction known never to access memory won't have a volatile access.
1179   if (!TID->mayStore() &&
1180       !TID->mayLoad() &&
1181       !TID->isCall() &&
1182       !hasUnmodeledSideEffects())
1183     return false;
1184
1185   // Otherwise, if the instruction has no memory reference information,
1186   // conservatively assume it wasn't preserved.
1187   if (memoperands_empty())
1188     return true;
1189   
1190   // Check the memory reference information for volatile references.
1191   for (mmo_iterator I = memoperands_begin(), E = memoperands_end(); I != E; ++I)
1192     if ((*I)->isVolatile())
1193       return true;
1194
1195   return false;
1196 }
1197
1198 /// isInvariantLoad - Return true if this instruction is loading from a
1199 /// location whose value is invariant across the function.  For example,
1200 /// loading a value from the constant pool or from the argument area
1201 /// of a function if it does not change.  This should only return true of
1202 /// *all* loads the instruction does are invariant (if it does multiple loads).
1203 bool MachineInstr::isInvariantLoad(AliasAnalysis *AA) const {
1204   // If the instruction doesn't load at all, it isn't an invariant load.
1205   if (!TID->mayLoad())
1206     return false;
1207
1208   // If the instruction has lost its memoperands, conservatively assume that
1209   // it may not be an invariant load.
1210   if (memoperands_empty())
1211     return false;
1212
1213   const MachineFrameInfo *MFI = getParent()->getParent()->getFrameInfo();
1214
1215   for (mmo_iterator I = memoperands_begin(),
1216        E = memoperands_end(); I != E; ++I) {
1217     if ((*I)->isVolatile()) return false;
1218     if ((*I)->isStore()) return false;
1219
1220     if (const Value *V = (*I)->getValue()) {
1221       // A load from a constant PseudoSourceValue is invariant.
1222       if (const PseudoSourceValue *PSV = dyn_cast<PseudoSourceValue>(V))
1223         if (PSV->isConstant(MFI))
1224           continue;
1225       // If we have an AliasAnalysis, ask it whether the memory is constant.
1226       if (AA && AA->pointsToConstantMemory(
1227                       AliasAnalysis::Location(V, (*I)->getSize(),
1228                                               (*I)->getTBAAInfo())))
1229         continue;
1230     }
1231
1232     // Otherwise assume conservatively.
1233     return false;
1234   }
1235
1236   // Everything checks out.
1237   return true;
1238 }
1239
1240 /// isConstantValuePHI - If the specified instruction is a PHI that always
1241 /// merges together the same virtual register, return the register, otherwise
1242 /// return 0.
1243 unsigned MachineInstr::isConstantValuePHI() const {
1244   if (!isPHI())
1245     return 0;
1246   assert(getNumOperands() >= 3 &&
1247          "It's illegal to have a PHI without source operands");
1248
1249   unsigned Reg = getOperand(1).getReg();
1250   for (unsigned i = 3, e = getNumOperands(); i < e; i += 2)
1251     if (getOperand(i).getReg() != Reg)
1252       return 0;
1253   return Reg;
1254 }
1255
1256 bool MachineInstr::hasUnmodeledSideEffects() const {
1257   if (getDesc().hasUnmodeledSideEffects())
1258     return true;
1259   if (isInlineAsm()) {
1260     unsigned ExtraInfo = getOperand(InlineAsm::MIOp_ExtraInfo).getImm();
1261     if (ExtraInfo & InlineAsm::Extra_HasSideEffects)
1262       return true;
1263   }
1264
1265   return false;
1266 }
1267
1268 /// allDefsAreDead - Return true if all the defs of this instruction are dead.
1269 ///
1270 bool MachineInstr::allDefsAreDead() const {
1271   for (unsigned i = 0, e = getNumOperands(); i < e; ++i) {
1272     const MachineOperand &MO = getOperand(i);
1273     if (!MO.isReg() || MO.isUse())
1274       continue;
1275     if (!MO.isDead())
1276       return false;
1277   }
1278   return true;
1279 }
1280
1281 /// copyImplicitOps - Copy implicit register operands from specified
1282 /// instruction to this instruction.
1283 void MachineInstr::copyImplicitOps(const MachineInstr *MI) {
1284   for (unsigned i = MI->getDesc().getNumOperands(), e = MI->getNumOperands();
1285        i != e; ++i) {
1286     const MachineOperand &MO = MI->getOperand(i);
1287     if (MO.isReg() && MO.isImplicit())
1288       addOperand(MO);
1289   }
1290 }
1291
1292 void MachineInstr::dump() const {
1293   dbgs() << "  " << *this;
1294 }
1295
1296 static void printDebugLoc(DebugLoc DL, const MachineFunction *MF, 
1297                          raw_ostream &CommentOS) {
1298   const LLVMContext &Ctx = MF->getFunction()->getContext();
1299   if (!DL.isUnknown()) {          // Print source line info.
1300     DIScope Scope(DL.getScope(Ctx));
1301     // Omit the directory, because it's likely to be long and uninteresting.
1302     if (Scope.Verify())
1303       CommentOS << Scope.getFilename();
1304     else
1305       CommentOS << "<unknown>";
1306     CommentOS << ':' << DL.getLine();
1307     if (DL.getCol() != 0)
1308       CommentOS << ':' << DL.getCol();
1309     DebugLoc InlinedAtDL = DebugLoc::getFromDILocation(DL.getInlinedAt(Ctx));
1310     if (!InlinedAtDL.isUnknown()) {
1311       CommentOS << " @[ ";
1312       printDebugLoc(InlinedAtDL, MF, CommentOS);
1313       CommentOS << " ]";
1314     }
1315   }
1316 }
1317
1318 void MachineInstr::print(raw_ostream &OS, const TargetMachine *TM) const {
1319   // We can be a bit tidier if we know the TargetMachine and/or MachineFunction.
1320   const MachineFunction *MF = 0;
1321   const MachineRegisterInfo *MRI = 0;
1322   if (const MachineBasicBlock *MBB = getParent()) {
1323     MF = MBB->getParent();
1324     if (!TM && MF)
1325       TM = &MF->getTarget();
1326     if (MF)
1327       MRI = &MF->getRegInfo();
1328   }
1329
1330   // Save a list of virtual registers.
1331   SmallVector<unsigned, 8> VirtRegs;
1332
1333   // Print explicitly defined operands on the left of an assignment syntax.
1334   unsigned StartOp = 0, e = getNumOperands();
1335   for (; StartOp < e && getOperand(StartOp).isReg() &&
1336          getOperand(StartOp).isDef() &&
1337          !getOperand(StartOp).isImplicit();
1338        ++StartOp) {
1339     if (StartOp != 0) OS << ", ";
1340     getOperand(StartOp).print(OS, TM);
1341     unsigned Reg = getOperand(StartOp).getReg();
1342     if (Reg && TargetRegisterInfo::isVirtualRegister(Reg))
1343       VirtRegs.push_back(Reg);
1344   }
1345
1346   if (StartOp != 0)
1347     OS << " = ";
1348
1349   // Print the opcode name.
1350   OS << getDesc().getName();
1351
1352   // Print the rest of the operands.
1353   bool OmittedAnyCallClobbers = false;
1354   bool FirstOp = true;
1355
1356   if (isInlineAsm()) {
1357     // Print asm string.
1358     OS << " ";
1359     getOperand(InlineAsm::MIOp_AsmString).print(OS, TM);
1360
1361     // Print HasSideEffects, IsAlignStack
1362     unsigned ExtraInfo = getOperand(InlineAsm::MIOp_ExtraInfo).getImm();
1363     if (ExtraInfo & InlineAsm::Extra_HasSideEffects)
1364       OS << " [sideeffect]";
1365     if (ExtraInfo & InlineAsm::Extra_IsAlignStack)
1366       OS << " [alignstack]";
1367
1368     StartOp = InlineAsm::MIOp_FirstOperand;
1369     FirstOp = false;
1370   }
1371
1372
1373   for (unsigned i = StartOp, e = getNumOperands(); i != e; ++i) {
1374     const MachineOperand &MO = getOperand(i);
1375
1376     if (MO.isReg() && MO.getReg() &&
1377         TargetRegisterInfo::isVirtualRegister(MO.getReg()))
1378       VirtRegs.push_back(MO.getReg());
1379
1380     // Omit call-clobbered registers which aren't used anywhere. This makes
1381     // call instructions much less noisy on targets where calls clobber lots
1382     // of registers. Don't rely on MO.isDead() because we may be called before
1383     // LiveVariables is run, or we may be looking at a non-allocatable reg.
1384     if (MF && getDesc().isCall() &&
1385         MO.isReg() && MO.isImplicit() && MO.isDef()) {
1386       unsigned Reg = MO.getReg();
1387       if (Reg != 0 && TargetRegisterInfo::isPhysicalRegister(Reg)) {
1388         const MachineRegisterInfo &MRI = MF->getRegInfo();
1389         if (MRI.use_empty(Reg) && !MRI.isLiveOut(Reg)) {
1390           bool HasAliasLive = false;
1391           for (const unsigned *Alias = TM->getRegisterInfo()->getAliasSet(Reg);
1392                unsigned AliasReg = *Alias; ++Alias)
1393             if (!MRI.use_empty(AliasReg) || MRI.isLiveOut(AliasReg)) {
1394               HasAliasLive = true;
1395               break;
1396             }
1397           if (!HasAliasLive) {
1398             OmittedAnyCallClobbers = true;
1399             continue;
1400           }
1401         }
1402       }
1403     }
1404
1405     if (FirstOp) FirstOp = false; else OS << ",";
1406     OS << " ";
1407     if (i < getDesc().NumOperands) {
1408       const TargetOperandInfo &TOI = getDesc().OpInfo[i];
1409       if (TOI.isPredicate())
1410         OS << "pred:";
1411       if (TOI.isOptionalDef())
1412         OS << "opt:";
1413     }
1414     if (isDebugValue() && MO.isMetadata()) {
1415       // Pretty print DBG_VALUE instructions.
1416       const MDNode *MD = MO.getMetadata();
1417       if (const MDString *MDS = dyn_cast<MDString>(MD->getOperand(2)))
1418         OS << "!\"" << MDS->getString() << '\"';
1419       else
1420         MO.print(OS, TM);
1421     } else if (TM && (isInsertSubreg() || isRegSequence()) && MO.isImm()) {
1422       OS << TM->getRegisterInfo()->getSubRegIndexName(MO.getImm());
1423     } else
1424       MO.print(OS, TM);
1425   }
1426
1427   // Briefly indicate whether any call clobbers were omitted.
1428   if (OmittedAnyCallClobbers) {
1429     if (!FirstOp) OS << ",";
1430     OS << " ...";
1431   }
1432
1433   bool HaveSemi = false;
1434   if (!memoperands_empty()) {
1435     if (!HaveSemi) OS << ";"; HaveSemi = true;
1436
1437     OS << " mem:";
1438     for (mmo_iterator i = memoperands_begin(), e = memoperands_end();
1439          i != e; ++i) {
1440       OS << **i;
1441       if (llvm::next(i) != e)
1442         OS << " ";
1443     }
1444   }
1445
1446   // Print the regclass of any virtual registers encountered.
1447   if (MRI && !VirtRegs.empty()) {
1448     if (!HaveSemi) OS << ";"; HaveSemi = true;
1449     for (unsigned i = 0; i != VirtRegs.size(); ++i) {
1450       const TargetRegisterClass *RC = MRI->getRegClass(VirtRegs[i]);
1451       OS << " " << RC->getName() << ":%reg" << VirtRegs[i];
1452       for (unsigned j = i+1; j != VirtRegs.size();) {
1453         if (MRI->getRegClass(VirtRegs[j]) != RC) {
1454           ++j;
1455           continue;
1456         }
1457         if (VirtRegs[i] != VirtRegs[j])
1458           OS << "," << VirtRegs[j];
1459         VirtRegs.erase(VirtRegs.begin()+j);
1460       }
1461     }
1462   }
1463
1464   if (!debugLoc.isUnknown() && MF) {
1465     if (!HaveSemi) OS << ";";
1466     OS << " dbg:";
1467     printDebugLoc(debugLoc, MF, OS);
1468   }
1469
1470   OS << "\n";
1471 }
1472
1473 bool MachineInstr::addRegisterKilled(unsigned IncomingReg,
1474                                      const TargetRegisterInfo *RegInfo,
1475                                      bool AddIfNotFound) {
1476   bool isPhysReg = TargetRegisterInfo::isPhysicalRegister(IncomingReg);
1477   bool hasAliases = isPhysReg && RegInfo->getAliasSet(IncomingReg);
1478   bool Found = false;
1479   SmallVector<unsigned,4> DeadOps;
1480   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1481     MachineOperand &MO = getOperand(i);
1482     if (!MO.isReg() || !MO.isUse() || MO.isUndef())
1483       continue;
1484     unsigned Reg = MO.getReg();
1485     if (!Reg)
1486       continue;
1487
1488     if (Reg == IncomingReg) {
1489       if (!Found) {
1490         if (MO.isKill())
1491           // The register is already marked kill.
1492           return true;
1493         if (isPhysReg && isRegTiedToDefOperand(i))
1494           // Two-address uses of physregs must not be marked kill.
1495           return true;
1496         MO.setIsKill();
1497         Found = true;
1498       }
1499     } else if (hasAliases && MO.isKill() &&
1500                TargetRegisterInfo::isPhysicalRegister(Reg)) {
1501       // A super-register kill already exists.
1502       if (RegInfo->isSuperRegister(IncomingReg, Reg))
1503         return true;
1504       if (RegInfo->isSubRegister(IncomingReg, Reg))
1505         DeadOps.push_back(i);
1506     }
1507   }
1508
1509   // Trim unneeded kill operands.
1510   while (!DeadOps.empty()) {
1511     unsigned OpIdx = DeadOps.back();
1512     if (getOperand(OpIdx).isImplicit())
1513       RemoveOperand(OpIdx);
1514     else
1515       getOperand(OpIdx).setIsKill(false);
1516     DeadOps.pop_back();
1517   }
1518
1519   // If not found, this means an alias of one of the operands is killed. Add a
1520   // new implicit operand if required.
1521   if (!Found && AddIfNotFound) {
1522     addOperand(MachineOperand::CreateReg(IncomingReg,
1523                                          false /*IsDef*/,
1524                                          true  /*IsImp*/,
1525                                          true  /*IsKill*/));
1526     return true;
1527   }
1528   return Found;
1529 }
1530
1531 bool MachineInstr::addRegisterDead(unsigned IncomingReg,
1532                                    const TargetRegisterInfo *RegInfo,
1533                                    bool AddIfNotFound) {
1534   bool isPhysReg = TargetRegisterInfo::isPhysicalRegister(IncomingReg);
1535   bool hasAliases = isPhysReg && RegInfo->getAliasSet(IncomingReg);
1536   bool Found = false;
1537   SmallVector<unsigned,4> DeadOps;
1538   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1539     MachineOperand &MO = getOperand(i);
1540     if (!MO.isReg() || !MO.isDef())
1541       continue;
1542     unsigned Reg = MO.getReg();
1543     if (!Reg)
1544       continue;
1545
1546     if (Reg == IncomingReg) {
1547       if (!Found) {
1548         if (MO.isDead())
1549           // The register is already marked dead.
1550           return true;
1551         MO.setIsDead();
1552         Found = true;
1553       }
1554     } else if (hasAliases && MO.isDead() &&
1555                TargetRegisterInfo::isPhysicalRegister(Reg)) {
1556       // There exists a super-register that's marked dead.
1557       if (RegInfo->isSuperRegister(IncomingReg, Reg))
1558         return true;
1559       if (RegInfo->getSubRegisters(IncomingReg) &&
1560           RegInfo->getSuperRegisters(Reg) &&
1561           RegInfo->isSubRegister(IncomingReg, Reg))
1562         DeadOps.push_back(i);
1563     }
1564   }
1565
1566   // Trim unneeded dead operands.
1567   while (!DeadOps.empty()) {
1568     unsigned OpIdx = DeadOps.back();
1569     if (getOperand(OpIdx).isImplicit())
1570       RemoveOperand(OpIdx);
1571     else
1572       getOperand(OpIdx).setIsDead(false);
1573     DeadOps.pop_back();
1574   }
1575
1576   // If not found, this means an alias of one of the operands is dead. Add a
1577   // new implicit operand if required.
1578   if (Found || !AddIfNotFound)
1579     return Found;
1580     
1581   addOperand(MachineOperand::CreateReg(IncomingReg,
1582                                        true  /*IsDef*/,
1583                                        true  /*IsImp*/,
1584                                        false /*IsKill*/,
1585                                        true  /*IsDead*/));
1586   return true;
1587 }
1588
1589 void MachineInstr::addRegisterDefined(unsigned IncomingReg,
1590                                       const TargetRegisterInfo *RegInfo) {
1591   if (TargetRegisterInfo::isPhysicalRegister(IncomingReg)) {
1592     MachineOperand *MO = findRegisterDefOperand(IncomingReg, false, RegInfo);
1593     if (MO)
1594       return;
1595   } else {
1596     for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1597       const MachineOperand &MO = getOperand(i);
1598       if (MO.isReg() && MO.getReg() == IncomingReg && MO.isDef() &&
1599           MO.getSubReg() == 0)
1600         return;
1601     }
1602   }
1603   addOperand(MachineOperand::CreateReg(IncomingReg,
1604                                        true  /*IsDef*/,
1605                                        true  /*IsImp*/));
1606 }
1607
1608 void MachineInstr::setPhysRegsDeadExcept(const SmallVectorImpl<unsigned> &UsedRegs,
1609                                          const TargetRegisterInfo &TRI) {
1610   for (unsigned i = 0, e = getNumOperands(); i != e; ++i) {
1611     MachineOperand &MO = getOperand(i);
1612     if (!MO.isReg() || !MO.isDef()) continue;
1613     unsigned Reg = MO.getReg();
1614     if (Reg == 0) continue;
1615     bool Dead = true;
1616     for (SmallVectorImpl<unsigned>::const_iterator I = UsedRegs.begin(),
1617          E = UsedRegs.end(); I != E; ++I)
1618       if (TRI.regsOverlap(*I, Reg)) {
1619         Dead = false;
1620         break;
1621       }
1622     // If there are no uses, including partial uses, the def is dead.
1623     if (Dead) MO.setIsDead();
1624   }
1625 }
1626
1627 unsigned
1628 MachineInstrExpressionTrait::getHashValue(const MachineInstr* const &MI) {
1629   unsigned Hash = MI->getOpcode() * 37;
1630   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1631     const MachineOperand &MO = MI->getOperand(i);
1632     uint64_t Key = (uint64_t)MO.getType() << 32;
1633     switch (MO.getType()) {
1634     default: break;
1635     case MachineOperand::MO_Register:
1636       if (MO.isDef() && MO.getReg() &&
1637           TargetRegisterInfo::isVirtualRegister(MO.getReg()))
1638         continue;  // Skip virtual register defs.
1639       Key |= MO.getReg();
1640       break;
1641     case MachineOperand::MO_Immediate:
1642       Key |= MO.getImm();
1643       break;
1644     case MachineOperand::MO_FrameIndex:
1645     case MachineOperand::MO_ConstantPoolIndex:
1646     case MachineOperand::MO_JumpTableIndex:
1647       Key |= MO.getIndex();
1648       break;
1649     case MachineOperand::MO_MachineBasicBlock:
1650       Key |= DenseMapInfo<void*>::getHashValue(MO.getMBB());
1651       break;
1652     case MachineOperand::MO_GlobalAddress:
1653       Key |= DenseMapInfo<void*>::getHashValue(MO.getGlobal());
1654       break;
1655     case MachineOperand::MO_BlockAddress:
1656       Key |= DenseMapInfo<void*>::getHashValue(MO.getBlockAddress());
1657       break;
1658     case MachineOperand::MO_MCSymbol:
1659       Key |= DenseMapInfo<void*>::getHashValue(MO.getMCSymbol());
1660       break;
1661     }
1662     Key += ~(Key << 32);
1663     Key ^= (Key >> 22);
1664     Key += ~(Key << 13);
1665     Key ^= (Key >> 8);
1666     Key += (Key << 3);
1667     Key ^= (Key >> 15);
1668     Key += ~(Key << 27);
1669     Key ^= (Key >> 31);
1670     Hash = (unsigned)Key + Hash * 37;
1671   }
1672   return Hash;
1673 }