Merge remote-tracking branch 'remotes/tegra/android-tegra-2.6.36-honeycomb-mr1' into...
[firefly-linux-kernel-4.4.55.git] / include / linux / mtd / nand.h
1 /*
2  *  linux/include/linux/mtd/nand.h
3  *
4  *  Copyright © 2000-2010 David Woodhouse <dwmw2@infradead.org>
5  *                        Steven J. Hill <sjhill@realitydiluted.com>
6  *                        Thomas Gleixner <tglx@linutronix.de>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License version 2 as
10  * published by the Free Software Foundation.
11  *
12  * Info:
13  *      Contains standard defines and IDs for NAND flash devices
14  *
15  * Changelog:
16  *      See git changelog.
17  */
18 #ifndef __LINUX_MTD_NAND_H
19 #define __LINUX_MTD_NAND_H
20
21 #include <linux/wait.h>
22 #include <linux/spinlock.h>
23 #include <linux/mtd/mtd.h>
24 #include <linux/mtd/flashchip.h>
25 #include <linux/mtd/bbm.h>
26
27 struct mtd_info;
28 struct nand_flash_dev;
29 /* Scan and identify a NAND device */
30 extern int nand_scan (struct mtd_info *mtd, int max_chips);
31 /* Separate phases of nand_scan(), allowing board driver to intervene
32  * and override command or ECC setup according to flash type */
33 extern int nand_scan_ident(struct mtd_info *mtd, int max_chips,
34                            struct nand_flash_dev *table);
35 extern int nand_scan_tail(struct mtd_info *mtd);
36
37 /* Free resources held by the NAND device */
38 extern void nand_release (struct mtd_info *mtd);
39
40 /* Internal helper for board drivers which need to override command function */
41 extern void nand_wait_ready(struct mtd_info *mtd);
42
43 /* locks all blockes present in the device */
44 extern int nand_lock(struct mtd_info *mtd, loff_t ofs, uint64_t len);
45
46 /* unlocks specified locked blockes */
47 extern int nand_unlock(struct mtd_info *mtd, loff_t ofs, uint64_t len);
48
49 #ifdef CONFIG_MTD_NAND_RK29
50 #define RK29_RESERVE_BLOCK_NUM    5
51 #endif
52
53 /* The maximum number of NAND chips in an array */
54 #define NAND_MAX_CHIPS          8
55
56 /* This constant declares the max. oobsize / page, which
57  * is supported now. If you add a chip with bigger oobsize/page
58  * adjust this accordingly.
59  */
60 #define NAND_MAX_OOBSIZE        256
61 #define NAND_MAX_PAGESIZE       4096
62
63 /*
64  * Constants for hardware specific CLE/ALE/NCE function
65  *
66  * These are bits which can be or'ed to set/clear multiple
67  * bits in one go.
68  */
69 /* Select the chip by setting nCE to low */
70 #define NAND_NCE                0x01
71 /* Select the command latch by setting CLE to high */
72 #define NAND_CLE                0x02
73 /* Select the address latch by setting ALE to high */
74 #define NAND_ALE                0x04
75
76 #define NAND_CTRL_CLE           (NAND_NCE | NAND_CLE)
77 #define NAND_CTRL_ALE           (NAND_NCE | NAND_ALE)
78 #define NAND_CTRL_CHANGE        0x80
79
80 /*
81  * Standard NAND flash commands
82  */
83 #define NAND_CMD_READ0          0
84 #define NAND_CMD_READ1          1
85 #define NAND_CMD_RNDOUT         5
86 #define NAND_CMD_PAGEPROG       0x10
87 #define NAND_CMD_READOOB        0x50
88 #define NAND_CMD_ERASE1         0x60
89 #define NAND_CMD_STATUS         0x70
90 #define NAND_CMD_STATUS_MULTI   0x71
91 #define NAND_CMD_SEQIN          0x80
92 #define NAND_CMD_RNDIN          0x85
93 #define NAND_CMD_READID         0x90
94 #define NAND_CMD_ERASE2         0xd0
95 #define NAND_CMD_RESET          0xff
96
97 #define NAND_CMD_LOCK           0x2a
98 #define NAND_CMD_UNLOCK1        0x23
99 #define NAND_CMD_UNLOCK2        0x24
100
101 /* Extended commands for large page devices */
102 #define NAND_CMD_READSTART      0x30
103 #define NAND_CMD_RNDOUTSTART    0xE0
104 #define NAND_CMD_CACHEDPROG     0x15
105
106 /* Extended commands for AG-AND device */
107 /*
108  * Note: the command for NAND_CMD_DEPLETE1 is really 0x00 but
109  *       there is no way to distinguish that from NAND_CMD_READ0
110  *       until the remaining sequence of commands has been completed
111  *       so add a high order bit and mask it off in the command.
112  */
113 #define NAND_CMD_DEPLETE1       0x100
114 #define NAND_CMD_DEPLETE2       0x38
115 #define NAND_CMD_STATUS_MULTI   0x71
116 #define NAND_CMD_STATUS_ERROR   0x72
117 /* multi-bank error status (banks 0-3) */
118 #define NAND_CMD_STATUS_ERROR0  0x73
119 #define NAND_CMD_STATUS_ERROR1  0x74
120 #define NAND_CMD_STATUS_ERROR2  0x75
121 #define NAND_CMD_STATUS_ERROR3  0x76
122 #define NAND_CMD_STATUS_RESET   0x7f
123 #define NAND_CMD_STATUS_CLEAR   0xff
124
125 #define NAND_CMD_NONE           -1
126
127 /* Status bits */
128 #define NAND_STATUS_FAIL        0x01
129 #define NAND_STATUS_FAIL_N1     0x02
130 #define NAND_STATUS_TRUE_READY  0x20
131 #define NAND_STATUS_READY       0x40
132 #define NAND_STATUS_WP          0x80
133
134 /*
135  * Constants for ECC_MODES
136  */
137 typedef enum {
138         NAND_ECC_NONE,
139         NAND_ECC_SOFT,
140         NAND_ECC_HW,
141         NAND_ECC_HW_SYNDROME,
142         NAND_ECC_HW_OOB_FIRST,
143 } nand_ecc_modes_t;
144
145 /*
146  * Constants for Hardware ECC
147  */
148 /* Reset Hardware ECC for read */
149 #define NAND_ECC_READ           0
150 /* Reset Hardware ECC for write */
151 #define NAND_ECC_WRITE          1
152 /* Enable Hardware ECC before syndrom is read back from flash */
153 #define NAND_ECC_READSYN        2
154
155 /* Bit mask for flags passed to do_nand_read_ecc */
156 #define NAND_GET_DEVICE         0x80
157
158
159 /* Option constants for bizarre disfunctionality and real
160 *  features
161 */
162 /* Chip can not auto increment pages */
163 #define NAND_NO_AUTOINCR        0x00000001
164 /* Buswitdh is 16 bit */
165 #define NAND_BUSWIDTH_16        0x00000002
166 /* Device supports partial programming without padding */
167 #define NAND_NO_PADDING         0x00000004
168 /* Chip has cache program function */
169 #define NAND_CACHEPRG           0x00000008
170 /* Chip has copy back function */
171 #define NAND_COPYBACK           0x00000010
172 /* AND Chip which has 4 banks and a confusing page / block
173  * assignment. See Renesas datasheet for further information */
174 #define NAND_IS_AND             0x00000020
175 /* Chip has a array of 4 pages which can be read without
176  * additional ready /busy waits */
177 #define NAND_4PAGE_ARRAY        0x00000040
178 /* Chip requires that BBT is periodically rewritten to prevent
179  * bits from adjacent blocks from 'leaking' in altering data.
180  * This happens with the Renesas AG-AND chips, possibly others.  */
181 #define BBT_AUTO_REFRESH        0x00000080
182 /* Chip does not require ready check on read. True
183  * for all large page devices, as they do not support
184  * autoincrement.*/
185 #define NAND_NO_READRDY         0x00000100
186 /* Chip does not allow subpage writes */
187 #define NAND_NO_SUBPAGE_WRITE   0x00000200
188
189 /* Device is one of 'new' xD cards that expose fake nand command set */
190 #define NAND_BROKEN_XD          0x00000400
191
192 /* Device behaves just like nand, but is readonly */
193 #define NAND_ROM                0x00000800
194
195 /* Options valid for Samsung large page devices */
196 #define NAND_SAMSUNG_LP_OPTIONS \
197         (NAND_NO_PADDING | NAND_CACHEPRG | NAND_COPYBACK)
198
199 /* Macros to identify the above */
200 #define NAND_CANAUTOINCR(chip) (!(chip->options & NAND_NO_AUTOINCR))
201 #define NAND_MUST_PAD(chip) (!(chip->options & NAND_NO_PADDING))
202 #define NAND_HAS_CACHEPROG(chip) ((chip->options & NAND_CACHEPRG))
203 #define NAND_HAS_COPYBACK(chip) ((chip->options & NAND_COPYBACK))
204 /* Large page NAND with SOFT_ECC should support subpage reads */
205 #define NAND_SUBPAGE_READ(chip) ((chip->ecc.mode == NAND_ECC_SOFT) \
206                                         && (chip->page_shift > 9))
207
208 /* Mask to zero out the chip options, which come from the id table */
209 #define NAND_CHIPOPTIONS_MSK    (0x0000ffff & ~NAND_NO_AUTOINCR)
210
211 /* Non chip related options */
212 /* Use a flash based bad block table. This option is passed to the
213  * default bad block table function. */
214 #define NAND_USE_FLASH_BBT      0x00010000
215 /* This option skips the bbt scan during initialization. */
216 #define NAND_SKIP_BBTSCAN       0x00020000
217 /* This option is defined if the board driver allocates its own buffers
218    (e.g. because it needs them DMA-coherent */
219 #define NAND_OWN_BUFFERS        0x00040000
220 /* Chip may not exist, so silence any errors in scan */
221 #define NAND_SCAN_SILENT_NODEV  0x00080000
222
223 /* Options set by nand scan */
224 /* Nand scan has allocated controller struct */
225 #define NAND_CONTROLLER_ALLOC   0x80000000
226
227 /* Cell info constants */
228 #define NAND_CI_CHIPNR_MSK      0x03
229 #define NAND_CI_CELLTYPE_MSK    0x0C
230
231 /* Keep gcc happy */
232 struct nand_chip;
233
234 /**
235  * struct nand_hw_control - Control structure for hardware controller (e.g ECC generator) shared among independent devices
236  * @lock:               protection lock
237  * @active:             the mtd device which holds the controller currently
238  * @wq:                 wait queue to sleep on if a NAND operation is in progress
239  *                      used instead of the per chip wait queue when a hw controller is available
240  */
241 struct nand_hw_control {
242         spinlock_t       lock;
243         struct nand_chip *active;
244         wait_queue_head_t wq;
245 };
246
247 /**
248  * struct nand_ecc_ctrl - Control structure for ecc
249  * @mode:       ecc mode
250  * @steps:      number of ecc steps per page
251  * @size:       data bytes per ecc step
252  * @bytes:      ecc bytes per step
253  * @total:      total number of ecc bytes per page
254  * @prepad:     padding information for syndrome based ecc generators
255  * @postpad:    padding information for syndrome based ecc generators
256  * @layout:     ECC layout control struct pointer
257  * @hwctl:      function to control hardware ecc generator. Must only
258  *              be provided if an hardware ECC is available
259  * @calculate:  function for ecc calculation or readback from ecc hardware
260  * @correct:    function for ecc correction, matching to ecc generator (sw/hw)
261  * @read_page_raw:      function to read a raw page without ECC
262  * @write_page_raw:     function to write a raw page without ECC
263  * @read_page:  function to read a page according to the ecc generator requirements
264  * @read_subpage:       function to read parts of the page covered by ECC.
265  * @write_page: function to write a page according to the ecc generator requirements
266  * @read_oob:   function to read chip OOB data
267  * @write_oob:  function to write chip OOB data
268  */
269 struct nand_ecc_ctrl {
270         nand_ecc_modes_t        mode;
271         int                     steps;
272         int                     size;
273         int                     bytes;
274         int                     total;
275         int                     prepad;
276         int                     postpad;
277         struct nand_ecclayout   *layout;
278         void                    (*hwctl)(struct mtd_info *mtd, int mode);
279         int                     (*calculate)(struct mtd_info *mtd,
280                                              const uint8_t *dat,
281                                              uint8_t *ecc_code);
282         int                     (*correct)(struct mtd_info *mtd, uint8_t *dat,
283                                            uint8_t *read_ecc,
284                                            uint8_t *calc_ecc);
285         int                     (*read_page_raw)(struct mtd_info *mtd,
286                                                  struct nand_chip *chip,
287                                                  uint8_t *buf, int page);
288         void                    (*write_page_raw)(struct mtd_info *mtd,
289                                                   struct nand_chip *chip,
290                                                   const uint8_t *buf);
291         int                     (*read_page)(struct mtd_info *mtd,
292                                              struct nand_chip *chip,
293                                              uint8_t *buf, int page);
294         int                     (*read_subpage)(struct mtd_info *mtd,
295                                              struct nand_chip *chip,
296                                              uint32_t offs, uint32_t len,
297                                              uint8_t *buf);
298         void                    (*write_page)(struct mtd_info *mtd,
299                                               struct nand_chip *chip,
300                                               const uint8_t *buf);
301         int                     (*read_oob)(struct mtd_info *mtd,
302                                             struct nand_chip *chip,
303                                             int page,
304                                             int sndcmd);
305         int                     (*write_oob)(struct mtd_info *mtd,
306                                              struct nand_chip *chip,
307                                              int page);
308 };
309
310 /**
311  * struct nand_buffers - buffer structure for read/write
312  * @ecccalc:    buffer for calculated ecc
313  * @ecccode:    buffer for ecc read from flash
314  * @databuf:    buffer for data - dynamically sized
315  *
316  * Do not change the order of buffers. databuf and oobrbuf must be in
317  * consecutive order.
318  */
319 struct nand_buffers {
320         uint8_t ecccalc[NAND_MAX_OOBSIZE];
321         uint8_t ecccode[NAND_MAX_OOBSIZE];
322         uint8_t databuf[NAND_MAX_PAGESIZE + NAND_MAX_OOBSIZE];
323 };
324
325 /**
326  * struct nand_chip - NAND Private Flash Chip Data
327  * @IO_ADDR_R:          [BOARDSPECIFIC] address to read the 8 I/O lines of the flash device
328  * @IO_ADDR_W:          [BOARDSPECIFIC] address to write the 8 I/O lines of the flash device
329  * @read_byte:          [REPLACEABLE] read one byte from the chip
330  * @read_word:          [REPLACEABLE] read one word from the chip
331  * @write_buf:          [REPLACEABLE] write data from the buffer to the chip
332  * @read_buf:           [REPLACEABLE] read data from the chip into the buffer
333  * @verify_buf:         [REPLACEABLE] verify buffer contents against the chip data
334  * @select_chip:        [REPLACEABLE] select chip nr
335  * @block_bad:          [REPLACEABLE] check, if the block is bad
336  * @block_markbad:      [REPLACEABLE] mark the block bad
337  * @cmd_ctrl:           [BOARDSPECIFIC] hardwarespecific funtion for controlling
338  *                      ALE/CLE/nCE. Also used to write command and address
339  * @dev_ready:          [BOARDSPECIFIC] hardwarespecific function for accesing device ready/busy line
340  *                      If set to NULL no access to ready/busy is available and the ready/busy information
341  *                      is read from the chip status register
342  * @cmdfunc:            [REPLACEABLE] hardwarespecific function for writing commands to the chip
343  * @waitfunc:           [REPLACEABLE] hardwarespecific function for wait on ready
344  * @ecc:                [BOARDSPECIFIC] ecc control ctructure
345  * @buffers:            buffer structure for read/write
346  * @hwcontrol:          platform-specific hardware control structure
347  * @ops:                oob operation operands
348  * @erase_cmd:          [INTERN] erase command write function, selectable due to AND support
349  * @scan_bbt:           [REPLACEABLE] function to scan bad block table
350  * @chip_delay:         [BOARDSPECIFIC] chip dependent delay for transfering data from array to read regs (tR)
351  * @state:              [INTERN] the current state of the NAND device
352  * @oob_poi:            poison value buffer
353  * @page_shift:         [INTERN] number of address bits in a page (column address bits)
354  * @phys_erase_shift:   [INTERN] number of address bits in a physical eraseblock
355  * @bbt_erase_shift:    [INTERN] number of address bits in a bbt entry
356  * @chip_shift:         [INTERN] number of address bits in one chip
357  * @options:            [BOARDSPECIFIC] various chip options. They can partly be set to inform nand_scan about
358  *                      special functionality. See the defines for further explanation
359  * @badblockpos:        [INTERN] position of the bad block marker in the oob area
360  * @cellinfo:           [INTERN] MLC/multichip data from chip ident
361  * @numchips:           [INTERN] number of physical chips
362  * @chipsize:           [INTERN] the size of one chip for multichip arrays
363  * @pagemask:           [INTERN] page number mask = number of (pages / chip) - 1
364  * @pagebuf:            [INTERN] holds the pagenumber which is currently in data_buf
365  * @subpagesize:        [INTERN] holds the subpagesize
366  * @ecclayout:          [REPLACEABLE] the default ecc placement scheme
367  * @bbt:                [INTERN] bad block table pointer
368  * @bbt_td:             [REPLACEABLE] bad block table descriptor for flash lookup
369  * @bbt_md:             [REPLACEABLE] bad block table mirror descriptor
370  * @badblock_pattern:   [REPLACEABLE] bad block scan pattern used for initial bad block scan
371  * @controller:         [REPLACEABLE] a pointer to a hardware controller structure
372  *                      which is shared among multiple independend devices
373  * @priv:               [OPTIONAL] pointer to private chip date
374  * @errstat:            [OPTIONAL] hardware specific function to perform additional error status checks
375  *                      (determine if errors are correctable)
376  * @write_page:         [REPLACEABLE] High-level page write function
377  */
378
379 struct nand_chip {
380         void  __iomem   *IO_ADDR_R;
381         void  __iomem   *IO_ADDR_W;
382
383         uint8_t         (*read_byte)(struct mtd_info *mtd);
384         u16             (*read_word)(struct mtd_info *mtd);
385         void            (*write_buf)(struct mtd_info *mtd, const uint8_t *buf, int len);
386         void            (*read_buf)(struct mtd_info *mtd, uint8_t *buf, int len);
387         int             (*verify_buf)(struct mtd_info *mtd, const uint8_t *buf, int len);
388         void            (*select_chip)(struct mtd_info *mtd, int chip);
389         int             (*block_bad)(struct mtd_info *mtd, loff_t ofs, int getchip);
390         int             (*block_markbad)(struct mtd_info *mtd, loff_t ofs);
391         void            (*cmd_ctrl)(struct mtd_info *mtd, int dat,
392                                     unsigned int ctrl);
393         int             (*dev_ready)(struct mtd_info *mtd);
394         void            (*cmdfunc)(struct mtd_info *mtd, unsigned command, int column, int page_addr);
395         int             (*waitfunc)(struct mtd_info *mtd, struct nand_chip *this);
396         void            (*erase_cmd)(struct mtd_info *mtd, int page);
397         int             (*scan_bbt)(struct mtd_info *mtd);
398         int             (*errstat)(struct mtd_info *mtd, struct nand_chip *this, int state, int status, int page);
399         int             (*write_page)(struct mtd_info *mtd, struct nand_chip *chip,
400                                       const uint8_t *buf, int page, int cached, int raw);
401
402         int             chip_delay;
403         unsigned int    options;
404
405         int             page_shift;
406         int             phys_erase_shift;
407         int             bbt_erase_shift;
408         int             chip_shift;
409         int             numchips;
410         uint64_t        chipsize;
411         int             pagemask;
412         int             pagebuf;
413         int             subpagesize;
414         uint8_t         cellinfo;
415         int             badblockpos;
416         int             badblockbits;
417
418         flstate_t       state;
419
420         uint8_t         *oob_poi;
421         struct nand_hw_control  *controller;
422         struct nand_ecclayout   *ecclayout;
423
424         struct nand_ecc_ctrl ecc;
425         struct nand_buffers *buffers;
426         struct nand_hw_control hwcontrol;
427
428         struct mtd_oob_ops ops;
429
430         uint8_t         *bbt;
431         struct nand_bbt_descr   *bbt_td;
432         struct nand_bbt_descr   *bbt_md;
433
434         struct nand_bbt_descr   *badblock_pattern;
435
436         void            *priv;
437 };
438
439 /*
440  * NAND Flash Manufacturer ID Codes
441  */
442 #define NAND_MFR_TOSHIBA        0x98
443 #define NAND_MFR_SAMSUNG        0xec
444 #define NAND_MFR_FUJITSU        0x04
445 #define NAND_MFR_NATIONAL       0x8f
446 #define NAND_MFR_RENESAS        0x07
447 #define NAND_MFR_STMICRO        0x20
448 #define NAND_MFR_HYNIX          0xad
449 #define NAND_MFR_MICRON         0x2c
450 #define NAND_MFR_AMD            0x01
451
452 /**
453  * struct nand_flash_dev - NAND Flash Device ID Structure
454  * @name:       Identify the device type
455  * @id:         device ID code
456  * @pagesize:   Pagesize in bytes. Either 256 or 512 or 0
457  *              If the pagesize is 0, then the real pagesize
458  *              and the eraseize are determined from the
459  *              extended id bytes in the chip
460  * @erasesize:  Size of an erase block in the flash device.
461  * @chipsize:   Total chipsize in Mega Bytes
462  * @options:    Bitfield to store chip relevant options
463  */
464 struct nand_flash_dev {
465         char *name;
466         int id;
467         unsigned long pagesize;
468         unsigned long chipsize;
469         unsigned long erasesize;
470         unsigned long options;
471 };
472
473 /**
474  * struct nand_manufacturers - NAND Flash Manufacturer ID Structure
475  * @name:       Manufacturer name
476  * @id:         manufacturer ID code of device.
477 */
478 struct nand_manufacturers {
479         int id;
480         char * name;
481 };
482
483 extern struct nand_flash_dev nand_flash_ids[];
484 extern struct nand_manufacturers nand_manuf_ids[];
485
486 extern int nand_scan_bbt(struct mtd_info *mtd, struct nand_bbt_descr *bd);
487 extern int nand_update_bbt(struct mtd_info *mtd, loff_t offs);
488 extern int nand_default_bbt(struct mtd_info *mtd);
489 extern int nand_isbad_bbt(struct mtd_info *mtd, loff_t offs, int allowbbt);
490 extern int nand_erase_nand(struct mtd_info *mtd, struct erase_info *instr,
491                            int allowbbt);
492 extern int nand_do_read(struct mtd_info *mtd, loff_t from, size_t len,
493                         size_t * retlen, uint8_t * buf);
494
495 /**
496  * struct platform_nand_chip - chip level device structure
497  * @nr_chips:           max. number of chips to scan for
498  * @chip_offset:        chip number offset
499  * @nr_partitions:      number of partitions pointed to by partitions (or zero)
500  * @partitions:         mtd partition list
501  * @chip_delay:         R/B delay value in us
502  * @options:            Option flags, e.g. 16bit buswidth
503  * @ecclayout:          ecc layout info structure
504  * @part_probe_types:   NULL-terminated array of probe types
505  * @set_parts:          platform specific function to set partitions
506  * @priv:               hardware controller specific settings
507  */
508 struct platform_nand_chip {
509         int                     nr_chips;
510         int                     chip_offset;
511         int                     nr_partitions;
512         struct mtd_partition    *partitions;
513         struct nand_ecclayout   *ecclayout;
514         int                     chip_delay;
515         unsigned int            options;
516         const char              **part_probe_types;
517         void                    (*set_parts)(uint64_t size,
518                                         struct platform_nand_chip *chip);
519         void                    *priv;
520 };
521
522 /* Keep gcc happy */
523 struct platform_device;
524
525 /**
526  * struct platform_nand_ctrl - controller level device structure
527  * @probe:              platform specific function to probe/setup hardware
528  * @remove:             platform specific function to remove/teardown hardware
529  * @hwcontrol:          platform specific hardware control structure
530  * @dev_ready:          platform specific function to read ready/busy pin
531  * @select_chip:        platform specific chip select function
532  * @cmd_ctrl:           platform specific function for controlling
533  *                      ALE/CLE/nCE. Also used to write command and address
534  * @write_buf:          platform specific function for write buffer
535  * @read_buf:           platform specific function for read buffer
536  * @priv:               private data to transport driver specific settings
537  *
538  * All fields are optional and depend on the hardware driver requirements
539  */
540 struct platform_nand_ctrl {
541         int             (*probe)(struct platform_device *pdev);
542         void            (*remove)(struct platform_device *pdev);
543         void            (*hwcontrol)(struct mtd_info *mtd, int cmd);
544         int             (*dev_ready)(struct mtd_info *mtd);
545         void            (*select_chip)(struct mtd_info *mtd, int chip);
546         void            (*cmd_ctrl)(struct mtd_info *mtd, int dat,
547                                     unsigned int ctrl);
548         void            (*write_buf)(struct mtd_info *mtd,
549                                     const uint8_t *buf, int len);
550         void            (*read_buf)(struct mtd_info *mtd,
551                                     uint8_t *buf, int len);
552         void            *priv;
553 };
554
555 /**
556  * struct platform_nand_data - container structure for platform-specific data
557  * @chip:               chip level chip structure
558  * @ctrl:               controller level device structure
559  */
560 struct platform_nand_data {
561         struct platform_nand_chip       chip;
562         struct platform_nand_ctrl       ctrl;
563 };
564
565 /* Some helpers to access the data structures */
566 static inline
567 struct platform_nand_chip *get_platform_nandchip(struct mtd_info *mtd)
568 {
569         struct nand_chip *chip = mtd->priv;
570
571         return chip->priv;
572 }
573
574 #endif /* __LINUX_MTD_NAND_H */