mmc: core: Add MMC_CAP_RUNTIME_RESUME to resume at runtime_resume
[firefly-linux-kernel-4.4.55.git] / include / linux / mmc / host.h
1 /*
2  *  linux/include/linux/mmc/host.h
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  *
8  *  Host driver specific definitions.
9  */
10 #ifndef LINUX_MMC_HOST_H
11 #define LINUX_MMC_HOST_H
12
13 #include <linux/leds.h>
14 #include <linux/mutex.h>
15 #include <linux/sched.h>
16 #include <linux/device.h>
17 #include <linux/fault-inject.h>
18 #include <linux/wakelock.h>
19
20 #include <linux/mmc/core.h>
21 #include <linux/mmc/pm.h>
22
23 struct mmc_ios {
24         unsigned int    clock;                  /* clock rate */
25         unsigned short  vdd;
26
27 /* vdd stores the bit number of the selected voltage range from below. */
28
29         unsigned char   bus_mode;               /* command output mode */
30
31 #define MMC_BUSMODE_OPENDRAIN   1
32 #define MMC_BUSMODE_PUSHPULL    2
33
34         unsigned char   chip_select;            /* SPI chip select */
35
36 #define MMC_CS_DONTCARE         0
37 #define MMC_CS_HIGH             1
38 #define MMC_CS_LOW              2
39
40         unsigned char   power_mode;             /* power supply mode */
41
42 #define MMC_POWER_OFF           0
43 #define MMC_POWER_UP            1
44 #define MMC_POWER_ON            2
45
46         unsigned char   bus_width;              /* data bus width */
47
48 #define MMC_BUS_WIDTH_1         0
49 #define MMC_BUS_WIDTH_4         2
50 #define MMC_BUS_WIDTH_8         3
51
52         unsigned char   timing;                 /* timing specification used */
53
54 #define MMC_TIMING_LEGACY       0
55 #define MMC_TIMING_MMC_HS       1
56 #define MMC_TIMING_SD_HS        2
57 #define MMC_TIMING_UHS_SDR12    3
58 #define MMC_TIMING_UHS_SDR25    4
59 #define MMC_TIMING_UHS_SDR50    5
60 #define MMC_TIMING_UHS_SDR104   6
61 #define MMC_TIMING_UHS_DDR50    7
62 #define MMC_TIMING_MMC_HS200    8
63
64 #define MMC_SDR_MODE            0
65 #define MMC_1_2V_DDR_MODE       1
66 #define MMC_1_8V_DDR_MODE       2
67 #define MMC_1_2V_SDR_MODE       3
68 #define MMC_1_8V_SDR_MODE       4
69
70         unsigned char   signal_voltage;         /* signalling voltage (1.8V or 3.3V) */
71
72 #define MMC_SIGNAL_VOLTAGE_330  0
73 #define MMC_SIGNAL_VOLTAGE_180  1
74 #define MMC_SIGNAL_VOLTAGE_120  2
75
76         unsigned char   drv_type;               /* driver type (A, B, C, D) */
77
78 #define MMC_SET_DRIVER_TYPE_B   0
79 #define MMC_SET_DRIVER_TYPE_A   1
80 #define MMC_SET_DRIVER_TYPE_C   2
81 #define MMC_SET_DRIVER_TYPE_D   3
82 };
83
84 struct mmc_host_ops {
85         /*
86          * 'enable' is called when the host is claimed and 'disable' is called
87          * when the host is released. 'enable' and 'disable' are deprecated.
88          */
89         int (*enable)(struct mmc_host *host);
90         int (*disable)(struct mmc_host *host);
91         /*
92          * It is optional for the host to implement pre_req and post_req in
93          * order to support double buffering of requests (prepare one
94          * request while another request is active).
95          * pre_req() must always be followed by a post_req().
96          * To undo a call made to pre_req(), call post_req() with
97          * a nonzero err condition.
98          */
99         void    (*post_req)(struct mmc_host *host, struct mmc_request *req,
100                             int err);
101         void    (*pre_req)(struct mmc_host *host, struct mmc_request *req,
102                            bool is_first_req);
103         void    (*request)(struct mmc_host *host, struct mmc_request *req);
104         /*
105          * Avoid calling these three functions too often or in a "fast path",
106          * since underlaying controller might implement them in an expensive
107          * and/or slow way.
108          *
109          * Also note that these functions might sleep, so don't call them
110          * in the atomic contexts!
111          *
112          * Return values for the get_ro callback should be:
113          *   0 for a read/write card
114          *   1 for a read-only card
115          *   -ENOSYS when not supported (equal to NULL callback)
116          *   or a negative errno value when something bad happened
117          *
118          * Return values for the get_cd callback should be:
119          *   0 for a absent card
120          *   1 for a present card
121          *   -ENOSYS when not supported (equal to NULL callback)
122          *   or a negative errno value when something bad happened
123          */
124         void    (*set_ios)(struct mmc_host *host, struct mmc_ios *ios);
125         int     (*get_ro)(struct mmc_host *host);
126         int     (*get_cd)(struct mmc_host *host);
127
128         void    (*enable_sdio_irq)(struct mmc_host *host, int enable);
129
130         /* optional callback for HC quirks */
131         void    (*init_card)(struct mmc_host *host, struct mmc_card *card);
132
133         int     (*start_signal_voltage_switch)(struct mmc_host *host, struct mmc_ios *ios);
134
135         /* Check if the card is pulling dat[0:3] low */
136         int     (*card_busy)(struct mmc_host *host);
137
138         /* The tuning command opcode value is different for SD and eMMC cards */
139         int     (*execute_tuning)(struct mmc_host *host, u32 opcode);
140         int     (*select_drive_strength)(unsigned int max_dtr, int host_drv, int card_drv);
141         void    (*hw_reset)(struct mmc_host *host);
142         void    (*card_event)(struct mmc_host *host);
143 };
144
145 struct mmc_card;
146 struct device;
147
148 struct mmc_async_req {
149         /* active mmc request */
150         struct mmc_request      *mrq;
151         /*
152          * Check error status of completed mmc request.
153          * Returns 0 if success otherwise non zero.
154          */
155         int (*err_check) (struct mmc_card *, struct mmc_async_req *);
156 };
157
158 /**
159  * struct mmc_slot - MMC slot functions
160  *
161  * @cd_irq:             MMC/SD-card slot hotplug detection IRQ or -EINVAL
162  * @lock:               protect the @handler_priv pointer
163  * @handler_priv:       MMC/SD-card slot context
164  *
165  * Some MMC/SD host controllers implement slot-functions like card and
166  * write-protect detection natively. However, a large number of controllers
167  * leave these functions to the CPU. This struct provides a hook to attach
168  * such slot-function drivers.
169  */
170 struct mmc_slot {
171         int cd_irq;
172         struct mutex lock;
173         void *handler_priv;
174 };
175
176 /**
177  * mmc_context_info - synchronization details for mmc context
178  * @is_done_rcv         wake up reason was done request
179  * @is_new_req          wake up reason was new request
180  * @is_waiting_last_req mmc context waiting for single running request
181  * @wait                wait queue
182  * @lock                lock to protect data fields
183  */
184 struct mmc_context_info {
185         bool                    is_done_rcv;
186         bool                    is_new_req;
187         bool                    is_waiting_last_req;
188         wait_queue_head_t       wait;
189         spinlock_t              lock;
190 };
191
192 struct regulator;
193
194 struct mmc_supply {
195         struct regulator *vmmc;         /* Card power supply */
196         struct regulator *vqmmc;        /* Optional Vccq supply */
197 };
198
199 #define HOST_IS_EMMC(host)  (host->unused)
200 #define SDMMC_SUPPORT_EMMC(host)    (host->rk_sdmmc_emmc_used)
201
202
203 struct mmc_host {
204         struct device           *parent;
205         struct device           class_dev;
206         int                     index;
207         const struct mmc_host_ops *ops;
208         unsigned int            f_min;
209         unsigned int            f_max;
210         unsigned int            f_init;
211         u32                     ocr_avail;
212         u32                     ocr_avail_sdio; /* SDIO-specific OCR */
213         u32                     ocr_avail_sd;   /* SD-specific OCR */
214         u32                     ocr_avail_mmc;  /* MMC-specific OCR */
215         struct notifier_block   pm_notify;
216         u32                     max_current_330;
217         u32                     max_current_300;
218         u32                     max_current_180;
219
220 #define MMC_VDD_165_195         0x00000080      /* VDD voltage 1.65 - 1.95 */
221 #define MMC_VDD_20_21           0x00000100      /* VDD voltage 2.0 ~ 2.1 */
222 #define MMC_VDD_21_22           0x00000200      /* VDD voltage 2.1 ~ 2.2 */
223 #define MMC_VDD_22_23           0x00000400      /* VDD voltage 2.2 ~ 2.3 */
224 #define MMC_VDD_23_24           0x00000800      /* VDD voltage 2.3 ~ 2.4 */
225 #define MMC_VDD_24_25           0x00001000      /* VDD voltage 2.4 ~ 2.5 */
226 #define MMC_VDD_25_26           0x00002000      /* VDD voltage 2.5 ~ 2.6 */
227 #define MMC_VDD_26_27           0x00004000      /* VDD voltage 2.6 ~ 2.7 */
228 #define MMC_VDD_27_28           0x00008000      /* VDD voltage 2.7 ~ 2.8 */
229 #define MMC_VDD_28_29           0x00010000      /* VDD voltage 2.8 ~ 2.9 */
230 #define MMC_VDD_29_30           0x00020000      /* VDD voltage 2.9 ~ 3.0 */
231 #define MMC_VDD_30_31           0x00040000      /* VDD voltage 3.0 ~ 3.1 */
232 #define MMC_VDD_31_32           0x00080000      /* VDD voltage 3.1 ~ 3.2 */
233 #define MMC_VDD_32_33           0x00100000      /* VDD voltage 3.2 ~ 3.3 */
234 #define MMC_VDD_33_34           0x00200000      /* VDD voltage 3.3 ~ 3.4 */
235 #define MMC_VDD_34_35           0x00400000      /* VDD voltage 3.4 ~ 3.5 */
236 #define MMC_VDD_35_36           0x00800000      /* VDD voltage 3.5 ~ 3.6 */
237
238         u32                     caps;           /* Host capabilities */
239
240 #define MMC_CAP_4_BIT_DATA      (1 << 0)        /* Can the host do 4 bit transfers */
241 #define MMC_CAP_MMC_HIGHSPEED   (1 << 1)        /* Can do MMC high-speed timing */
242 #define MMC_CAP_SD_HIGHSPEED    (1 << 2)        /* Can do SD high-speed timing */
243 #define MMC_CAP_SDIO_IRQ        (1 << 3)        /* Can signal pending SDIO IRQs */
244 #define MMC_CAP_SPI             (1 << 4)        /* Talks only SPI protocols */
245 #define MMC_CAP_NEEDS_POLL      (1 << 5)        /* Needs polling for card-detection */
246 #define MMC_CAP_8_BIT_DATA      (1 << 6)        /* Can the host do 8 bit transfers */
247 #define MMC_CAP_AGGRESSIVE_PM   (1 << 7)        /* Suspend (e)MMC/SD at idle  */
248 #define MMC_CAP_NONREMOVABLE    (1 << 8)        /* Nonremovable e.g. eMMC */
249 #define MMC_CAP_WAIT_WHILE_BUSY (1 << 9)        /* Waits while card is busy */
250 #define MMC_CAP_ERASE           (1 << 10)       /* Allow erase/trim commands */
251 #define MMC_CAP_1_8V_DDR        (1 << 11)       /* can support */
252                                                 /* DDR mode at 1.8V */
253 #define MMC_CAP_1_2V_DDR        (1 << 12)       /* can support */
254                                                 /* DDR mode at 1.2V */
255 #define MMC_CAP_POWER_OFF_CARD  (1 << 13)       /* Can power off after boot */
256 #define MMC_CAP_BUS_WIDTH_TEST  (1 << 14)       /* CMD14/CMD19 bus width ok */
257 #define MMC_CAP_UHS_SDR12       (1 << 15)       /* Host supports UHS SDR12 mode */
258 #define MMC_CAP_UHS_SDR25       (1 << 16)       /* Host supports UHS SDR25 mode */
259 #define MMC_CAP_UHS_SDR50       (1 << 17)       /* Host supports UHS SDR50 mode */
260 #define MMC_CAP_UHS_SDR104      (1 << 18)       /* Host supports UHS SDR104 mode */
261 #define MMC_CAP_UHS_DDR50       (1 << 19)       /* Host supports UHS DDR50 mode */
262 #define MMC_CAP_RUNTIME_RESUME  (1 << 20)       /* Resume at runtime_resume. */
263 #define MMC_CAP_DRIVER_TYPE_A   (1 << 23)       /* Host supports Driver Type A */
264 #define MMC_CAP_DRIVER_TYPE_C   (1 << 24)       /* Host supports Driver Type C */
265 #define MMC_CAP_DRIVER_TYPE_D   (1 << 25)       /* Host supports Driver Type D */
266 #define MMC_CAP_CMD23           (1 << 30)       /* CMD23 supported. */
267 #define MMC_CAP_HW_RESET        (1 << 31)       /* Hardware reset */
268
269         u32                     caps2;          /* More host capabilities */
270
271 #define MMC_CAP2_BOOTPART_NOACC (1 << 0)        /* Boot partition no access */
272 #define MMC_CAP2_CACHE_CTRL     (1 << 1)        /* Allow cache control */
273 #define MMC_CAP2_FULL_PWR_CYCLE (1 << 2)        /* Can do full power cycle */
274 #define MMC_CAP2_NO_MULTI_READ  (1 << 3)        /* Multiblock reads don't work */
275 #define MMC_CAP2_NO_SLEEP_CMD   (1 << 4)        /* Don't allow sleep command */
276 #define MMC_CAP2_HS200_1_8V_SDR (1 << 5)        /* can support */
277 #define MMC_CAP2_HS200_1_2V_SDR (1 << 6)        /* can support */
278 #define MMC_CAP2_HS200          (MMC_CAP2_HS200_1_8V_SDR | \
279                                  MMC_CAP2_HS200_1_2V_SDR)
280 #define MMC_CAP2_BROKEN_VOLTAGE (1 << 7)        /* Use the broken voltage */
281 #define MMC_CAP2_HC_ERASE_SZ    (1 << 9)        /* High-capacity erase size */
282 #define MMC_CAP2_CD_ACTIVE_HIGH (1 << 10)       /* Card-detect signal active high */
283 #define MMC_CAP2_RO_ACTIVE_HIGH (1 << 11)       /* Write-protect signal active high */
284 #define MMC_CAP2_PACKED_RD      (1 << 12)       /* Allow packed read */
285 #define MMC_CAP2_PACKED_WR      (1 << 13)       /* Allow packed write */
286 #define MMC_CAP2_PACKED_CMD     (MMC_CAP2_PACKED_RD | \
287                                  MMC_CAP2_PACKED_WR)
288 #define MMC_CAP2_NO_PRESCAN_POWERUP (1 << 14)   /* Don't power up before scan */
289 #define MMC_CAP2_SANITIZE       (1 << 15)               /* Support Sanitize */
290
291         mmc_pm_flag_t           pm_caps;        /* supported pm features */
292
293 #ifdef CONFIG_MMC_CLKGATE
294         int                     clk_requests;   /* internal reference counter */
295         unsigned int            clk_delay;      /* number of MCI clk hold cycles */
296         bool                    clk_gated;      /* clock gated */
297         struct delayed_work     clk_gate_work; /* delayed clock gate */
298         unsigned int            clk_old;        /* old clock value cache */
299         spinlock_t              clk_lock;       /* lock for clk fields */
300         struct mutex            clk_gate_mutex; /* mutex for clock gating */
301         struct device_attribute clkgate_delay_attr;
302         unsigned long           clkgate_delay;
303 #endif
304
305         /* host specific block data */
306         unsigned int            max_seg_size;   /* see blk_queue_max_segment_size */
307         unsigned short          max_segs;       /* see blk_queue_max_segments */
308         unsigned short          unused;
309         unsigned int            max_req_size;   /* maximum number of bytes in one req */
310         unsigned int            max_blk_size;   /* maximum size of one mmc block */
311         unsigned int            max_blk_count;  /* maximum number of blocks in one req */
312         unsigned int            max_discard_to; /* max. discard timeout in ms */
313         unsigned short      rk_sdmmc_emmc_used; //rk29_sdmmc driver support emmc
314         int                 host_dev_id;
315
316         /* private data */
317         spinlock_t              lock;           /* lock for claim and bus ops */
318
319         struct mmc_ios          ios;            /* current io bus settings */
320
321         /* group bitfields together to minimize padding */
322         unsigned int            use_spi_crc:1;
323         unsigned int            claimed:1;      /* host exclusively claimed */
324         unsigned int            bus_dead:1;     /* bus has been released */
325 #ifdef CONFIG_MMC_DEBUG
326         unsigned int            removed:1;      /* host is being removed */
327 #endif
328
329         int                     rescan_disable; /* disable card detection */
330         int                     rescan_entered; /* used with nonremovable devices */
331
332         struct mmc_card         *card;          /* device attached to this host */
333
334         wait_queue_head_t       wq;
335         struct task_struct      *claimer;       /* task that has host claimed */
336         int                     claim_cnt;      /* "claim" nesting count */
337
338         struct delayed_work     detect;
339         struct wake_lock        detect_wake_lock;
340         int                     detect_change;  /* card detect flag */
341         struct mmc_slot         slot;
342
343         const struct mmc_bus_ops *bus_ops;      /* current bus driver */
344         unsigned int            bus_refs;       /* reference counter */
345     
346     unsigned int        re_initialized_flags; //in order to begin the rescan ;  added by xbw@2011-04-07
347     unsigned int        doneflag; //added by xbw at 2011-08-27
348     int         (*sdmmc_host_hw_init)(void *data);
349         unsigned int            bus_resume_flags;
350 #define MMC_BUSRESUME_MANUAL_RESUME     (1 << 0)
351 #define MMC_BUSRESUME_NEEDS_RESUME      (1 << 1)
352
353         unsigned int            sdio_irqs;
354         struct task_struct      *sdio_irq_thread;
355         bool                    sdio_irq_pending;
356         atomic_t                sdio_irq_thread_abort;
357
358         mmc_pm_flag_t           pm_flags;       /* requested pm features */
359
360         struct led_trigger      *led;           /* activity led */
361
362 #ifdef CONFIG_REGULATOR
363         bool                    regulator_enabled; /* regulator state */
364 #endif
365         struct mmc_supply       supply;
366
367         struct dentry           *debugfs_root;
368
369         struct mmc_async_req    *areq;          /* active async req */
370         struct mmc_context_info context_info;   /* async synchronization info */
371
372 #ifdef CONFIG_FAIL_MMC_REQUEST
373         struct fault_attr       fail_mmc_request;
374 #endif
375
376         unsigned int            actual_clock;   /* Actual HC clock rate */
377
378         unsigned int            slotno; /* used for sdio acpi binding */
379
380 #ifdef CONFIG_MMC_EMBEDDED_SDIO
381         struct {
382                 struct sdio_cis                 *cis;
383                 struct sdio_cccr                *cccr;
384                 struct sdio_embedded_func       *funcs;
385                 int                             num_funcs;
386         } embedded_sdio_data;
387 #endif
388
389         unsigned long           private[0] ____cacheline_aligned;
390 };
391
392 struct mmc_host *mmc_alloc_host(int extra, struct device *);
393 int mmc_add_host(struct mmc_host *);
394 void mmc_remove_host(struct mmc_host *);
395 void mmc_free_host(struct mmc_host *);
396 int mmc_of_parse(struct mmc_host *host);
397
398 #ifdef CONFIG_MMC_EMBEDDED_SDIO
399 extern void mmc_set_embedded_sdio_data(struct mmc_host *host,
400                                        struct sdio_cis *cis,
401                                        struct sdio_cccr *cccr,
402                                        struct sdio_embedded_func *funcs,
403                                        int num_funcs);
404 #endif
405
406 static inline void *mmc_priv(struct mmc_host *host)
407 {
408         return (void *)host->private;
409 }
410
411 #define mmc_host_is_spi(host)   ((host)->caps & MMC_CAP_SPI)
412
413 #define mmc_dev(x)      ((x)->parent)
414 #define mmc_classdev(x) (&(x)->class_dev)
415 #define mmc_hostname(x) (dev_name(&(x)->class_dev))
416 #define mmc_bus_needs_resume(host) ((host)->bus_resume_flags & MMC_BUSRESUME_NEEDS_RESUME)
417 #define mmc_bus_manual_resume(host) ((host)->bus_resume_flags & MMC_BUSRESUME_MANUAL_RESUME)
418
419 static inline void mmc_set_bus_resume_policy(struct mmc_host *host, int manual)
420 {
421         if (manual)
422                 host->bus_resume_flags |= MMC_BUSRESUME_MANUAL_RESUME;
423         else
424                 host->bus_resume_flags &= ~MMC_BUSRESUME_MANUAL_RESUME;
425 }
426
427 extern int mmc_resume_bus(struct mmc_host *host);
428
429 int mmc_power_save_host(struct mmc_host *host);
430 int mmc_power_restore_host(struct mmc_host *host);
431
432 void mmc_detect_change(struct mmc_host *, unsigned long delay);
433 void mmc_request_done(struct mmc_host *, struct mmc_request *);
434
435 int mmc_cache_ctrl(struct mmc_host *, u8);
436
437 static inline void mmc_signal_sdio_irq(struct mmc_host *host)
438 {
439         host->ops->enable_sdio_irq(host, 0);
440         host->sdio_irq_pending = true;
441         wake_up_process(host->sdio_irq_thread);
442 }
443
444 #ifdef CONFIG_REGULATOR
445 int mmc_regulator_get_ocrmask(struct regulator *supply);
446 int mmc_regulator_set_ocr(struct mmc_host *mmc,
447                         struct regulator *supply,
448                         unsigned short vdd_bit);
449 int mmc_regulator_get_supply(struct mmc_host *mmc);
450 #else
451 static inline int mmc_regulator_get_ocrmask(struct regulator *supply)
452 {
453         return 0;
454 }
455
456 static inline int mmc_regulator_set_ocr(struct mmc_host *mmc,
457                                  struct regulator *supply,
458                                  unsigned short vdd_bit)
459 {
460         return 0;
461 }
462
463 static inline int mmc_regulator_get_supply(struct mmc_host *mmc)
464 {
465         return 0;
466 }
467 #endif
468
469 int mmc_pm_notify(struct notifier_block *notify_block, unsigned long, void *);
470
471 /* Module parameter */
472 extern bool mmc_assume_removable;
473
474 static inline int mmc_card_is_removable(struct mmc_host *host)
475 {
476         return !(host->caps & MMC_CAP_NONREMOVABLE) && mmc_assume_removable;
477 }
478
479 static inline int mmc_card_keep_power(struct mmc_host *host)
480 {
481         return host->pm_flags & MMC_PM_KEEP_POWER;
482 }
483
484 static inline int mmc_card_wake_sdio_irq(struct mmc_host *host)
485 {
486         return host->pm_flags & MMC_PM_WAKE_SDIO_IRQ;
487 }
488
489 static inline int mmc_host_cmd23(struct mmc_host *host)
490 {
491         return host->caps & MMC_CAP_CMD23;
492 }
493
494 static inline int mmc_boot_partition_access(struct mmc_host *host)
495 {
496         return !(host->caps2 & MMC_CAP2_BOOTPART_NOACC);
497 }
498
499 static inline int mmc_host_uhs(struct mmc_host *host)
500 {
501         return host->caps &
502                 (MMC_CAP_UHS_SDR12 | MMC_CAP_UHS_SDR25 |
503                  MMC_CAP_UHS_SDR50 | MMC_CAP_UHS_SDR104 |
504                  MMC_CAP_UHS_DDR50);
505 }
506
507 static inline int mmc_host_packed_wr(struct mmc_host *host)
508 {
509         return host->caps2 & MMC_CAP2_PACKED_WR;
510 }
511
512 #ifdef CONFIG_MMC_CLKGATE
513 void mmc_host_clk_hold(struct mmc_host *host);
514 void mmc_host_clk_release(struct mmc_host *host);
515 unsigned int mmc_host_clk_rate(struct mmc_host *host);
516
517 #else
518 static inline void mmc_host_clk_hold(struct mmc_host *host)
519 {
520 }
521
522 static inline void mmc_host_clk_release(struct mmc_host *host)
523 {
524 }
525
526 static inline unsigned int mmc_host_clk_rate(struct mmc_host *host)
527 {
528         return host->ios.clock;
529 }
530 #endif
531 #endif /* LINUX_MMC_HOST_H */