fa26be7f9414dfc2b72878802d1304c46d8cd113
[firefly-linux-kernel-4.4.55.git] / drivers / tty / serial / sh-sci.c
1 /*
2  * SuperH on-chip serial module support.  (SCI with no FIFO / with FIFO)
3  *
4  *  Copyright (C) 2002 - 2011  Paul Mundt
5  *  Modified to support SH7720 SCIF. Markus Brunner, Mark Jonas (Jul 2007).
6  *
7  * based off of the old drivers/char/sh-sci.c by:
8  *
9  *   Copyright (C) 1999, 2000  Niibe Yutaka
10  *   Copyright (C) 2000  Sugioka Toshinobu
11  *   Modified to support multiple serial ports. Stuart Menefy (May 2000).
12  *   Modified to support SecureEdge. David McCullough (2002)
13  *   Modified to support SH7300 SCIF. Takashi Kusuda (Jun 2003).
14  *   Removed SH7300 support (Jul 2007).
15  *
16  * This file is subject to the terms and conditions of the GNU General Public
17  * License.  See the file "COPYING" in the main directory of this archive
18  * for more details.
19  */
20 #if defined(CONFIG_SERIAL_SH_SCI_CONSOLE) && defined(CONFIG_MAGIC_SYSRQ)
21 #define SUPPORT_SYSRQ
22 #endif
23
24 #undef DEBUG
25
26 #include <linux/clk.h>
27 #include <linux/console.h>
28 #include <linux/ctype.h>
29 #include <linux/cpufreq.h>
30 #include <linux/delay.h>
31 #include <linux/dmaengine.h>
32 #include <linux/dma-mapping.h>
33 #include <linux/err.h>
34 #include <linux/errno.h>
35 #include <linux/init.h>
36 #include <linux/interrupt.h>
37 #include <linux/ioport.h>
38 #include <linux/major.h>
39 #include <linux/module.h>
40 #include <linux/mm.h>
41 #include <linux/notifier.h>
42 #include <linux/of.h>
43 #include <linux/platform_device.h>
44 #include <linux/pm_runtime.h>
45 #include <linux/scatterlist.h>
46 #include <linux/serial.h>
47 #include <linux/serial_sci.h>
48 #include <linux/sh_dma.h>
49 #include <linux/slab.h>
50 #include <linux/string.h>
51 #include <linux/sysrq.h>
52 #include <linux/timer.h>
53 #include <linux/tty.h>
54 #include <linux/tty_flip.h>
55
56 #ifdef CONFIG_SUPERH
57 #include <asm/sh_bios.h>
58 #endif
59
60 #include "sh-sci.h"
61
62 /* Offsets into the sci_port->irqs array */
63 enum {
64         SCIx_ERI_IRQ,
65         SCIx_RXI_IRQ,
66         SCIx_TXI_IRQ,
67         SCIx_BRI_IRQ,
68         SCIx_NR_IRQS,
69
70         SCIx_MUX_IRQ = SCIx_NR_IRQS,    /* special case */
71 };
72
73 #define SCIx_IRQ_IS_MUXED(port)                 \
74         ((port)->irqs[SCIx_ERI_IRQ] ==  \
75          (port)->irqs[SCIx_RXI_IRQ]) || \
76         ((port)->irqs[SCIx_ERI_IRQ] &&  \
77          ((port)->irqs[SCIx_RXI_IRQ] < 0))
78
79 struct sci_port {
80         struct uart_port        port;
81
82         /* Platform configuration */
83         struct plat_sci_port    *cfg;
84         unsigned int            overrun_reg;
85         unsigned int            overrun_mask;
86         unsigned int            error_mask;
87         unsigned int            error_clear;
88         unsigned int            sampling_rate;
89         resource_size_t         reg_size;
90
91         /* Break timer */
92         struct timer_list       break_timer;
93         int                     break_flag;
94
95         /* Interface clock */
96         struct clk              *iclk;
97         /* Function clock */
98         struct clk              *fclk;
99
100         int                     irqs[SCIx_NR_IRQS];
101         char                    *irqstr[SCIx_NR_IRQS];
102
103         struct dma_chan                 *chan_tx;
104         struct dma_chan                 *chan_rx;
105
106 #ifdef CONFIG_SERIAL_SH_SCI_DMA
107         struct dma_async_tx_descriptor  *desc_tx;
108         struct dma_async_tx_descriptor  *desc_rx[2];
109         dma_cookie_t                    cookie_tx;
110         dma_cookie_t                    cookie_rx[2];
111         dma_cookie_t                    active_rx;
112         struct scatterlist              sg_tx;
113         unsigned int                    sg_len_tx;
114         struct scatterlist              sg_rx[2];
115         size_t                          buf_len_rx;
116         struct sh_dmae_slave            param_tx;
117         struct sh_dmae_slave            param_rx;
118         struct work_struct              work_tx;
119         struct work_struct              work_rx;
120         struct timer_list               rx_timer;
121         unsigned int                    rx_timeout;
122 #endif
123
124         struct notifier_block           freq_transition;
125 };
126
127 /* Function prototypes */
128 static void sci_start_tx(struct uart_port *port);
129 static void sci_stop_tx(struct uart_port *port);
130 static void sci_start_rx(struct uart_port *port);
131
132 #define SCI_NPORTS CONFIG_SERIAL_SH_SCI_NR_UARTS
133
134 static struct sci_port sci_ports[SCI_NPORTS];
135 static struct uart_driver sci_uart_driver;
136
137 static inline struct sci_port *
138 to_sci_port(struct uart_port *uart)
139 {
140         return container_of(uart, struct sci_port, port);
141 }
142
143 struct plat_sci_reg {
144         u8 offset, size;
145 };
146
147 /* Helper for invalidating specific entries of an inherited map. */
148 #define sci_reg_invalid { .offset = 0, .size = 0 }
149
150 static struct plat_sci_reg sci_regmap[SCIx_NR_REGTYPES][SCIx_NR_REGS] = {
151         [SCIx_PROBE_REGTYPE] = {
152                 [0 ... SCIx_NR_REGS - 1] = sci_reg_invalid,
153         },
154
155         /*
156          * Common SCI definitions, dependent on the port's regshift
157          * value.
158          */
159         [SCIx_SCI_REGTYPE] = {
160                 [SCSMR]         = { 0x00,  8 },
161                 [SCBRR]         = { 0x01,  8 },
162                 [SCSCR]         = { 0x02,  8 },
163                 [SCxTDR]        = { 0x03,  8 },
164                 [SCxSR]         = { 0x04,  8 },
165                 [SCxRDR]        = { 0x05,  8 },
166                 [SCFCR]         = sci_reg_invalid,
167                 [SCFDR]         = sci_reg_invalid,
168                 [SCTFDR]        = sci_reg_invalid,
169                 [SCRFDR]        = sci_reg_invalid,
170                 [SCSPTR]        = sci_reg_invalid,
171                 [SCLSR]         = sci_reg_invalid,
172                 [HSSRR]         = sci_reg_invalid,
173                 [SCPCR]         = sci_reg_invalid,
174                 [SCPDR]         = sci_reg_invalid,
175         },
176
177         /*
178          * Common definitions for legacy IrDA ports, dependent on
179          * regshift value.
180          */
181         [SCIx_IRDA_REGTYPE] = {
182                 [SCSMR]         = { 0x00,  8 },
183                 [SCBRR]         = { 0x01,  8 },
184                 [SCSCR]         = { 0x02,  8 },
185                 [SCxTDR]        = { 0x03,  8 },
186                 [SCxSR]         = { 0x04,  8 },
187                 [SCxRDR]        = { 0x05,  8 },
188                 [SCFCR]         = { 0x06,  8 },
189                 [SCFDR]         = { 0x07, 16 },
190                 [SCTFDR]        = sci_reg_invalid,
191                 [SCRFDR]        = sci_reg_invalid,
192                 [SCSPTR]        = sci_reg_invalid,
193                 [SCLSR]         = sci_reg_invalid,
194                 [HSSRR]         = sci_reg_invalid,
195                 [SCPCR]         = sci_reg_invalid,
196                 [SCPDR]         = sci_reg_invalid,
197         },
198
199         /*
200          * Common SCIFA definitions.
201          */
202         [SCIx_SCIFA_REGTYPE] = {
203                 [SCSMR]         = { 0x00, 16 },
204                 [SCBRR]         = { 0x04,  8 },
205                 [SCSCR]         = { 0x08, 16 },
206                 [SCxTDR]        = { 0x20,  8 },
207                 [SCxSR]         = { 0x14, 16 },
208                 [SCxRDR]        = { 0x24,  8 },
209                 [SCFCR]         = { 0x18, 16 },
210                 [SCFDR]         = { 0x1c, 16 },
211                 [SCTFDR]        = sci_reg_invalid,
212                 [SCRFDR]        = sci_reg_invalid,
213                 [SCSPTR]        = sci_reg_invalid,
214                 [SCLSR]         = sci_reg_invalid,
215                 [HSSRR]         = sci_reg_invalid,
216                 [SCPCR]         = { 0x30, 16 },
217                 [SCPDR]         = { 0x34, 16 },
218         },
219
220         /*
221          * Common SCIFB definitions.
222          */
223         [SCIx_SCIFB_REGTYPE] = {
224                 [SCSMR]         = { 0x00, 16 },
225                 [SCBRR]         = { 0x04,  8 },
226                 [SCSCR]         = { 0x08, 16 },
227                 [SCxTDR]        = { 0x40,  8 },
228                 [SCxSR]         = { 0x14, 16 },
229                 [SCxRDR]        = { 0x60,  8 },
230                 [SCFCR]         = { 0x18, 16 },
231                 [SCFDR]         = sci_reg_invalid,
232                 [SCTFDR]        = { 0x38, 16 },
233                 [SCRFDR]        = { 0x3c, 16 },
234                 [SCSPTR]        = sci_reg_invalid,
235                 [SCLSR]         = sci_reg_invalid,
236                 [HSSRR]         = sci_reg_invalid,
237                 [SCPCR]         = { 0x30, 16 },
238                 [SCPDR]         = { 0x34, 16 },
239         },
240
241         /*
242          * Common SH-2(A) SCIF definitions for ports with FIFO data
243          * count registers.
244          */
245         [SCIx_SH2_SCIF_FIFODATA_REGTYPE] = {
246                 [SCSMR]         = { 0x00, 16 },
247                 [SCBRR]         = { 0x04,  8 },
248                 [SCSCR]         = { 0x08, 16 },
249                 [SCxTDR]        = { 0x0c,  8 },
250                 [SCxSR]         = { 0x10, 16 },
251                 [SCxRDR]        = { 0x14,  8 },
252                 [SCFCR]         = { 0x18, 16 },
253                 [SCFDR]         = { 0x1c, 16 },
254                 [SCTFDR]        = sci_reg_invalid,
255                 [SCRFDR]        = sci_reg_invalid,
256                 [SCSPTR]        = { 0x20, 16 },
257                 [SCLSR]         = { 0x24, 16 },
258                 [HSSRR]         = sci_reg_invalid,
259                 [SCPCR]         = sci_reg_invalid,
260                 [SCPDR]         = sci_reg_invalid,
261         },
262
263         /*
264          * Common SH-3 SCIF definitions.
265          */
266         [SCIx_SH3_SCIF_REGTYPE] = {
267                 [SCSMR]         = { 0x00,  8 },
268                 [SCBRR]         = { 0x02,  8 },
269                 [SCSCR]         = { 0x04,  8 },
270                 [SCxTDR]        = { 0x06,  8 },
271                 [SCxSR]         = { 0x08, 16 },
272                 [SCxRDR]        = { 0x0a,  8 },
273                 [SCFCR]         = { 0x0c,  8 },
274                 [SCFDR]         = { 0x0e, 16 },
275                 [SCTFDR]        = sci_reg_invalid,
276                 [SCRFDR]        = sci_reg_invalid,
277                 [SCSPTR]        = sci_reg_invalid,
278                 [SCLSR]         = sci_reg_invalid,
279                 [HSSRR]         = sci_reg_invalid,
280                 [SCPCR]         = sci_reg_invalid,
281                 [SCPDR]         = sci_reg_invalid,
282         },
283
284         /*
285          * Common SH-4(A) SCIF(B) definitions.
286          */
287         [SCIx_SH4_SCIF_REGTYPE] = {
288                 [SCSMR]         = { 0x00, 16 },
289                 [SCBRR]         = { 0x04,  8 },
290                 [SCSCR]         = { 0x08, 16 },
291                 [SCxTDR]        = { 0x0c,  8 },
292                 [SCxSR]         = { 0x10, 16 },
293                 [SCxRDR]        = { 0x14,  8 },
294                 [SCFCR]         = { 0x18, 16 },
295                 [SCFDR]         = { 0x1c, 16 },
296                 [SCTFDR]        = sci_reg_invalid,
297                 [SCRFDR]        = sci_reg_invalid,
298                 [SCSPTR]        = { 0x20, 16 },
299                 [SCLSR]         = { 0x24, 16 },
300                 [HSSRR]         = sci_reg_invalid,
301                 [SCPCR]         = sci_reg_invalid,
302                 [SCPDR]         = sci_reg_invalid,
303         },
304
305         /*
306          * Common HSCIF definitions.
307          */
308         [SCIx_HSCIF_REGTYPE] = {
309                 [SCSMR]         = { 0x00, 16 },
310                 [SCBRR]         = { 0x04,  8 },
311                 [SCSCR]         = { 0x08, 16 },
312                 [SCxTDR]        = { 0x0c,  8 },
313                 [SCxSR]         = { 0x10, 16 },
314                 [SCxRDR]        = { 0x14,  8 },
315                 [SCFCR]         = { 0x18, 16 },
316                 [SCFDR]         = { 0x1c, 16 },
317                 [SCTFDR]        = sci_reg_invalid,
318                 [SCRFDR]        = sci_reg_invalid,
319                 [SCSPTR]        = { 0x20, 16 },
320                 [SCLSR]         = { 0x24, 16 },
321                 [HSSRR]         = { 0x40, 16 },
322                 [SCPCR]         = sci_reg_invalid,
323                 [SCPDR]         = sci_reg_invalid,
324         },
325
326         /*
327          * Common SH-4(A) SCIF(B) definitions for ports without an SCSPTR
328          * register.
329          */
330         [SCIx_SH4_SCIF_NO_SCSPTR_REGTYPE] = {
331                 [SCSMR]         = { 0x00, 16 },
332                 [SCBRR]         = { 0x04,  8 },
333                 [SCSCR]         = { 0x08, 16 },
334                 [SCxTDR]        = { 0x0c,  8 },
335                 [SCxSR]         = { 0x10, 16 },
336                 [SCxRDR]        = { 0x14,  8 },
337                 [SCFCR]         = { 0x18, 16 },
338                 [SCFDR]         = { 0x1c, 16 },
339                 [SCTFDR]        = sci_reg_invalid,
340                 [SCRFDR]        = sci_reg_invalid,
341                 [SCSPTR]        = sci_reg_invalid,
342                 [SCLSR]         = { 0x24, 16 },
343                 [HSSRR]         = sci_reg_invalid,
344                 [SCPCR]         = sci_reg_invalid,
345                 [SCPDR]         = sci_reg_invalid,
346         },
347
348         /*
349          * Common SH-4(A) SCIF(B) definitions for ports with FIFO data
350          * count registers.
351          */
352         [SCIx_SH4_SCIF_FIFODATA_REGTYPE] = {
353                 [SCSMR]         = { 0x00, 16 },
354                 [SCBRR]         = { 0x04,  8 },
355                 [SCSCR]         = { 0x08, 16 },
356                 [SCxTDR]        = { 0x0c,  8 },
357                 [SCxSR]         = { 0x10, 16 },
358                 [SCxRDR]        = { 0x14,  8 },
359                 [SCFCR]         = { 0x18, 16 },
360                 [SCFDR]         = { 0x1c, 16 },
361                 [SCTFDR]        = { 0x1c, 16 }, /* aliased to SCFDR */
362                 [SCRFDR]        = { 0x20, 16 },
363                 [SCSPTR]        = { 0x24, 16 },
364                 [SCLSR]         = { 0x28, 16 },
365                 [HSSRR]         = sci_reg_invalid,
366                 [SCPCR]         = sci_reg_invalid,
367                 [SCPDR]         = sci_reg_invalid,
368         },
369
370         /*
371          * SH7705-style SCIF(B) ports, lacking both SCSPTR and SCLSR
372          * registers.
373          */
374         [SCIx_SH7705_SCIF_REGTYPE] = {
375                 [SCSMR]         = { 0x00, 16 },
376                 [SCBRR]         = { 0x04,  8 },
377                 [SCSCR]         = { 0x08, 16 },
378                 [SCxTDR]        = { 0x20,  8 },
379                 [SCxSR]         = { 0x14, 16 },
380                 [SCxRDR]        = { 0x24,  8 },
381                 [SCFCR]         = { 0x18, 16 },
382                 [SCFDR]         = { 0x1c, 16 },
383                 [SCTFDR]        = sci_reg_invalid,
384                 [SCRFDR]        = sci_reg_invalid,
385                 [SCSPTR]        = sci_reg_invalid,
386                 [SCLSR]         = sci_reg_invalid,
387                 [HSSRR]         = sci_reg_invalid,
388                 [SCPCR]         = sci_reg_invalid,
389                 [SCPDR]         = sci_reg_invalid,
390         },
391 };
392
393 #define sci_getreg(up, offset)          (sci_regmap[to_sci_port(up)->cfg->regtype] + offset)
394
395 /*
396  * The "offset" here is rather misleading, in that it refers to an enum
397  * value relative to the port mapping rather than the fixed offset
398  * itself, which needs to be manually retrieved from the platform's
399  * register map for the given port.
400  */
401 static unsigned int sci_serial_in(struct uart_port *p, int offset)
402 {
403         struct plat_sci_reg *reg = sci_getreg(p, offset);
404
405         if (reg->size == 8)
406                 return ioread8(p->membase + (reg->offset << p->regshift));
407         else if (reg->size == 16)
408                 return ioread16(p->membase + (reg->offset << p->regshift));
409         else
410                 WARN(1, "Invalid register access\n");
411
412         return 0;
413 }
414
415 static void sci_serial_out(struct uart_port *p, int offset, int value)
416 {
417         struct plat_sci_reg *reg = sci_getreg(p, offset);
418
419         if (reg->size == 8)
420                 iowrite8(value, p->membase + (reg->offset << p->regshift));
421         else if (reg->size == 16)
422                 iowrite16(value, p->membase + (reg->offset << p->regshift));
423         else
424                 WARN(1, "Invalid register access\n");
425 }
426
427 static int sci_probe_regmap(struct plat_sci_port *cfg)
428 {
429         switch (cfg->type) {
430         case PORT_SCI:
431                 cfg->regtype = SCIx_SCI_REGTYPE;
432                 break;
433         case PORT_IRDA:
434                 cfg->regtype = SCIx_IRDA_REGTYPE;
435                 break;
436         case PORT_SCIFA:
437                 cfg->regtype = SCIx_SCIFA_REGTYPE;
438                 break;
439         case PORT_SCIFB:
440                 cfg->regtype = SCIx_SCIFB_REGTYPE;
441                 break;
442         case PORT_SCIF:
443                 /*
444                  * The SH-4 is a bit of a misnomer here, although that's
445                  * where this particular port layout originated. This
446                  * configuration (or some slight variation thereof)
447                  * remains the dominant model for all SCIFs.
448                  */
449                 cfg->regtype = SCIx_SH4_SCIF_REGTYPE;
450                 break;
451         case PORT_HSCIF:
452                 cfg->regtype = SCIx_HSCIF_REGTYPE;
453                 break;
454         default:
455                 pr_err("Can't probe register map for given port\n");
456                 return -EINVAL;
457         }
458
459         return 0;
460 }
461
462 static void sci_port_enable(struct sci_port *sci_port)
463 {
464         if (!sci_port->port.dev)
465                 return;
466
467         pm_runtime_get_sync(sci_port->port.dev);
468
469         clk_prepare_enable(sci_port->iclk);
470         sci_port->port.uartclk = clk_get_rate(sci_port->iclk);
471         clk_prepare_enable(sci_port->fclk);
472 }
473
474 static void sci_port_disable(struct sci_port *sci_port)
475 {
476         if (!sci_port->port.dev)
477                 return;
478
479         /* Cancel the break timer to ensure that the timer handler will not try
480          * to access the hardware with clocks and power disabled. Reset the
481          * break flag to make the break debouncing state machine ready for the
482          * next break.
483          */
484         del_timer_sync(&sci_port->break_timer);
485         sci_port->break_flag = 0;
486
487         clk_disable_unprepare(sci_port->fclk);
488         clk_disable_unprepare(sci_port->iclk);
489
490         pm_runtime_put_sync(sci_port->port.dev);
491 }
492
493 static void sci_clear_SCxSR(struct uart_port *port, unsigned int mask)
494 {
495         if (port->type == PORT_SCI) {
496                 /* Just store the mask */
497                 serial_port_out(port, SCxSR, mask);
498         } else if (to_sci_port(port)->overrun_mask == SCIFA_ORER) {
499                 /* SCIFA/SCIFB and SCIF on SH7705/SH7720/SH7721 */
500                 /* Only clear the status bits we want to clear */
501                 serial_port_out(port, SCxSR,
502                                 serial_port_in(port, SCxSR) & mask);
503         } else {
504                 /* Store the mask, clear parity/framing errors */
505                 serial_port_out(port, SCxSR, mask & ~(SCIF_FERC | SCIF_PERC));
506         }
507 }
508
509 #if defined(CONFIG_CONSOLE_POLL) || defined(CONFIG_SERIAL_SH_SCI_CONSOLE)
510
511 #ifdef CONFIG_CONSOLE_POLL
512 static int sci_poll_get_char(struct uart_port *port)
513 {
514         unsigned short status;
515         int c;
516
517         do {
518                 status = serial_port_in(port, SCxSR);
519                 if (status & SCxSR_ERRORS(port)) {
520                         sci_clear_SCxSR(port, SCxSR_ERROR_CLEAR(port));
521                         continue;
522                 }
523                 break;
524         } while (1);
525
526         if (!(status & SCxSR_RDxF(port)))
527                 return NO_POLL_CHAR;
528
529         c = serial_port_in(port, SCxRDR);
530
531         /* Dummy read */
532         serial_port_in(port, SCxSR);
533         sci_clear_SCxSR(port, SCxSR_RDxF_CLEAR(port));
534
535         return c;
536 }
537 #endif
538
539 static void sci_poll_put_char(struct uart_port *port, unsigned char c)
540 {
541         unsigned short status;
542
543         do {
544                 status = serial_port_in(port, SCxSR);
545         } while (!(status & SCxSR_TDxE(port)));
546
547         serial_port_out(port, SCxTDR, c);
548         sci_clear_SCxSR(port, SCxSR_TDxE_CLEAR(port) & ~SCxSR_TEND(port));
549 }
550 #endif /* CONFIG_CONSOLE_POLL || CONFIG_SERIAL_SH_SCI_CONSOLE */
551
552 static void sci_init_pins(struct uart_port *port, unsigned int cflag)
553 {
554         struct sci_port *s = to_sci_port(port);
555         struct plat_sci_reg *reg = sci_regmap[s->cfg->regtype] + SCSPTR;
556
557         /*
558          * Use port-specific handler if provided.
559          */
560         if (s->cfg->ops && s->cfg->ops->init_pins) {
561                 s->cfg->ops->init_pins(port, cflag);
562                 return;
563         }
564
565         /*
566          * For the generic path SCSPTR is necessary. Bail out if that's
567          * unavailable, too.
568          */
569         if (!reg->size)
570                 return;
571
572         if ((s->cfg->capabilities & SCIx_HAVE_RTSCTS) &&
573             ((!(cflag & CRTSCTS)))) {
574                 unsigned short status;
575
576                 status = serial_port_in(port, SCSPTR);
577                 status &= ~SCSPTR_CTSIO;
578                 status |= SCSPTR_RTSIO;
579                 serial_port_out(port, SCSPTR, status); /* Set RTS = 1 */
580         }
581 }
582
583 static int sci_txfill(struct uart_port *port)
584 {
585         struct plat_sci_reg *reg;
586
587         reg = sci_getreg(port, SCTFDR);
588         if (reg->size)
589                 return serial_port_in(port, SCTFDR) & ((port->fifosize << 1) - 1);
590
591         reg = sci_getreg(port, SCFDR);
592         if (reg->size)
593                 return serial_port_in(port, SCFDR) >> 8;
594
595         return !(serial_port_in(port, SCxSR) & SCI_TDRE);
596 }
597
598 static int sci_txroom(struct uart_port *port)
599 {
600         return port->fifosize - sci_txfill(port);
601 }
602
603 static int sci_rxfill(struct uart_port *port)
604 {
605         struct plat_sci_reg *reg;
606
607         reg = sci_getreg(port, SCRFDR);
608         if (reg->size)
609                 return serial_port_in(port, SCRFDR) & ((port->fifosize << 1) - 1);
610
611         reg = sci_getreg(port, SCFDR);
612         if (reg->size)
613                 return serial_port_in(port, SCFDR) & ((port->fifosize << 1) - 1);
614
615         return (serial_port_in(port, SCxSR) & SCxSR_RDxF(port)) != 0;
616 }
617
618 /*
619  * SCI helper for checking the state of the muxed port/RXD pins.
620  */
621 static inline int sci_rxd_in(struct uart_port *port)
622 {
623         struct sci_port *s = to_sci_port(port);
624
625         if (s->cfg->port_reg <= 0)
626                 return 1;
627
628         /* Cast for ARM damage */
629         return !!__raw_readb((void __iomem *)(uintptr_t)s->cfg->port_reg);
630 }
631
632 /* ********************************************************************** *
633  *                   the interrupt related routines                       *
634  * ********************************************************************** */
635
636 static void sci_transmit_chars(struct uart_port *port)
637 {
638         struct circ_buf *xmit = &port->state->xmit;
639         unsigned int stopped = uart_tx_stopped(port);
640         unsigned short status;
641         unsigned short ctrl;
642         int count;
643
644         status = serial_port_in(port, SCxSR);
645         if (!(status & SCxSR_TDxE(port))) {
646                 ctrl = serial_port_in(port, SCSCR);
647                 if (uart_circ_empty(xmit))
648                         ctrl &= ~SCSCR_TIE;
649                 else
650                         ctrl |= SCSCR_TIE;
651                 serial_port_out(port, SCSCR, ctrl);
652                 return;
653         }
654
655         count = sci_txroom(port);
656
657         do {
658                 unsigned char c;
659
660                 if (port->x_char) {
661                         c = port->x_char;
662                         port->x_char = 0;
663                 } else if (!uart_circ_empty(xmit) && !stopped) {
664                         c = xmit->buf[xmit->tail];
665                         xmit->tail = (xmit->tail + 1) & (UART_XMIT_SIZE - 1);
666                 } else {
667                         break;
668                 }
669
670                 serial_port_out(port, SCxTDR, c);
671
672                 port->icount.tx++;
673         } while (--count > 0);
674
675         sci_clear_SCxSR(port, SCxSR_TDxE_CLEAR(port));
676
677         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
678                 uart_write_wakeup(port);
679         if (uart_circ_empty(xmit)) {
680                 sci_stop_tx(port);
681         } else {
682                 ctrl = serial_port_in(port, SCSCR);
683
684                 if (port->type != PORT_SCI) {
685                         serial_port_in(port, SCxSR); /* Dummy read */
686                         sci_clear_SCxSR(port, SCxSR_TDxE_CLEAR(port));
687                 }
688
689                 ctrl |= SCSCR_TIE;
690                 serial_port_out(port, SCSCR, ctrl);
691         }
692 }
693
694 /* On SH3, SCIF may read end-of-break as a space->mark char */
695 #define STEPFN(c)  ({int __c = (c); (((__c-1)|(__c)) == -1); })
696
697 static void sci_receive_chars(struct uart_port *port)
698 {
699         struct sci_port *sci_port = to_sci_port(port);
700         struct tty_port *tport = &port->state->port;
701         int i, count, copied = 0;
702         unsigned short status;
703         unsigned char flag;
704
705         status = serial_port_in(port, SCxSR);
706         if (!(status & SCxSR_RDxF(port)))
707                 return;
708
709         while (1) {
710                 /* Don't copy more bytes than there is room for in the buffer */
711                 count = tty_buffer_request_room(tport, sci_rxfill(port));
712
713                 /* If for any reason we can't copy more data, we're done! */
714                 if (count == 0)
715                         break;
716
717                 if (port->type == PORT_SCI) {
718                         char c = serial_port_in(port, SCxRDR);
719                         if (uart_handle_sysrq_char(port, c) ||
720                             sci_port->break_flag)
721                                 count = 0;
722                         else
723                                 tty_insert_flip_char(tport, c, TTY_NORMAL);
724                 } else {
725                         for (i = 0; i < count; i++) {
726                                 char c = serial_port_in(port, SCxRDR);
727
728                                 status = serial_port_in(port, SCxSR);
729 #if defined(CONFIG_CPU_SH3)
730                                 /* Skip "chars" during break */
731                                 if (sci_port->break_flag) {
732                                         if ((c == 0) &&
733                                             (status & SCxSR_FER(port))) {
734                                                 count--; i--;
735                                                 continue;
736                                         }
737
738                                         /* Nonzero => end-of-break */
739                                         dev_dbg(port->dev, "debounce<%02x>\n", c);
740                                         sci_port->break_flag = 0;
741
742                                         if (STEPFN(c)) {
743                                                 count--; i--;
744                                                 continue;
745                                         }
746                                 }
747 #endif /* CONFIG_CPU_SH3 */
748                                 if (uart_handle_sysrq_char(port, c)) {
749                                         count--; i--;
750                                         continue;
751                                 }
752
753                                 /* Store data and status */
754                                 if (status & SCxSR_FER(port)) {
755                                         flag = TTY_FRAME;
756                                         port->icount.frame++;
757                                         dev_notice(port->dev, "frame error\n");
758                                 } else if (status & SCxSR_PER(port)) {
759                                         flag = TTY_PARITY;
760                                         port->icount.parity++;
761                                         dev_notice(port->dev, "parity error\n");
762                                 } else
763                                         flag = TTY_NORMAL;
764
765                                 tty_insert_flip_char(tport, c, flag);
766                         }
767                 }
768
769                 serial_port_in(port, SCxSR); /* dummy read */
770                 sci_clear_SCxSR(port, SCxSR_RDxF_CLEAR(port));
771
772                 copied += count;
773                 port->icount.rx += count;
774         }
775
776         if (copied) {
777                 /* Tell the rest of the system the news. New characters! */
778                 tty_flip_buffer_push(tport);
779         } else {
780                 serial_port_in(port, SCxSR); /* dummy read */
781                 sci_clear_SCxSR(port, SCxSR_RDxF_CLEAR(port));
782         }
783 }
784
785 #define SCI_BREAK_JIFFIES (HZ/20)
786
787 /*
788  * The sci generates interrupts during the break,
789  * 1 per millisecond or so during the break period, for 9600 baud.
790  * So dont bother disabling interrupts.
791  * But dont want more than 1 break event.
792  * Use a kernel timer to periodically poll the rx line until
793  * the break is finished.
794  */
795 static inline void sci_schedule_break_timer(struct sci_port *port)
796 {
797         mod_timer(&port->break_timer, jiffies + SCI_BREAK_JIFFIES);
798 }
799
800 /* Ensure that two consecutive samples find the break over. */
801 static void sci_break_timer(unsigned long data)
802 {
803         struct sci_port *port = (struct sci_port *)data;
804
805         if (sci_rxd_in(&port->port) == 0) {
806                 port->break_flag = 1;
807                 sci_schedule_break_timer(port);
808         } else if (port->break_flag == 1) {
809                 /* break is over. */
810                 port->break_flag = 2;
811                 sci_schedule_break_timer(port);
812         } else
813                 port->break_flag = 0;
814 }
815
816 static int sci_handle_errors(struct uart_port *port)
817 {
818         int copied = 0;
819         unsigned short status = serial_port_in(port, SCxSR);
820         struct tty_port *tport = &port->state->port;
821         struct sci_port *s = to_sci_port(port);
822
823         /* Handle overruns */
824         if (status & s->overrun_mask) {
825                 port->icount.overrun++;
826
827                 /* overrun error */
828                 if (tty_insert_flip_char(tport, 0, TTY_OVERRUN))
829                         copied++;
830
831                 dev_notice(port->dev, "overrun error\n");
832         }
833
834         if (status & SCxSR_FER(port)) {
835                 if (sci_rxd_in(port) == 0) {
836                         /* Notify of BREAK */
837                         struct sci_port *sci_port = to_sci_port(port);
838
839                         if (!sci_port->break_flag) {
840                                 port->icount.brk++;
841
842                                 sci_port->break_flag = 1;
843                                 sci_schedule_break_timer(sci_port);
844
845                                 /* Do sysrq handling. */
846                                 if (uart_handle_break(port))
847                                         return 0;
848
849                                 dev_dbg(port->dev, "BREAK detected\n");
850
851                                 if (tty_insert_flip_char(tport, 0, TTY_BREAK))
852                                         copied++;
853                         }
854
855                 } else {
856                         /* frame error */
857                         port->icount.frame++;
858
859                         if (tty_insert_flip_char(tport, 0, TTY_FRAME))
860                                 copied++;
861
862                         dev_notice(port->dev, "frame error\n");
863                 }
864         }
865
866         if (status & SCxSR_PER(port)) {
867                 /* parity error */
868                 port->icount.parity++;
869
870                 if (tty_insert_flip_char(tport, 0, TTY_PARITY))
871                         copied++;
872
873                 dev_notice(port->dev, "parity error\n");
874         }
875
876         if (copied)
877                 tty_flip_buffer_push(tport);
878
879         return copied;
880 }
881
882 static int sci_handle_fifo_overrun(struct uart_port *port)
883 {
884         struct tty_port *tport = &port->state->port;
885         struct sci_port *s = to_sci_port(port);
886         struct plat_sci_reg *reg;
887         int copied = 0;
888         u16 status;
889
890         reg = sci_getreg(port, s->overrun_reg);
891         if (!reg->size)
892                 return 0;
893
894         status = serial_port_in(port, s->overrun_reg);
895         if (status & s->overrun_mask) {
896                 status &= ~s->overrun_mask;
897                 serial_port_out(port, s->overrun_reg, status);
898
899                 port->icount.overrun++;
900
901                 tty_insert_flip_char(tport, 0, TTY_OVERRUN);
902                 tty_flip_buffer_push(tport);
903
904                 dev_dbg(port->dev, "overrun error\n");
905                 copied++;
906         }
907
908         return copied;
909 }
910
911 static int sci_handle_breaks(struct uart_port *port)
912 {
913         int copied = 0;
914         unsigned short status = serial_port_in(port, SCxSR);
915         struct tty_port *tport = &port->state->port;
916         struct sci_port *s = to_sci_port(port);
917
918         if (uart_handle_break(port))
919                 return 0;
920
921         if (!s->break_flag && status & SCxSR_BRK(port)) {
922 #if defined(CONFIG_CPU_SH3)
923                 /* Debounce break */
924                 s->break_flag = 1;
925 #endif
926
927                 port->icount.brk++;
928
929                 /* Notify of BREAK */
930                 if (tty_insert_flip_char(tport, 0, TTY_BREAK))
931                         copied++;
932
933                 dev_dbg(port->dev, "BREAK detected\n");
934         }
935
936         if (copied)
937                 tty_flip_buffer_push(tport);
938
939         copied += sci_handle_fifo_overrun(port);
940
941         return copied;
942 }
943
944 static irqreturn_t sci_rx_interrupt(int irq, void *ptr)
945 {
946 #ifdef CONFIG_SERIAL_SH_SCI_DMA
947         struct uart_port *port = ptr;
948         struct sci_port *s = to_sci_port(port);
949
950         if (s->chan_rx) {
951                 u16 scr = serial_port_in(port, SCSCR);
952                 u16 ssr = serial_port_in(port, SCxSR);
953
954                 /* Disable future Rx interrupts */
955                 if (port->type == PORT_SCIFA || port->type == PORT_SCIFB) {
956                         disable_irq_nosync(irq);
957                         scr |= SCSCR_RDRQE;
958                 } else {
959                         scr &= ~SCSCR_RIE;
960                 }
961                 serial_port_out(port, SCSCR, scr);
962                 /* Clear current interrupt */
963                 serial_port_out(port, SCxSR, ssr & ~(1 | SCxSR_RDxF(port)));
964                 dev_dbg(port->dev, "Rx IRQ %lu: setup t-out in %u jiffies\n",
965                         jiffies, s->rx_timeout);
966                 mod_timer(&s->rx_timer, jiffies + s->rx_timeout);
967
968                 return IRQ_HANDLED;
969         }
970 #endif
971
972         /* I think sci_receive_chars has to be called irrespective
973          * of whether the I_IXOFF is set, otherwise, how is the interrupt
974          * to be disabled?
975          */
976         sci_receive_chars(ptr);
977
978         return IRQ_HANDLED;
979 }
980
981 static irqreturn_t sci_tx_interrupt(int irq, void *ptr)
982 {
983         struct uart_port *port = ptr;
984         unsigned long flags;
985
986         spin_lock_irqsave(&port->lock, flags);
987         sci_transmit_chars(port);
988         spin_unlock_irqrestore(&port->lock, flags);
989
990         return IRQ_HANDLED;
991 }
992
993 static irqreturn_t sci_er_interrupt(int irq, void *ptr)
994 {
995         struct uart_port *port = ptr;
996
997         /* Handle errors */
998         if (port->type == PORT_SCI) {
999                 if (sci_handle_errors(port)) {
1000                         /* discard character in rx buffer */
1001                         serial_port_in(port, SCxSR);
1002                         sci_clear_SCxSR(port, SCxSR_RDxF_CLEAR(port));
1003                 }
1004         } else {
1005                 sci_handle_fifo_overrun(port);
1006                 sci_rx_interrupt(irq, ptr);
1007         }
1008
1009         sci_clear_SCxSR(port, SCxSR_ERROR_CLEAR(port));
1010
1011         /* Kick the transmission */
1012         sci_tx_interrupt(irq, ptr);
1013
1014         return IRQ_HANDLED;
1015 }
1016
1017 static irqreturn_t sci_br_interrupt(int irq, void *ptr)
1018 {
1019         struct uart_port *port = ptr;
1020
1021         /* Handle BREAKs */
1022         sci_handle_breaks(port);
1023         sci_clear_SCxSR(port, SCxSR_BREAK_CLEAR(port));
1024
1025         return IRQ_HANDLED;
1026 }
1027
1028 static inline unsigned long port_rx_irq_mask(struct uart_port *port)
1029 {
1030         /*
1031          * Not all ports (such as SCIFA) will support REIE. Rather than
1032          * special-casing the port type, we check the port initialization
1033          * IRQ enable mask to see whether the IRQ is desired at all. If
1034          * it's unset, it's logically inferred that there's no point in
1035          * testing for it.
1036          */
1037         return SCSCR_RIE | (to_sci_port(port)->cfg->scscr & SCSCR_REIE);
1038 }
1039
1040 static irqreturn_t sci_mpxed_interrupt(int irq, void *ptr)
1041 {
1042         unsigned short ssr_status, scr_status, err_enabled, orer_status = 0;
1043         struct uart_port *port = ptr;
1044         struct sci_port *s = to_sci_port(port);
1045         irqreturn_t ret = IRQ_NONE;
1046
1047         ssr_status = serial_port_in(port, SCxSR);
1048         scr_status = serial_port_in(port, SCSCR);
1049         if (s->overrun_reg == SCxSR)
1050                 orer_status = ssr_status;
1051         else {
1052                 if (sci_getreg(port, s->overrun_reg)->size)
1053                         orer_status = serial_port_in(port, s->overrun_reg);
1054         }
1055
1056         err_enabled = scr_status & port_rx_irq_mask(port);
1057
1058         /* Tx Interrupt */
1059         if ((ssr_status & SCxSR_TDxE(port)) && (scr_status & SCSCR_TIE) &&
1060             !s->chan_tx)
1061                 ret = sci_tx_interrupt(irq, ptr);
1062
1063         /*
1064          * Rx Interrupt: if we're using DMA, the DMA controller clears RDF /
1065          * DR flags
1066          */
1067         if (((ssr_status & SCxSR_RDxF(port)) || s->chan_rx) &&
1068             (scr_status & SCSCR_RIE)) {
1069                 if (port->type == PORT_SCIF || port->type == PORT_HSCIF)
1070                         sci_handle_fifo_overrun(port);
1071                 ret = sci_rx_interrupt(irq, ptr);
1072         }
1073
1074         /* Error Interrupt */
1075         if ((ssr_status & SCxSR_ERRORS(port)) && err_enabled)
1076                 ret = sci_er_interrupt(irq, ptr);
1077
1078         /* Break Interrupt */
1079         if ((ssr_status & SCxSR_BRK(port)) && err_enabled)
1080                 ret = sci_br_interrupt(irq, ptr);
1081
1082         /* Overrun Interrupt */
1083         if (orer_status & s->overrun_mask)
1084                 sci_handle_fifo_overrun(port);
1085
1086         return ret;
1087 }
1088
1089 /*
1090  * Here we define a transition notifier so that we can update all of our
1091  * ports' baud rate when the peripheral clock changes.
1092  */
1093 static int sci_notifier(struct notifier_block *self,
1094                         unsigned long phase, void *p)
1095 {
1096         struct sci_port *sci_port;
1097         unsigned long flags;
1098
1099         sci_port = container_of(self, struct sci_port, freq_transition);
1100
1101         if (phase == CPUFREQ_POSTCHANGE) {
1102                 struct uart_port *port = &sci_port->port;
1103
1104                 spin_lock_irqsave(&port->lock, flags);
1105                 port->uartclk = clk_get_rate(sci_port->iclk);
1106                 spin_unlock_irqrestore(&port->lock, flags);
1107         }
1108
1109         return NOTIFY_OK;
1110 }
1111
1112 static struct sci_irq_desc {
1113         const char      *desc;
1114         irq_handler_t   handler;
1115 } sci_irq_desc[] = {
1116         /*
1117          * Split out handlers, the default case.
1118          */
1119         [SCIx_ERI_IRQ] = {
1120                 .desc = "rx err",
1121                 .handler = sci_er_interrupt,
1122         },
1123
1124         [SCIx_RXI_IRQ] = {
1125                 .desc = "rx full",
1126                 .handler = sci_rx_interrupt,
1127         },
1128
1129         [SCIx_TXI_IRQ] = {
1130                 .desc = "tx empty",
1131                 .handler = sci_tx_interrupt,
1132         },
1133
1134         [SCIx_BRI_IRQ] = {
1135                 .desc = "break",
1136                 .handler = sci_br_interrupt,
1137         },
1138
1139         /*
1140          * Special muxed handler.
1141          */
1142         [SCIx_MUX_IRQ] = {
1143                 .desc = "mux",
1144                 .handler = sci_mpxed_interrupt,
1145         },
1146 };
1147
1148 static int sci_request_irq(struct sci_port *port)
1149 {
1150         struct uart_port *up = &port->port;
1151         int i, j, ret = 0;
1152
1153         for (i = j = 0; i < SCIx_NR_IRQS; i++, j++) {
1154                 struct sci_irq_desc *desc;
1155                 int irq;
1156
1157                 if (SCIx_IRQ_IS_MUXED(port)) {
1158                         i = SCIx_MUX_IRQ;
1159                         irq = up->irq;
1160                 } else {
1161                         irq = port->irqs[i];
1162
1163                         /*
1164                          * Certain port types won't support all of the
1165                          * available interrupt sources.
1166                          */
1167                         if (unlikely(irq < 0))
1168                                 continue;
1169                 }
1170
1171                 desc = sci_irq_desc + i;
1172                 port->irqstr[j] = kasprintf(GFP_KERNEL, "%s:%s",
1173                                             dev_name(up->dev), desc->desc);
1174                 if (!port->irqstr[j]) {
1175                         dev_err(up->dev, "Failed to allocate %s IRQ string\n",
1176                                 desc->desc);
1177                         goto out_nomem;
1178                 }
1179
1180                 ret = request_irq(irq, desc->handler, up->irqflags,
1181                                   port->irqstr[j], port);
1182                 if (unlikely(ret)) {
1183                         dev_err(up->dev, "Can't allocate %s IRQ\n", desc->desc);
1184                         goto out_noirq;
1185                 }
1186         }
1187
1188         return 0;
1189
1190 out_noirq:
1191         while (--i >= 0)
1192                 free_irq(port->irqs[i], port);
1193
1194 out_nomem:
1195         while (--j >= 0)
1196                 kfree(port->irqstr[j]);
1197
1198         return ret;
1199 }
1200
1201 static void sci_free_irq(struct sci_port *port)
1202 {
1203         int i;
1204
1205         /*
1206          * Intentionally in reverse order so we iterate over the muxed
1207          * IRQ first.
1208          */
1209         for (i = 0; i < SCIx_NR_IRQS; i++) {
1210                 int irq = port->irqs[i];
1211
1212                 /*
1213                  * Certain port types won't support all of the available
1214                  * interrupt sources.
1215                  */
1216                 if (unlikely(irq < 0))
1217                         continue;
1218
1219                 free_irq(port->irqs[i], port);
1220                 kfree(port->irqstr[i]);
1221
1222                 if (SCIx_IRQ_IS_MUXED(port)) {
1223                         /* If there's only one IRQ, we're done. */
1224                         return;
1225                 }
1226         }
1227 }
1228
1229 static unsigned int sci_tx_empty(struct uart_port *port)
1230 {
1231         unsigned short status = serial_port_in(port, SCxSR);
1232         unsigned short in_tx_fifo = sci_txfill(port);
1233
1234         return (status & SCxSR_TEND(port)) && !in_tx_fifo ? TIOCSER_TEMT : 0;
1235 }
1236
1237 /*
1238  * Modem control is a bit of a mixed bag for SCI(F) ports. Generally
1239  * CTS/RTS is supported in hardware by at least one port and controlled
1240  * via SCSPTR (SCxPCR for SCIFA/B parts), or external pins (presently
1241  * handled via the ->init_pins() op, which is a bit of a one-way street,
1242  * lacking any ability to defer pin control -- this will later be
1243  * converted over to the GPIO framework).
1244  *
1245  * Other modes (such as loopback) are supported generically on certain
1246  * port types, but not others. For these it's sufficient to test for the
1247  * existence of the support register and simply ignore the port type.
1248  */
1249 static void sci_set_mctrl(struct uart_port *port, unsigned int mctrl)
1250 {
1251         if (mctrl & TIOCM_LOOP) {
1252                 struct plat_sci_reg *reg;
1253
1254                 /*
1255                  * Standard loopback mode for SCFCR ports.
1256                  */
1257                 reg = sci_getreg(port, SCFCR);
1258                 if (reg->size)
1259                         serial_port_out(port, SCFCR,
1260                                         serial_port_in(port, SCFCR) |
1261                                         SCFCR_LOOP);
1262         }
1263 }
1264
1265 static unsigned int sci_get_mctrl(struct uart_port *port)
1266 {
1267         /*
1268          * CTS/RTS is handled in hardware when supported, while nothing
1269          * else is wired up. Keep it simple and simply assert DSR/CAR.
1270          */
1271         return TIOCM_DSR | TIOCM_CAR;
1272 }
1273
1274 #ifdef CONFIG_SERIAL_SH_SCI_DMA
1275 static void sci_dma_tx_complete(void *arg)
1276 {
1277         struct sci_port *s = arg;
1278         struct uart_port *port = &s->port;
1279         struct circ_buf *xmit = &port->state->xmit;
1280         unsigned long flags;
1281
1282         dev_dbg(port->dev, "%s(%d)\n", __func__, port->line);
1283
1284         spin_lock_irqsave(&port->lock, flags);
1285
1286         xmit->tail += sg_dma_len(&s->sg_tx);
1287         xmit->tail &= UART_XMIT_SIZE - 1;
1288
1289         port->icount.tx += sg_dma_len(&s->sg_tx);
1290
1291         async_tx_ack(s->desc_tx);
1292         s->desc_tx = NULL;
1293
1294         if (uart_circ_chars_pending(xmit) < WAKEUP_CHARS)
1295                 uart_write_wakeup(port);
1296
1297         if (!uart_circ_empty(xmit)) {
1298                 s->cookie_tx = 0;
1299                 schedule_work(&s->work_tx);
1300         } else {
1301                 s->cookie_tx = -EINVAL;
1302                 if (port->type == PORT_SCIFA || port->type == PORT_SCIFB) {
1303                         u16 ctrl = serial_port_in(port, SCSCR);
1304                         serial_port_out(port, SCSCR, ctrl & ~SCSCR_TIE);
1305                 }
1306         }
1307
1308         spin_unlock_irqrestore(&port->lock, flags);
1309 }
1310
1311 /* Locking: called with port lock held */
1312 static int sci_dma_rx_push(struct sci_port *s, size_t count)
1313 {
1314         struct uart_port *port = &s->port;
1315         struct tty_port *tport = &port->state->port;
1316         int i, active, room;
1317
1318         room = tty_buffer_request_room(tport, count);
1319
1320         if (s->active_rx == s->cookie_rx[0]) {
1321                 active = 0;
1322         } else if (s->active_rx == s->cookie_rx[1]) {
1323                 active = 1;
1324         } else {
1325                 dev_err(port->dev, "cookie %d not found!\n", s->active_rx);
1326                 return 0;
1327         }
1328
1329         if (room < count)
1330                 dev_warn(port->dev, "Rx overrun: dropping %zu bytes\n",
1331                          count - room);
1332         if (!room)
1333                 return room;
1334
1335         for (i = 0; i < room; i++)
1336                 tty_insert_flip_char(tport, ((u8 *)sg_virt(&s->sg_rx[active]))[i],
1337                                      TTY_NORMAL);
1338
1339         port->icount.rx += room;
1340
1341         return room;
1342 }
1343
1344 static void sci_dma_rx_complete(void *arg)
1345 {
1346         struct sci_port *s = arg;
1347         struct uart_port *port = &s->port;
1348         unsigned long flags;
1349         int count;
1350
1351         dev_dbg(port->dev, "%s(%d) active #%d\n",
1352                 __func__, port->line, s->active_rx);
1353
1354         spin_lock_irqsave(&port->lock, flags);
1355
1356         count = sci_dma_rx_push(s, s->buf_len_rx);
1357
1358         mod_timer(&s->rx_timer, jiffies + s->rx_timeout);
1359
1360         spin_unlock_irqrestore(&port->lock, flags);
1361
1362         if (count)
1363                 tty_flip_buffer_push(&port->state->port);
1364
1365         schedule_work(&s->work_rx);
1366 }
1367
1368 static void sci_rx_dma_release(struct sci_port *s, bool enable_pio)
1369 {
1370         struct dma_chan *chan = s->chan_rx;
1371         struct uart_port *port = &s->port;
1372
1373         s->chan_rx = NULL;
1374         s->cookie_rx[0] = s->cookie_rx[1] = -EINVAL;
1375         dma_release_channel(chan);
1376         if (sg_dma_address(&s->sg_rx[0]))
1377                 dma_free_coherent(port->dev, s->buf_len_rx * 2,
1378                                   sg_virt(&s->sg_rx[0]), sg_dma_address(&s->sg_rx[0]));
1379         if (enable_pio)
1380                 sci_start_rx(port);
1381 }
1382
1383 static void sci_tx_dma_release(struct sci_port *s, bool enable_pio)
1384 {
1385         struct dma_chan *chan = s->chan_tx;
1386         struct uart_port *port = &s->port;
1387
1388         s->chan_tx = NULL;
1389         s->cookie_tx = -EINVAL;
1390         dma_release_channel(chan);
1391         if (enable_pio)
1392                 sci_start_tx(port);
1393 }
1394
1395 static void sci_submit_rx(struct sci_port *s)
1396 {
1397         struct dma_chan *chan = s->chan_rx;
1398         int i;
1399
1400         for (i = 0; i < 2; i++) {
1401                 struct scatterlist *sg = &s->sg_rx[i];
1402                 struct dma_async_tx_descriptor *desc;
1403
1404                 desc = dmaengine_prep_slave_sg(chan,
1405                         sg, 1, DMA_DEV_TO_MEM, DMA_PREP_INTERRUPT);
1406
1407                 if (desc) {
1408                         s->desc_rx[i] = desc;
1409                         desc->callback = sci_dma_rx_complete;
1410                         desc->callback_param = s;
1411                         s->cookie_rx[i] = desc->tx_submit(desc);
1412                 }
1413
1414                 if (!desc || s->cookie_rx[i] < 0) {
1415                         if (i) {
1416                                 async_tx_ack(s->desc_rx[0]);
1417                                 s->cookie_rx[0] = -EINVAL;
1418                         }
1419                         if (desc) {
1420                                 async_tx_ack(desc);
1421                                 s->cookie_rx[i] = -EINVAL;
1422                         }
1423                         dev_warn(s->port.dev,
1424                                  "failed to re-start DMA, using PIO\n");
1425                         sci_rx_dma_release(s, true);
1426                         return;
1427                 }
1428                 dev_dbg(s->port.dev, "%s(): cookie %d to #%d\n",
1429                         __func__, s->cookie_rx[i], i);
1430         }
1431
1432         s->active_rx = s->cookie_rx[0];
1433
1434         dma_async_issue_pending(chan);
1435 }
1436
1437 static void work_fn_rx(struct work_struct *work)
1438 {
1439         struct sci_port *s = container_of(work, struct sci_port, work_rx);
1440         struct uart_port *port = &s->port;
1441         struct dma_async_tx_descriptor *desc;
1442         int new;
1443
1444         if (s->active_rx == s->cookie_rx[0]) {
1445                 new = 0;
1446         } else if (s->active_rx == s->cookie_rx[1]) {
1447                 new = 1;
1448         } else {
1449                 dev_err(port->dev, "cookie %d not found!\n", s->active_rx);
1450                 return;
1451         }
1452         desc = s->desc_rx[new];
1453
1454         if (dma_async_is_tx_complete(s->chan_rx, s->active_rx, NULL, NULL) !=
1455             DMA_COMPLETE) {
1456                 /* Handle incomplete DMA receive */
1457                 struct dma_chan *chan = s->chan_rx;
1458                 struct shdma_desc *sh_desc = container_of(desc,
1459                                         struct shdma_desc, async_tx);
1460                 unsigned long flags;
1461                 int count;
1462
1463                 dmaengine_terminate_all(chan);
1464                 dev_dbg(port->dev, "Read %zu bytes with cookie %d\n",
1465                         sh_desc->partial, sh_desc->cookie);
1466
1467                 spin_lock_irqsave(&port->lock, flags);
1468                 count = sci_dma_rx_push(s, sh_desc->partial);
1469                 spin_unlock_irqrestore(&port->lock, flags);
1470
1471                 if (count)
1472                         tty_flip_buffer_push(&port->state->port);
1473
1474                 sci_submit_rx(s);
1475
1476                 return;
1477         }
1478
1479         s->cookie_rx[new] = desc->tx_submit(desc);
1480         if (s->cookie_rx[new] < 0) {
1481                 dev_warn(port->dev, "Failed submitting Rx DMA descriptor\n");
1482                 sci_rx_dma_release(s, true);
1483                 return;
1484         }
1485
1486         s->active_rx = s->cookie_rx[!new];
1487
1488         dev_dbg(port->dev, "%s: cookie %d #%d, new active #%d\n",
1489                 __func__, s->cookie_rx[new], new, s->active_rx);
1490 }
1491
1492 static void work_fn_tx(struct work_struct *work)
1493 {
1494         struct sci_port *s = container_of(work, struct sci_port, work_tx);
1495         struct dma_async_tx_descriptor *desc;
1496         struct dma_chan *chan = s->chan_tx;
1497         struct uart_port *port = &s->port;
1498         struct circ_buf *xmit = &port->state->xmit;
1499         struct scatterlist *sg = &s->sg_tx;
1500
1501         /*
1502          * DMA is idle now.
1503          * Port xmit buffer is already mapped, and it is one page... Just adjust
1504          * offsets and lengths. Since it is a circular buffer, we have to
1505          * transmit till the end, and then the rest. Take the port lock to get a
1506          * consistent xmit buffer state.
1507          */
1508         spin_lock_irq(&port->lock);
1509         sg->offset = xmit->tail & (UART_XMIT_SIZE - 1);
1510         sg_dma_address(sg) = (sg_dma_address(sg) & ~(UART_XMIT_SIZE - 1)) +
1511                 sg->offset;
1512         sg_dma_len(sg) = min((int)CIRC_CNT(xmit->head, xmit->tail, UART_XMIT_SIZE),
1513                 CIRC_CNT_TO_END(xmit->head, xmit->tail, UART_XMIT_SIZE));
1514         spin_unlock_irq(&port->lock);
1515
1516         BUG_ON(!sg_dma_len(sg));
1517
1518         desc = dmaengine_prep_slave_sg(chan,
1519                         sg, s->sg_len_tx, DMA_MEM_TO_DEV,
1520                         DMA_PREP_INTERRUPT | DMA_CTRL_ACK);
1521         if (!desc) {
1522                 /* switch to PIO */
1523                 sci_tx_dma_release(s, true);
1524                 return;
1525         }
1526
1527         dma_sync_sg_for_device(port->dev, sg, 1, DMA_TO_DEVICE);
1528
1529         spin_lock_irq(&port->lock);
1530         s->desc_tx = desc;
1531         desc->callback = sci_dma_tx_complete;
1532         desc->callback_param = s;
1533         spin_unlock_irq(&port->lock);
1534         s->cookie_tx = desc->tx_submit(desc);
1535         if (s->cookie_tx < 0) {
1536                 dev_warn(port->dev, "Failed submitting Tx DMA descriptor\n");
1537                 /* switch to PIO */
1538                 sci_tx_dma_release(s, true);
1539                 return;
1540         }
1541
1542         dev_dbg(port->dev, "%s: %p: %d...%d, cookie %d\n",
1543                 __func__, xmit->buf, xmit->tail, xmit->head, s->cookie_tx);
1544
1545         dma_async_issue_pending(chan);
1546 }
1547 #endif
1548
1549 static void sci_start_tx(struct uart_port *port)
1550 {
1551         struct sci_port *s = to_sci_port(port);
1552         unsigned short ctrl;
1553
1554 #ifdef CONFIG_SERIAL_SH_SCI_DMA
1555         if (port->type == PORT_SCIFA || port->type == PORT_SCIFB) {
1556                 u16 new, scr = serial_port_in(port, SCSCR);
1557                 if (s->chan_tx)
1558                         new = scr | SCSCR_TDRQE;
1559                 else
1560                         new = scr & ~SCSCR_TDRQE;
1561                 if (new != scr)
1562                         serial_port_out(port, SCSCR, new);
1563         }
1564
1565         if (s->chan_tx && !uart_circ_empty(&s->port.state->xmit) &&
1566             s->cookie_tx < 0) {
1567                 s->cookie_tx = 0;
1568                 schedule_work(&s->work_tx);
1569         }
1570 #endif
1571
1572         if (!s->chan_tx || port->type == PORT_SCIFA || port->type == PORT_SCIFB) {
1573                 /* Set TIE (Transmit Interrupt Enable) bit in SCSCR */
1574                 ctrl = serial_port_in(port, SCSCR);
1575                 serial_port_out(port, SCSCR, ctrl | SCSCR_TIE);
1576         }
1577 }
1578
1579 static void sci_stop_tx(struct uart_port *port)
1580 {
1581         unsigned short ctrl;
1582
1583         /* Clear TIE (Transmit Interrupt Enable) bit in SCSCR */
1584         ctrl = serial_port_in(port, SCSCR);
1585
1586         if (port->type == PORT_SCIFA || port->type == PORT_SCIFB)
1587                 ctrl &= ~SCSCR_TDRQE;
1588
1589         ctrl &= ~SCSCR_TIE;
1590
1591         serial_port_out(port, SCSCR, ctrl);
1592 }
1593
1594 static void sci_start_rx(struct uart_port *port)
1595 {
1596         unsigned short ctrl;
1597
1598         ctrl = serial_port_in(port, SCSCR) | port_rx_irq_mask(port);
1599
1600         if (port->type == PORT_SCIFA || port->type == PORT_SCIFB)
1601                 ctrl &= ~SCSCR_RDRQE;
1602
1603         serial_port_out(port, SCSCR, ctrl);
1604 }
1605
1606 static void sci_stop_rx(struct uart_port *port)
1607 {
1608         unsigned short ctrl;
1609
1610         ctrl = serial_port_in(port, SCSCR);
1611
1612         if (port->type == PORT_SCIFA || port->type == PORT_SCIFB)
1613                 ctrl &= ~SCSCR_RDRQE;
1614
1615         ctrl &= ~port_rx_irq_mask(port);
1616
1617         serial_port_out(port, SCSCR, ctrl);
1618 }
1619
1620 static void sci_break_ctl(struct uart_port *port, int break_state)
1621 {
1622         struct sci_port *s = to_sci_port(port);
1623         struct plat_sci_reg *reg = sci_regmap[s->cfg->regtype] + SCSPTR;
1624         unsigned short scscr, scsptr;
1625
1626         /* check wheter the port has SCSPTR */
1627         if (!reg->size) {
1628                 /*
1629                  * Not supported by hardware. Most parts couple break and rx
1630                  * interrupts together, with break detection always enabled.
1631                  */
1632                 return;
1633         }
1634
1635         scsptr = serial_port_in(port, SCSPTR);
1636         scscr = serial_port_in(port, SCSCR);
1637
1638         if (break_state == -1) {
1639                 scsptr = (scsptr | SCSPTR_SPB2IO) & ~SCSPTR_SPB2DT;
1640                 scscr &= ~SCSCR_TE;
1641         } else {
1642                 scsptr = (scsptr | SCSPTR_SPB2DT) & ~SCSPTR_SPB2IO;
1643                 scscr |= SCSCR_TE;
1644         }
1645
1646         serial_port_out(port, SCSPTR, scsptr);
1647         serial_port_out(port, SCSCR, scscr);
1648 }
1649
1650 #ifdef CONFIG_SERIAL_SH_SCI_DMA
1651 static bool filter(struct dma_chan *chan, void *slave)
1652 {
1653         struct sh_dmae_slave *param = slave;
1654
1655         dev_dbg(chan->device->dev, "%s: slave ID %d\n",
1656                 __func__, param->shdma_slave.slave_id);
1657
1658         chan->private = &param->shdma_slave;
1659         return true;
1660 }
1661
1662 static void rx_timer_fn(unsigned long arg)
1663 {
1664         struct sci_port *s = (struct sci_port *)arg;
1665         struct uart_port *port = &s->port;
1666         u16 scr = serial_port_in(port, SCSCR);
1667
1668         if (port->type == PORT_SCIFA || port->type == PORT_SCIFB) {
1669                 scr &= ~SCSCR_RDRQE;
1670                 enable_irq(s->irqs[SCIx_RXI_IRQ]);
1671         }
1672         serial_port_out(port, SCSCR, scr | SCSCR_RIE);
1673         dev_dbg(port->dev, "DMA Rx timed out\n");
1674         schedule_work(&s->work_rx);
1675 }
1676
1677 static void sci_request_dma(struct uart_port *port)
1678 {
1679         struct sci_port *s = to_sci_port(port);
1680         struct sh_dmae_slave *param;
1681         struct dma_chan *chan;
1682         dma_cap_mask_t mask;
1683         int nent;
1684
1685         dev_dbg(port->dev, "%s: port %d\n", __func__, port->line);
1686
1687         if (s->cfg->dma_slave_tx <= 0 || s->cfg->dma_slave_rx <= 0)
1688                 return;
1689
1690         dma_cap_zero(mask);
1691         dma_cap_set(DMA_SLAVE, mask);
1692
1693         param = &s->param_tx;
1694
1695         /* Slave ID, e.g., SHDMA_SLAVE_SCIF0_TX */
1696         param->shdma_slave.slave_id = s->cfg->dma_slave_tx;
1697
1698         s->cookie_tx = -EINVAL;
1699         chan = dma_request_channel(mask, filter, param);
1700         dev_dbg(port->dev, "%s: TX: got channel %p\n", __func__, chan);
1701         if (chan) {
1702                 s->chan_tx = chan;
1703                 sg_init_table(&s->sg_tx, 1);
1704                 /* UART circular tx buffer is an aligned page. */
1705                 BUG_ON((uintptr_t)port->state->xmit.buf & ~PAGE_MASK);
1706                 sg_set_page(&s->sg_tx, virt_to_page(port->state->xmit.buf),
1707                             UART_XMIT_SIZE,
1708                             (uintptr_t)port->state->xmit.buf & ~PAGE_MASK);
1709                 nent = dma_map_sg(port->dev, &s->sg_tx, 1, DMA_TO_DEVICE);
1710                 if (!nent)
1711                         sci_tx_dma_release(s, false);
1712                 else
1713                         dev_dbg(port->dev, "%s: mapped %d@%p to %pad\n",
1714                                 __func__,
1715                                 sg_dma_len(&s->sg_tx), port->state->xmit.buf,
1716                                 &sg_dma_address(&s->sg_tx));
1717
1718                 s->sg_len_tx = nent;
1719
1720                 INIT_WORK(&s->work_tx, work_fn_tx);
1721         }
1722
1723         param = &s->param_rx;
1724
1725         /* Slave ID, e.g., SHDMA_SLAVE_SCIF0_RX */
1726         param->shdma_slave.slave_id = s->cfg->dma_slave_rx;
1727
1728         chan = dma_request_channel(mask, filter, param);
1729         dev_dbg(port->dev, "%s: RX: got channel %p\n", __func__, chan);
1730         if (chan) {
1731                 dma_addr_t dma[2];
1732                 void *buf[2];
1733                 int i;
1734
1735                 s->chan_rx = chan;
1736
1737                 s->buf_len_rx = 2 * max(16, (int)port->fifosize);
1738                 buf[0] = dma_alloc_coherent(port->dev, s->buf_len_rx * 2,
1739                                             &dma[0], GFP_KERNEL);
1740
1741                 if (!buf[0]) {
1742                         dev_warn(port->dev,
1743                                  "failed to allocate dma buffer, using PIO\n");
1744                         sci_rx_dma_release(s, true);
1745                         return;
1746                 }
1747
1748                 buf[1] = buf[0] + s->buf_len_rx;
1749                 dma[1] = dma[0] + s->buf_len_rx;
1750
1751                 for (i = 0; i < 2; i++) {
1752                         struct scatterlist *sg = &s->sg_rx[i];
1753
1754                         sg_init_table(sg, 1);
1755                         sg_set_page(sg, virt_to_page(buf[i]), s->buf_len_rx,
1756                                     (uintptr_t)buf[i] & ~PAGE_MASK);
1757                         sg_dma_address(sg) = dma[i];
1758                 }
1759
1760                 INIT_WORK(&s->work_rx, work_fn_rx);
1761                 setup_timer(&s->rx_timer, rx_timer_fn, (unsigned long)s);
1762
1763                 sci_submit_rx(s);
1764         }
1765 }
1766
1767 static void sci_free_dma(struct uart_port *port)
1768 {
1769         struct sci_port *s = to_sci_port(port);
1770
1771         if (s->chan_tx)
1772                 sci_tx_dma_release(s, false);
1773         if (s->chan_rx)
1774                 sci_rx_dma_release(s, false);
1775 }
1776 #else
1777 static inline void sci_request_dma(struct uart_port *port)
1778 {
1779 }
1780
1781 static inline void sci_free_dma(struct uart_port *port)
1782 {
1783 }
1784 #endif
1785
1786 static int sci_startup(struct uart_port *port)
1787 {
1788         struct sci_port *s = to_sci_port(port);
1789         unsigned long flags;
1790         int ret;
1791
1792         dev_dbg(port->dev, "%s(%d)\n", __func__, port->line);
1793
1794         ret = sci_request_irq(s);
1795         if (unlikely(ret < 0))
1796                 return ret;
1797
1798         sci_request_dma(port);
1799
1800         spin_lock_irqsave(&port->lock, flags);
1801         sci_start_tx(port);
1802         sci_start_rx(port);
1803         spin_unlock_irqrestore(&port->lock, flags);
1804
1805         return 0;
1806 }
1807
1808 static void sci_shutdown(struct uart_port *port)
1809 {
1810         struct sci_port *s = to_sci_port(port);
1811         unsigned long flags;
1812
1813         dev_dbg(port->dev, "%s(%d)\n", __func__, port->line);
1814
1815         spin_lock_irqsave(&port->lock, flags);
1816         sci_stop_rx(port);
1817         sci_stop_tx(port);
1818         spin_unlock_irqrestore(&port->lock, flags);
1819
1820         sci_free_dma(port);
1821         sci_free_irq(s);
1822 }
1823
1824 static unsigned int sci_scbrr_calc(struct sci_port *s, unsigned int bps,
1825                                    unsigned long freq)
1826 {
1827         if (s->sampling_rate)
1828                 return DIV_ROUND_CLOSEST(freq, s->sampling_rate * bps) - 1;
1829
1830         /* Warn, but use a safe default */
1831         WARN_ON(1);
1832
1833         return ((freq + 16 * bps) / (32 * bps) - 1);
1834 }
1835
1836 /* calculate frame length from SMR */
1837 static int sci_baud_calc_frame_len(unsigned int smr_val)
1838 {
1839         int len = 10;
1840
1841         if (smr_val & SCSMR_CHR)
1842                 len--;
1843         if (smr_val & SCSMR_PE)
1844                 len++;
1845         if (smr_val & SCSMR_STOP)
1846                 len++;
1847
1848         return len;
1849 }
1850
1851
1852 /* calculate sample rate, BRR, and clock select for HSCIF */
1853 static void sci_baud_calc_hscif(unsigned int bps, unsigned long freq,
1854                                 int *brr, unsigned int *srr,
1855                                 unsigned int *cks, int frame_len)
1856 {
1857         int sr, c, br, err, recv_margin;
1858         int min_err = 1000; /* 100% */
1859         int recv_max_margin = 0;
1860
1861         /* Find the combination of sample rate and clock select with the
1862            smallest deviation from the desired baud rate. */
1863         for (sr = 8; sr <= 32; sr++) {
1864                 for (c = 0; c <= 3; c++) {
1865                         /* integerized formulas from HSCIF documentation */
1866                         br = DIV_ROUND_CLOSEST(freq, (sr *
1867                                               (1 << (2 * c + 1)) * bps)) - 1;
1868                         br = clamp(br, 0, 255);
1869                         err = DIV_ROUND_CLOSEST(freq, ((br + 1) * bps * sr *
1870                                                (1 << (2 * c + 1)) / 1000)) -
1871                                                1000;
1872                         /* Calc recv margin
1873                          * M: Receive margin (%)
1874                          * N: Ratio of bit rate to clock (N = sampling rate)
1875                          * D: Clock duty (D = 0 to 1.0)
1876                          * L: Frame length (L = 9 to 12)
1877                          * F: Absolute value of clock frequency deviation
1878                          *
1879                          *  M = |(0.5 - 1 / 2 * N) - ((L - 0.5) * F) -
1880                          *      (|D - 0.5| / N * (1 + F))|
1881                          *  NOTE: Usually, treat D for 0.5, F is 0 by this
1882                          *        calculation.
1883                          */
1884                         recv_margin = abs((500 -
1885                                         DIV_ROUND_CLOSEST(1000, sr << 1)) / 10);
1886                         if (abs(min_err) > abs(err)) {
1887                                 min_err = err;
1888                                 recv_max_margin = recv_margin;
1889                         } else if ((min_err == err) &&
1890                                    (recv_margin > recv_max_margin))
1891                                 recv_max_margin = recv_margin;
1892                         else
1893                                 continue;
1894
1895                         *brr = br;
1896                         *srr = sr - 1;
1897                         *cks = c;
1898                 }
1899         }
1900
1901         if (min_err == 1000) {
1902                 WARN_ON(1);
1903                 /* use defaults */
1904                 *brr = 255;
1905                 *srr = 15;
1906                 *cks = 0;
1907         }
1908 }
1909
1910 static void sci_reset(struct uart_port *port)
1911 {
1912         struct plat_sci_reg *reg;
1913         unsigned int status;
1914
1915         do {
1916                 status = serial_port_in(port, SCxSR);
1917         } while (!(status & SCxSR_TEND(port)));
1918
1919         serial_port_out(port, SCSCR, 0x00);     /* TE=0, RE=0, CKE1=0 */
1920
1921         reg = sci_getreg(port, SCFCR);
1922         if (reg->size)
1923                 serial_port_out(port, SCFCR, SCFCR_RFRST | SCFCR_TFRST);
1924 }
1925
1926 static void sci_set_termios(struct uart_port *port, struct ktermios *termios,
1927                             struct ktermios *old)
1928 {
1929         struct sci_port *s = to_sci_port(port);
1930         struct plat_sci_reg *reg;
1931         unsigned int baud, smr_val = 0, max_baud, cks = 0;
1932         int t = -1;
1933         unsigned int srr = 15;
1934
1935         if ((termios->c_cflag & CSIZE) == CS7)
1936                 smr_val |= SCSMR_CHR;
1937         if (termios->c_cflag & PARENB)
1938                 smr_val |= SCSMR_PE;
1939         if (termios->c_cflag & PARODD)
1940                 smr_val |= SCSMR_PE | SCSMR_ODD;
1941         if (termios->c_cflag & CSTOPB)
1942                 smr_val |= SCSMR_STOP;
1943
1944         /*
1945          * earlyprintk comes here early on with port->uartclk set to zero.
1946          * the clock framework is not up and running at this point so here
1947          * we assume that 115200 is the maximum baud rate. please note that
1948          * the baud rate is not programmed during earlyprintk - it is assumed
1949          * that the previous boot loader has enabled required clocks and
1950          * setup the baud rate generator hardware for us already.
1951          */
1952         max_baud = port->uartclk ? port->uartclk / 16 : 115200;
1953
1954         baud = uart_get_baud_rate(port, termios, old, 0, max_baud);
1955         if (likely(baud && port->uartclk)) {
1956                 if (s->cfg->type == PORT_HSCIF) {
1957                         int frame_len = sci_baud_calc_frame_len(smr_val);
1958                         sci_baud_calc_hscif(baud, port->uartclk, &t, &srr,
1959                                             &cks, frame_len);
1960                 } else {
1961                         t = sci_scbrr_calc(s, baud, port->uartclk);
1962                         for (cks = 0; t >= 256 && cks <= 3; cks++)
1963                                 t >>= 2;
1964                 }
1965         }
1966
1967         sci_port_enable(s);
1968
1969         sci_reset(port);
1970
1971         smr_val |= serial_port_in(port, SCSMR) & 3;
1972
1973         uart_update_timeout(port, termios->c_cflag, baud);
1974
1975         dev_dbg(port->dev, "%s: SMR %x, cks %x, t %x, SCSCR %x\n",
1976                 __func__, smr_val, cks, t, s->cfg->scscr);
1977
1978         if (t >= 0) {
1979                 serial_port_out(port, SCSMR, (smr_val & ~SCSMR_CKS) | cks);
1980                 serial_port_out(port, SCBRR, t);
1981                 reg = sci_getreg(port, HSSRR);
1982                 if (reg->size)
1983                         serial_port_out(port, HSSRR, srr | HSCIF_SRE);
1984                 udelay((1000000+(baud-1)) / baud); /* Wait one bit interval */
1985         } else
1986                 serial_port_out(port, SCSMR, smr_val);
1987
1988         sci_init_pins(port, termios->c_cflag);
1989
1990         reg = sci_getreg(port, SCFCR);
1991         if (reg->size) {
1992                 unsigned short ctrl = serial_port_in(port, SCFCR);
1993
1994                 if (s->cfg->capabilities & SCIx_HAVE_RTSCTS) {
1995                         if (termios->c_cflag & CRTSCTS)
1996                                 ctrl |= SCFCR_MCE;
1997                         else
1998                                 ctrl &= ~SCFCR_MCE;
1999                 }
2000
2001                 /*
2002                  * As we've done a sci_reset() above, ensure we don't
2003                  * interfere with the FIFOs while toggling MCE. As the
2004                  * reset values could still be set, simply mask them out.
2005                  */
2006                 ctrl &= ~(SCFCR_RFRST | SCFCR_TFRST);
2007
2008                 serial_port_out(port, SCFCR, ctrl);
2009         }
2010
2011         serial_port_out(port, SCSCR, s->cfg->scscr);
2012
2013 #ifdef CONFIG_SERIAL_SH_SCI_DMA
2014         /*
2015          * Calculate delay for 2 DMA buffers (4 FIFO).
2016          * See drivers/serial/serial_core.c::uart_update_timeout(). With 10
2017          * bits (CS8), 250Hz, 115200 baud and 64 bytes FIFO, the above function
2018          * calculates 1 jiffie for the data plus 5 jiffies for the "slop(e)."
2019          * Then below we calculate 5 jiffies (20ms) for 2 DMA buffers (4 FIFO
2020          * sizes), but when performing a faster transfer, value obtained by
2021          * this formula is may not enough. Therefore, if value is smaller than
2022          * 20msec, this sets 20msec as timeout of DMA.
2023          */
2024         if (s->chan_rx) {
2025                 unsigned int bits;
2026
2027                 /* byte size and parity */
2028                 switch (termios->c_cflag & CSIZE) {
2029                 case CS5:
2030                         bits = 7;
2031                         break;
2032                 case CS6:
2033                         bits = 8;
2034                         break;
2035                 case CS7:
2036                         bits = 9;
2037                         break;
2038                 default:
2039                         bits = 10;
2040                         break;
2041                 }
2042
2043                 if (termios->c_cflag & CSTOPB)
2044                         bits++;
2045                 if (termios->c_cflag & PARENB)
2046                         bits++;
2047                 s->rx_timeout = DIV_ROUND_UP((s->buf_len_rx * 2 * bits * HZ) /
2048                                              (baud / 10), 10);
2049                 dev_dbg(port->dev, "DMA Rx t-out %ums, tty t-out %u jiffies\n",
2050                         s->rx_timeout * 1000 / HZ, port->timeout);
2051                 if (s->rx_timeout < msecs_to_jiffies(20))
2052                         s->rx_timeout = msecs_to_jiffies(20);
2053         }
2054 #endif
2055
2056         if ((termios->c_cflag & CREAD) != 0)
2057                 sci_start_rx(port);
2058
2059         sci_port_disable(s);
2060 }
2061
2062 static void sci_pm(struct uart_port *port, unsigned int state,
2063                    unsigned int oldstate)
2064 {
2065         struct sci_port *sci_port = to_sci_port(port);
2066
2067         switch (state) {
2068         case UART_PM_STATE_OFF:
2069                 sci_port_disable(sci_port);
2070                 break;
2071         default:
2072                 sci_port_enable(sci_port);
2073                 break;
2074         }
2075 }
2076
2077 static const char *sci_type(struct uart_port *port)
2078 {
2079         switch (port->type) {
2080         case PORT_IRDA:
2081                 return "irda";
2082         case PORT_SCI:
2083                 return "sci";
2084         case PORT_SCIF:
2085                 return "scif";
2086         case PORT_SCIFA:
2087                 return "scifa";
2088         case PORT_SCIFB:
2089                 return "scifb";
2090         case PORT_HSCIF:
2091                 return "hscif";
2092         }
2093
2094         return NULL;
2095 }
2096
2097 static int sci_remap_port(struct uart_port *port)
2098 {
2099         struct sci_port *sport = to_sci_port(port);
2100
2101         /*
2102          * Nothing to do if there's already an established membase.
2103          */
2104         if (port->membase)
2105                 return 0;
2106
2107         if (port->flags & UPF_IOREMAP) {
2108                 port->membase = ioremap_nocache(port->mapbase, sport->reg_size);
2109                 if (unlikely(!port->membase)) {
2110                         dev_err(port->dev, "can't remap port#%d\n", port->line);
2111                         return -ENXIO;
2112                 }
2113         } else {
2114                 /*
2115                  * For the simple (and majority of) cases where we don't
2116                  * need to do any remapping, just cast the cookie
2117                  * directly.
2118                  */
2119                 port->membase = (void __iomem *)(uintptr_t)port->mapbase;
2120         }
2121
2122         return 0;
2123 }
2124
2125 static void sci_release_port(struct uart_port *port)
2126 {
2127         struct sci_port *sport = to_sci_port(port);
2128
2129         if (port->flags & UPF_IOREMAP) {
2130                 iounmap(port->membase);
2131                 port->membase = NULL;
2132         }
2133
2134         release_mem_region(port->mapbase, sport->reg_size);
2135 }
2136
2137 static int sci_request_port(struct uart_port *port)
2138 {
2139         struct resource *res;
2140         struct sci_port *sport = to_sci_port(port);
2141         int ret;
2142
2143         res = request_mem_region(port->mapbase, sport->reg_size,
2144                                  dev_name(port->dev));
2145         if (unlikely(res == NULL)) {
2146                 dev_err(port->dev, "request_mem_region failed.");
2147                 return -EBUSY;
2148         }
2149
2150         ret = sci_remap_port(port);
2151         if (unlikely(ret != 0)) {
2152                 release_resource(res);
2153                 return ret;
2154         }
2155
2156         return 0;
2157 }
2158
2159 static void sci_config_port(struct uart_port *port, int flags)
2160 {
2161         if (flags & UART_CONFIG_TYPE) {
2162                 struct sci_port *sport = to_sci_port(port);
2163
2164                 port->type = sport->cfg->type;
2165                 sci_request_port(port);
2166         }
2167 }
2168
2169 static int sci_verify_port(struct uart_port *port, struct serial_struct *ser)
2170 {
2171         if (ser->baud_base < 2400)
2172                 /* No paper tape reader for Mitch.. */
2173                 return -EINVAL;
2174
2175         return 0;
2176 }
2177
2178 static struct uart_ops sci_uart_ops = {
2179         .tx_empty       = sci_tx_empty,
2180         .set_mctrl      = sci_set_mctrl,
2181         .get_mctrl      = sci_get_mctrl,
2182         .start_tx       = sci_start_tx,
2183         .stop_tx        = sci_stop_tx,
2184         .stop_rx        = sci_stop_rx,
2185         .break_ctl      = sci_break_ctl,
2186         .startup        = sci_startup,
2187         .shutdown       = sci_shutdown,
2188         .set_termios    = sci_set_termios,
2189         .pm             = sci_pm,
2190         .type           = sci_type,
2191         .release_port   = sci_release_port,
2192         .request_port   = sci_request_port,
2193         .config_port    = sci_config_port,
2194         .verify_port    = sci_verify_port,
2195 #ifdef CONFIG_CONSOLE_POLL
2196         .poll_get_char  = sci_poll_get_char,
2197         .poll_put_char  = sci_poll_put_char,
2198 #endif
2199 };
2200
2201 static int sci_init_single(struct platform_device *dev,
2202                            struct sci_port *sci_port, unsigned int index,
2203                            struct plat_sci_port *p, bool early)
2204 {
2205         struct uart_port *port = &sci_port->port;
2206         const struct resource *res;
2207         unsigned int sampling_rate;
2208         unsigned int i;
2209         int ret;
2210
2211         sci_port->cfg   = p;
2212
2213         port->ops       = &sci_uart_ops;
2214         port->iotype    = UPIO_MEM;
2215         port->line      = index;
2216
2217         res = platform_get_resource(dev, IORESOURCE_MEM, 0);
2218         if (res == NULL)
2219                 return -ENOMEM;
2220
2221         port->mapbase = res->start;
2222         sci_port->reg_size = resource_size(res);
2223
2224         for (i = 0; i < ARRAY_SIZE(sci_port->irqs); ++i)
2225                 sci_port->irqs[i] = platform_get_irq(dev, i);
2226
2227         /* The SCI generates several interrupts. They can be muxed together or
2228          * connected to different interrupt lines. In the muxed case only one
2229          * interrupt resource is specified. In the non-muxed case three or four
2230          * interrupt resources are specified, as the BRI interrupt is optional.
2231          */
2232         if (sci_port->irqs[0] < 0)
2233                 return -ENXIO;
2234
2235         if (sci_port->irqs[1] < 0) {
2236                 sci_port->irqs[1] = sci_port->irqs[0];
2237                 sci_port->irqs[2] = sci_port->irqs[0];
2238                 sci_port->irqs[3] = sci_port->irqs[0];
2239         }
2240
2241         if (p->regtype == SCIx_PROBE_REGTYPE) {
2242                 ret = sci_probe_regmap(p);
2243                 if (unlikely(ret))
2244                         return ret;
2245         }
2246
2247         switch (p->type) {
2248         case PORT_SCIFB:
2249                 port->fifosize = 256;
2250                 sci_port->overrun_reg = SCxSR;
2251                 sci_port->overrun_mask = SCIFA_ORER;
2252                 sampling_rate = 16;
2253                 break;
2254         case PORT_HSCIF:
2255                 port->fifosize = 128;
2256                 sampling_rate = 0;
2257                 sci_port->overrun_reg = SCLSR;
2258                 sci_port->overrun_mask = SCLSR_ORER;
2259                 break;
2260         case PORT_SCIFA:
2261                 port->fifosize = 64;
2262                 sci_port->overrun_reg = SCxSR;
2263                 sci_port->overrun_mask = SCIFA_ORER;
2264                 sampling_rate = 16;
2265                 break;
2266         case PORT_SCIF:
2267                 port->fifosize = 16;
2268                 if (p->regtype == SCIx_SH7705_SCIF_REGTYPE) {
2269                         sci_port->overrun_reg = SCxSR;
2270                         sci_port->overrun_mask = SCIFA_ORER;
2271                         sampling_rate = 16;
2272                 } else {
2273                         sci_port->overrun_reg = SCLSR;
2274                         sci_port->overrun_mask = SCLSR_ORER;
2275                         sampling_rate = 32;
2276                 }
2277                 break;
2278         default:
2279                 port->fifosize = 1;
2280                 sci_port->overrun_reg = SCxSR;
2281                 sci_port->overrun_mask = SCI_ORER;
2282                 sampling_rate = 32;
2283                 break;
2284         }
2285
2286         /* SCIFA on sh7723 and sh7724 need a custom sampling rate that doesn't
2287          * match the SoC datasheet, this should be investigated. Let platform
2288          * data override the sampling rate for now.
2289          */
2290         sci_port->sampling_rate = p->sampling_rate ? p->sampling_rate
2291                                 : sampling_rate;
2292
2293         if (!early) {
2294                 sci_port->iclk = clk_get(&dev->dev, "sci_ick");
2295                 if (IS_ERR(sci_port->iclk)) {
2296                         sci_port->iclk = clk_get(&dev->dev, "peripheral_clk");
2297                         if (IS_ERR(sci_port->iclk)) {
2298                                 dev_err(&dev->dev, "can't get iclk\n");
2299                                 return PTR_ERR(sci_port->iclk);
2300                         }
2301                 }
2302
2303                 /*
2304                  * The function clock is optional, ignore it if we can't
2305                  * find it.
2306                  */
2307                 sci_port->fclk = clk_get(&dev->dev, "sci_fck");
2308                 if (IS_ERR(sci_port->fclk))
2309                         sci_port->fclk = NULL;
2310
2311                 port->dev = &dev->dev;
2312
2313                 pm_runtime_enable(&dev->dev);
2314         }
2315
2316         sci_port->break_timer.data = (unsigned long)sci_port;
2317         sci_port->break_timer.function = sci_break_timer;
2318         init_timer(&sci_port->break_timer);
2319
2320         /*
2321          * Establish some sensible defaults for the error detection.
2322          */
2323         if (p->type == PORT_SCI) {
2324                 sci_port->error_mask = SCI_DEFAULT_ERROR_MASK;
2325                 sci_port->error_clear = SCI_ERROR_CLEAR;
2326         } else {
2327                 sci_port->error_mask = SCIF_DEFAULT_ERROR_MASK;
2328                 sci_port->error_clear = SCIF_ERROR_CLEAR;
2329         }
2330
2331         /*
2332          * Make the error mask inclusive of overrun detection, if
2333          * supported.
2334          */
2335         if (sci_port->overrun_reg == SCxSR) {
2336                 sci_port->error_mask |= sci_port->overrun_mask;
2337                 sci_port->error_clear &= ~sci_port->overrun_mask;
2338         }
2339
2340         port->type              = p->type;
2341         port->flags             = UPF_FIXED_PORT | p->flags;
2342         port->regshift          = p->regshift;
2343
2344         /*
2345          * The UART port needs an IRQ value, so we peg this to the RX IRQ
2346          * for the multi-IRQ ports, which is where we are primarily
2347          * concerned with the shutdown path synchronization.
2348          *
2349          * For the muxed case there's nothing more to do.
2350          */
2351         port->irq               = sci_port->irqs[SCIx_RXI_IRQ];
2352         port->irqflags          = 0;
2353
2354         port->serial_in         = sci_serial_in;
2355         port->serial_out        = sci_serial_out;
2356
2357         if (p->dma_slave_tx > 0 && p->dma_slave_rx > 0)
2358                 dev_dbg(port->dev, "DMA tx %d, rx %d\n",
2359                         p->dma_slave_tx, p->dma_slave_rx);
2360
2361         return 0;
2362 }
2363
2364 static void sci_cleanup_single(struct sci_port *port)
2365 {
2366         clk_put(port->iclk);
2367         clk_put(port->fclk);
2368
2369         pm_runtime_disable(port->port.dev);
2370 }
2371
2372 #ifdef CONFIG_SERIAL_SH_SCI_CONSOLE
2373 static void serial_console_putchar(struct uart_port *port, int ch)
2374 {
2375         sci_poll_put_char(port, ch);
2376 }
2377
2378 /*
2379  *      Print a string to the serial port trying not to disturb
2380  *      any possible real use of the port...
2381  */
2382 static void serial_console_write(struct console *co, const char *s,
2383                                  unsigned count)
2384 {
2385         struct sci_port *sci_port = &sci_ports[co->index];
2386         struct uart_port *port = &sci_port->port;
2387         unsigned short bits, ctrl;
2388         unsigned long flags;
2389         int locked = 1;
2390
2391         local_irq_save(flags);
2392         if (port->sysrq)
2393                 locked = 0;
2394         else if (oops_in_progress)
2395                 locked = spin_trylock(&port->lock);
2396         else
2397                 spin_lock(&port->lock);
2398
2399         /* first save the SCSCR then disable the interrupts */
2400         ctrl = serial_port_in(port, SCSCR);
2401         serial_port_out(port, SCSCR, sci_port->cfg->scscr);
2402
2403         uart_console_write(port, s, count, serial_console_putchar);
2404
2405         /* wait until fifo is empty and last bit has been transmitted */
2406         bits = SCxSR_TDxE(port) | SCxSR_TEND(port);
2407         while ((serial_port_in(port, SCxSR) & bits) != bits)
2408                 cpu_relax();
2409
2410         /* restore the SCSCR */
2411         serial_port_out(port, SCSCR, ctrl);
2412
2413         if (locked)
2414                 spin_unlock(&port->lock);
2415         local_irq_restore(flags);
2416 }
2417
2418 static int serial_console_setup(struct console *co, char *options)
2419 {
2420         struct sci_port *sci_port;
2421         struct uart_port *port;
2422         int baud = 115200;
2423         int bits = 8;
2424         int parity = 'n';
2425         int flow = 'n';
2426         int ret;
2427
2428         /*
2429          * Refuse to handle any bogus ports.
2430          */
2431         if (co->index < 0 || co->index >= SCI_NPORTS)
2432                 return -ENODEV;
2433
2434         sci_port = &sci_ports[co->index];
2435         port = &sci_port->port;
2436
2437         /*
2438          * Refuse to handle uninitialized ports.
2439          */
2440         if (!port->ops)
2441                 return -ENODEV;
2442
2443         ret = sci_remap_port(port);
2444         if (unlikely(ret != 0))
2445                 return ret;
2446
2447         if (options)
2448                 uart_parse_options(options, &baud, &parity, &bits, &flow);
2449
2450         return uart_set_options(port, co, baud, parity, bits, flow);
2451 }
2452
2453 static struct console serial_console = {
2454         .name           = "ttySC",
2455         .device         = uart_console_device,
2456         .write          = serial_console_write,
2457         .setup          = serial_console_setup,
2458         .flags          = CON_PRINTBUFFER,
2459         .index          = -1,
2460         .data           = &sci_uart_driver,
2461 };
2462
2463 static struct console early_serial_console = {
2464         .name           = "early_ttySC",
2465         .write          = serial_console_write,
2466         .flags          = CON_PRINTBUFFER,
2467         .index          = -1,
2468 };
2469
2470 static char early_serial_buf[32];
2471
2472 static int sci_probe_earlyprintk(struct platform_device *pdev)
2473 {
2474         struct plat_sci_port *cfg = dev_get_platdata(&pdev->dev);
2475
2476         if (early_serial_console.data)
2477                 return -EEXIST;
2478
2479         early_serial_console.index = pdev->id;
2480
2481         sci_init_single(pdev, &sci_ports[pdev->id], pdev->id, cfg, true);
2482
2483         serial_console_setup(&early_serial_console, early_serial_buf);
2484
2485         if (!strstr(early_serial_buf, "keep"))
2486                 early_serial_console.flags |= CON_BOOT;
2487
2488         register_console(&early_serial_console);
2489         return 0;
2490 }
2491
2492 #define SCI_CONSOLE     (&serial_console)
2493
2494 #else
2495 static inline int sci_probe_earlyprintk(struct platform_device *pdev)
2496 {
2497         return -EINVAL;
2498 }
2499
2500 #define SCI_CONSOLE     NULL
2501
2502 #endif /* CONFIG_SERIAL_SH_SCI_CONSOLE */
2503
2504 static const char banner[] __initconst = "SuperH (H)SCI(F) driver initialized";
2505
2506 static struct uart_driver sci_uart_driver = {
2507         .owner          = THIS_MODULE,
2508         .driver_name    = "sci",
2509         .dev_name       = "ttySC",
2510         .major          = SCI_MAJOR,
2511         .minor          = SCI_MINOR_START,
2512         .nr             = SCI_NPORTS,
2513         .cons           = SCI_CONSOLE,
2514 };
2515
2516 static int sci_remove(struct platform_device *dev)
2517 {
2518         struct sci_port *port = platform_get_drvdata(dev);
2519
2520         cpufreq_unregister_notifier(&port->freq_transition,
2521                                     CPUFREQ_TRANSITION_NOTIFIER);
2522
2523         uart_remove_one_port(&sci_uart_driver, &port->port);
2524
2525         sci_cleanup_single(port);
2526
2527         return 0;
2528 }
2529
2530 struct sci_port_info {
2531         unsigned int type;
2532         unsigned int regtype;
2533 };
2534
2535 static const struct of_device_id of_sci_match[] = {
2536         {
2537                 .compatible = "renesas,scif",
2538                 .data = &(const struct sci_port_info) {
2539                         .type = PORT_SCIF,
2540                         .regtype = SCIx_SH4_SCIF_REGTYPE,
2541                 },
2542         }, {
2543                 .compatible = "renesas,scifa",
2544                 .data = &(const struct sci_port_info) {
2545                         .type = PORT_SCIFA,
2546                         .regtype = SCIx_SCIFA_REGTYPE,
2547                 },
2548         }, {
2549                 .compatible = "renesas,scifb",
2550                 .data = &(const struct sci_port_info) {
2551                         .type = PORT_SCIFB,
2552                         .regtype = SCIx_SCIFB_REGTYPE,
2553                 },
2554         }, {
2555                 .compatible = "renesas,hscif",
2556                 .data = &(const struct sci_port_info) {
2557                         .type = PORT_HSCIF,
2558                         .regtype = SCIx_HSCIF_REGTYPE,
2559                 },
2560         }, {
2561                 .compatible = "renesas,sci",
2562                 .data = &(const struct sci_port_info) {
2563                         .type = PORT_SCI,
2564                         .regtype = SCIx_SCI_REGTYPE,
2565                 },
2566         }, {
2567                 /* Terminator */
2568         },
2569 };
2570 MODULE_DEVICE_TABLE(of, of_sci_match);
2571
2572 static struct plat_sci_port *
2573 sci_parse_dt(struct platform_device *pdev, unsigned int *dev_id)
2574 {
2575         struct device_node *np = pdev->dev.of_node;
2576         const struct of_device_id *match;
2577         const struct sci_port_info *info;
2578         struct plat_sci_port *p;
2579         int id;
2580
2581         if (!IS_ENABLED(CONFIG_OF) || !np)
2582                 return NULL;
2583
2584         match = of_match_node(of_sci_match, pdev->dev.of_node);
2585         if (!match)
2586                 return NULL;
2587
2588         info = match->data;
2589
2590         p = devm_kzalloc(&pdev->dev, sizeof(struct plat_sci_port), GFP_KERNEL);
2591         if (!p) {
2592                 dev_err(&pdev->dev, "failed to allocate DT config data\n");
2593                 return NULL;
2594         }
2595
2596         /* Get the line number for the aliases node. */
2597         id = of_alias_get_id(np, "serial");
2598         if (id < 0) {
2599                 dev_err(&pdev->dev, "failed to get alias id (%d)\n", id);
2600                 return NULL;
2601         }
2602
2603         *dev_id = id;
2604
2605         p->flags = UPF_IOREMAP | UPF_BOOT_AUTOCONF;
2606         p->type = info->type;
2607         p->regtype = info->regtype;
2608         p->scscr = SCSCR_RE | SCSCR_TE;
2609
2610         return p;
2611 }
2612
2613 static int sci_probe_single(struct platform_device *dev,
2614                                       unsigned int index,
2615                                       struct plat_sci_port *p,
2616                                       struct sci_port *sciport)
2617 {
2618         int ret;
2619
2620         /* Sanity check */
2621         if (unlikely(index >= SCI_NPORTS)) {
2622                 dev_notice(&dev->dev, "Attempting to register port %d when only %d are available\n",
2623                            index+1, SCI_NPORTS);
2624                 dev_notice(&dev->dev, "Consider bumping CONFIG_SERIAL_SH_SCI_NR_UARTS!\n");
2625                 return -EINVAL;
2626         }
2627
2628         ret = sci_init_single(dev, sciport, index, p, false);
2629         if (ret)
2630                 return ret;
2631
2632         ret = uart_add_one_port(&sci_uart_driver, &sciport->port);
2633         if (ret) {
2634                 sci_cleanup_single(sciport);
2635                 return ret;
2636         }
2637
2638         return 0;
2639 }
2640
2641 static int sci_probe(struct platform_device *dev)
2642 {
2643         struct plat_sci_port *p;
2644         struct sci_port *sp;
2645         unsigned int dev_id;
2646         int ret;
2647
2648         /*
2649          * If we've come here via earlyprintk initialization, head off to
2650          * the special early probe. We don't have sufficient device state
2651          * to make it beyond this yet.
2652          */
2653         if (is_early_platform_device(dev))
2654                 return sci_probe_earlyprintk(dev);
2655
2656         if (dev->dev.of_node) {
2657                 p = sci_parse_dt(dev, &dev_id);
2658                 if (p == NULL)
2659                         return -EINVAL;
2660         } else {
2661                 p = dev->dev.platform_data;
2662                 if (p == NULL) {
2663                         dev_err(&dev->dev, "no platform data supplied\n");
2664                         return -EINVAL;
2665                 }
2666
2667                 dev_id = dev->id;
2668         }
2669
2670         sp = &sci_ports[dev_id];
2671         platform_set_drvdata(dev, sp);
2672
2673         ret = sci_probe_single(dev, dev_id, p, sp);
2674         if (ret)
2675                 return ret;
2676
2677         sp->freq_transition.notifier_call = sci_notifier;
2678
2679         ret = cpufreq_register_notifier(&sp->freq_transition,
2680                                         CPUFREQ_TRANSITION_NOTIFIER);
2681         if (unlikely(ret < 0)) {
2682                 uart_remove_one_port(&sci_uart_driver, &sp->port);
2683                 sci_cleanup_single(sp);
2684                 return ret;
2685         }
2686
2687 #ifdef CONFIG_SH_STANDARD_BIOS
2688         sh_bios_gdb_detach();
2689 #endif
2690
2691         return 0;
2692 }
2693
2694 static __maybe_unused int sci_suspend(struct device *dev)
2695 {
2696         struct sci_port *sport = dev_get_drvdata(dev);
2697
2698         if (sport)
2699                 uart_suspend_port(&sci_uart_driver, &sport->port);
2700
2701         return 0;
2702 }
2703
2704 static __maybe_unused int sci_resume(struct device *dev)
2705 {
2706         struct sci_port *sport = dev_get_drvdata(dev);
2707
2708         if (sport)
2709                 uart_resume_port(&sci_uart_driver, &sport->port);
2710
2711         return 0;
2712 }
2713
2714 static SIMPLE_DEV_PM_OPS(sci_dev_pm_ops, sci_suspend, sci_resume);
2715
2716 static struct platform_driver sci_driver = {
2717         .probe          = sci_probe,
2718         .remove         = sci_remove,
2719         .driver         = {
2720                 .name   = "sh-sci",
2721                 .pm     = &sci_dev_pm_ops,
2722                 .of_match_table = of_match_ptr(of_sci_match),
2723         },
2724 };
2725
2726 static int __init sci_init(void)
2727 {
2728         int ret;
2729
2730         pr_info("%s\n", banner);
2731
2732         ret = uart_register_driver(&sci_uart_driver);
2733         if (likely(ret == 0)) {
2734                 ret = platform_driver_register(&sci_driver);
2735                 if (unlikely(ret))
2736                         uart_unregister_driver(&sci_uart_driver);
2737         }
2738
2739         return ret;
2740 }
2741
2742 static void __exit sci_exit(void)
2743 {
2744         platform_driver_unregister(&sci_driver);
2745         uart_unregister_driver(&sci_uart_driver);
2746 }
2747
2748 #ifdef CONFIG_SERIAL_SH_SCI_CONSOLE
2749 early_platform_init_buffer("earlyprintk", &sci_driver,
2750                            early_serial_buf, ARRAY_SIZE(early_serial_buf));
2751 #endif
2752 module_init(sci_init);
2753 module_exit(sci_exit);
2754
2755 MODULE_LICENSE("GPL");
2756 MODULE_ALIAS("platform:sh-sci");
2757 MODULE_AUTHOR("Paul Mundt");
2758 MODULE_DESCRIPTION("SuperH (H)SCI(F) serial driver");