a81058555d97f58bcca6c40d3a6d64a0a1fcc77d
[firefly-linux-kernel-4.4.55.git] / drivers / scsi / cxlflash / common.h
1 /*
2  * CXL Flash Device Driver
3  *
4  * Written by: Manoj N. Kumar <manoj@linux.vnet.ibm.com>, IBM Corporation
5  *             Matthew R. Ochs <mrochs@linux.vnet.ibm.com>, IBM Corporation
6  *
7  * Copyright (C) 2015 IBM Corporation
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License
11  * as published by the Free Software Foundation; either version
12  * 2 of the License, or (at your option) any later version.
13  */
14
15 #ifndef _CXLFLASH_COMMON_H
16 #define _CXLFLASH_COMMON_H
17
18 #include <linux/list.h>
19 #include <linux/rwsem.h>
20 #include <linux/types.h>
21 #include <scsi/scsi.h>
22 #include <scsi/scsi_device.h>
23
24
25 #define MAX_CONTEXT  CXLFLASH_MAX_CONTEXT       /* num contexts per afu */
26
27 #define CXLFLASH_BLOCK_SIZE     4096    /* 4K blocks */
28 #define CXLFLASH_MAX_XFER_SIZE  16777216        /* 16MB transfer */
29 #define CXLFLASH_MAX_SECTORS    (CXLFLASH_MAX_XFER_SIZE/512)    /* SCSI wants
30                                                                    max_sectors
31                                                                    in units of
32                                                                    512 byte
33                                                                    sectors
34                                                                 */
35
36 #define NUM_RRQ_ENTRY    16     /* for master issued cmds */
37 #define MAX_RHT_PER_CONTEXT (PAGE_SIZE / sizeof(struct sisl_rht_entry))
38
39 /* AFU command retry limit */
40 #define MC_RETRY_CNT         5  /* sufficient for SCSI check and
41                                    certain AFU errors */
42
43 /* Command management definitions */
44 #define CXLFLASH_NUM_CMDS       (2 * CXLFLASH_MAX_CMDS) /* Must be a pow2 for
45                                                            alignment and more
46                                                            efficient array
47                                                            index derivation
48                                                          */
49
50 #define CXLFLASH_MAX_CMDS               16
51 #define CXLFLASH_MAX_CMDS_PER_LUN       CXLFLASH_MAX_CMDS
52
53
54 static inline void check_sizes(void)
55 {
56         BUILD_BUG_ON_NOT_POWER_OF_2(CXLFLASH_NUM_CMDS);
57 }
58
59 /* AFU defines a fixed size of 4K for command buffers (borrow 4K page define) */
60 #define CMD_BUFSIZE     SIZE_4K
61
62 /* flags in IOA status area for host use */
63 #define B_DONE       0x01
64 #define B_ERROR      0x02       /* set with B_DONE */
65 #define B_TIMEOUT    0x04       /* set with B_DONE & B_ERROR */
66
67 enum cxlflash_lr_state {
68         LINK_RESET_INVALID,
69         LINK_RESET_REQUIRED,
70         LINK_RESET_COMPLETE
71 };
72
73 enum cxlflash_init_state {
74         INIT_STATE_NONE,
75         INIT_STATE_PCI,
76         INIT_STATE_AFU,
77         INIT_STATE_SCSI
78 };
79
80 enum cxlflash_state {
81         STATE_NORMAL,   /* Normal running state, everything good */
82         STATE_RESET,    /* Reset state, trying to reset/recover */
83         STATE_FAILTERM  /* Failed/terminating state, error out users/threads */
84 };
85
86 /*
87  * Each context has its own set of resource handles that is visible
88  * only from that context.
89  */
90
91 struct cxlflash_cfg {
92         struct afu *afu;
93         struct cxl_context *mcctx;
94
95         struct pci_dev *dev;
96         struct pci_device_id *dev_id;
97         struct Scsi_Host *host;
98
99         ulong cxlflash_regs_pci;
100
101         struct work_struct work_q;
102         enum cxlflash_init_state init_state;
103         enum cxlflash_lr_state lr_state;
104         int lr_port;
105         atomic_t scan_host_needed;
106
107         struct cxl_afu *cxl_afu;
108
109         struct pci_pool *cxlflash_cmd_pool;
110         struct pci_dev *parent_dev;
111
112         atomic_t recovery_threads;
113         struct mutex ctx_recovery_mutex;
114         struct mutex ctx_tbl_list_mutex;
115         struct rw_semaphore ioctl_rwsem;
116         struct ctx_info *ctx_tbl[MAX_CONTEXT];
117         struct list_head ctx_err_recovery; /* contexts w/ recovery pending */
118         struct file_operations cxl_fops;
119
120         atomic_t num_user_contexts;
121
122         /* Parameters that are LUN table related */
123         int last_lun_index[CXLFLASH_NUM_FC_PORTS];
124         int promote_lun_index;
125         struct list_head lluns; /* list of llun_info structs */
126
127         wait_queue_head_t tmf_waitq;
128         spinlock_t tmf_slock;
129         bool tmf_active;
130         wait_queue_head_t reset_waitq;
131         enum cxlflash_state state;
132 };
133
134 struct afu_cmd {
135         struct sisl_ioarcb rcb; /* IOARCB (cache line aligned) */
136         struct sisl_ioasa sa;   /* IOASA must follow IOARCB */
137         spinlock_t slock;
138         struct completion cevent;
139         char *buf;              /* per command buffer */
140         struct afu *parent;
141         int slot;
142         atomic_t free;
143
144         u8 cmd_tmf:1;
145
146         /* As per the SISLITE spec the IOARCB EA has to be 16-byte aligned.
147          * However for performance reasons the IOARCB/IOASA should be
148          * cache line aligned.
149          */
150 } __aligned(cache_line_size());
151
152 struct afu {
153         /* Stuff requiring alignment go first. */
154
155         u64 rrq_entry[NUM_RRQ_ENTRY];   /* 128B RRQ */
156         /*
157          * Command & data for AFU commands.
158          */
159         struct afu_cmd cmd[CXLFLASH_NUM_CMDS];
160
161         /* Beware of alignment till here. Preferably introduce new
162          * fields after this point
163          */
164
165         /* AFU HW */
166         struct cxl_ioctl_start_work work;
167         struct cxlflash_afu_map __iomem *afu_map;       /* entire MMIO map */
168         struct sisl_host_map __iomem *host_map;         /* MC host map */
169         struct sisl_ctrl_map __iomem *ctrl_map;         /* MC control map */
170
171         ctx_hndl_t ctx_hndl;    /* master's context handle */
172         u64 *hrrq_start;
173         u64 *hrrq_end;
174         u64 *hrrq_curr;
175         bool toggle;
176         bool read_room;
177         atomic64_t room;
178         u64 hb;
179         u32 cmd_couts;          /* Number of command checkouts */
180         u32 internal_lun;       /* User-desired LUN mode for this AFU */
181
182         char version[16];
183         u64 interface_version;
184
185         struct cxlflash_cfg *parent; /* Pointer back to parent cxlflash_cfg */
186
187 };
188
189 static inline u64 lun_to_lunid(u64 lun)
190 {
191         __be64 lun_id;
192
193         int_to_scsilun(lun, (struct scsi_lun *)&lun_id);
194         return be64_to_cpu(lun_id);
195 }
196
197 int cxlflash_afu_sync(struct afu *, ctx_hndl_t, res_hndl_t, u8);
198 void cxlflash_list_init(void);
199 void cxlflash_term_global_luns(void);
200 void cxlflash_free_errpage(void);
201 int cxlflash_ioctl(struct scsi_device *, int, void __user *);
202 void cxlflash_stop_term_user_contexts(struct cxlflash_cfg *);
203 int cxlflash_mark_contexts_error(struct cxlflash_cfg *);
204 void cxlflash_term_local_luns(struct cxlflash_cfg *);
205 void cxlflash_restore_luntable(struct cxlflash_cfg *);
206
207 #endif /* ifndef _CXLFLASH_COMMON_H */