net: wireless: rockchip_wlan: add rtl8188eu support
[firefly-linux-kernel-4.4.55.git] / drivers / net / wireless / rockchip_wlan / rtl8188eu / include / rtl8703b_xmit.h
1 /******************************************************************************\r
2  *\r
3  * Copyright(c) 2007 - 2012 Realtek Corporation. All rights reserved.\r
4  *\r
5  * This program is free software; you can redistribute it and/or modify it\r
6  * under the terms of version 2 of the GNU General Public License as\r
7  * published by the Free Software Foundation.\r
8  *\r
9  * This program is distributed in the hope that it will be useful, but WITHOUT\r
10  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or\r
11  * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for\r
12  * more details.\r
13  *\r
14  * You should have received a copy of the GNU General Public License along with\r
15  * this program; if not, write to the Free Software Foundation, Inc.,\r
16  * 51 Franklin Street, Fifth Floor, Boston, MA 02110, USA\r
17  *\r
18  *\r
19  ******************************************************************************/\r
20 #ifndef __RTL8703B_XMIT_H__\r
21 #define __RTL8703B_XMIT_H__\r
22 \r
23 \r
24 #define MAX_TID (15)\r
25 \r
26 \r
27 #ifndef __INC_HAL8703BDESC_H\r
28 #define __INC_HAL8703BDESC_H\r
29 \r
30 #define RX_STATUS_DESC_SIZE_8703B               24\r
31 #define RX_DRV_INFO_SIZE_UNIT_8703B 8\r
32 \r
33 \r
34 //DWORD 0\r
35 #define SET_RX_STATUS_DESC_PKT_LEN_8703B(__pRxStatusDesc, __Value)              SET_BITS_TO_LE_4BYTE( __pRxStatusDesc, 0, 14, __Value)\r
36 #define SET_RX_STATUS_DESC_EOR_8703B(__pRxStatusDesc, __Value)          SET_BITS_TO_LE_4BYTE( __pRxStatusDesc, 30, 1, __Value)\r
37 #define SET_RX_STATUS_DESC_OWN_8703B(__pRxStatusDesc, __Value)          SET_BITS_TO_LE_4BYTE( __pRxStatusDesc, 31, 1, __Value)\r
38 \r
39 #define GET_RX_STATUS_DESC_PKT_LEN_8703B(__pRxStatusDesc)                       LE_BITS_TO_4BYTE( __pRxStatusDesc, 0, 14)\r
40 #define GET_RX_STATUS_DESC_CRC32_8703B(__pRxStatusDesc)                 LE_BITS_TO_4BYTE( __pRxStatusDesc, 14, 1)\r
41 #define GET_RX_STATUS_DESC_ICV_8703B(__pRxStatusDesc)                           LE_BITS_TO_4BYTE( __pRxStatusDesc, 15, 1)\r
42 #define GET_RX_STATUS_DESC_DRVINFO_SIZE_8703B(__pRxStatusDesc)          LE_BITS_TO_4BYTE( __pRxStatusDesc, 16, 4)\r
43 #define GET_RX_STATUS_DESC_SECURITY_8703B(__pRxStatusDesc)                      LE_BITS_TO_4BYTE( __pRxStatusDesc, 20, 3)\r
44 #define GET_RX_STATUS_DESC_QOS_8703B(__pRxStatusDesc)                           LE_BITS_TO_4BYTE( __pRxStatusDesc, 23, 1)\r
45 #define GET_RX_STATUS_DESC_SHIFT_8703B(__pRxStatusDesc)                 LE_BITS_TO_4BYTE( __pRxStatusDesc, 24, 2)\r
46 #define GET_RX_STATUS_DESC_PHY_STATUS_8703B(__pRxStatusDesc)                    LE_BITS_TO_4BYTE( __pRxStatusDesc, 26, 1)\r
47 #define GET_RX_STATUS_DESC_SWDEC_8703B(__pRxStatusDesc)                 LE_BITS_TO_4BYTE( __pRxStatusDesc, 27, 1)\r
48 #define GET_RX_STATUS_DESC_LAST_SEG_8703B(__pRxStatusDesc)                      LE_BITS_TO_4BYTE( __pRxStatusDesc, 28, 1)\r
49 #define GET_RX_STATUS_DESC_FIRST_SEG_8703B(__pRxStatusDesc)             LE_BITS_TO_4BYTE( __pRxStatusDesc, 29, 1)\r
50 #define GET_RX_STATUS_DESC_EOR_8703B(__pRxStatusDesc)                           LE_BITS_TO_4BYTE( __pRxStatusDesc, 30, 1)\r
51 #define GET_RX_STATUS_DESC_OWN_8703B(__pRxStatusDesc)                           LE_BITS_TO_4BYTE( __pRxStatusDesc, 31, 1)\r
52 \r
53 //DWORD 1\r
54 #define GET_RX_STATUS_DESC_MACID_8703B(__pRxDesc)                                       LE_BITS_TO_4BYTE(__pRxDesc+4, 0, 7)\r
55 #define GET_RX_STATUS_DESC_TID_8703B(__pRxDesc)                                         LE_BITS_TO_4BYTE(__pRxDesc+4, 8, 4)\r
56 #define GET_RX_STATUS_DESC_AMSDU_8703B(__pRxDesc)                                       LE_BITS_TO_4BYTE(__pRxDesc+4, 13, 1)\r
57 #define GET_RX_STATUS_DESC_RXID_MATCH_8703B(__pRxDesc)          LE_BITS_TO_4BYTE( __pRxDesc+4, 14, 1)\r
58 #define GET_RX_STATUS_DESC_PAGGR_8703B(__pRxDesc)                               LE_BITS_TO_4BYTE( __pRxDesc+4, 15, 1)\r
59 #define GET_RX_STATUS_DESC_A1_FIT_8703B(__pRxDesc)                              LE_BITS_TO_4BYTE( __pRxDesc+4, 16, 4)\r
60 #define GET_RX_STATUS_DESC_CHKERR_8703B(__pRxDesc)                              LE_BITS_TO_4BYTE( __pRxDesc+4, 20, 1)\r
61 #define GET_RX_STATUS_DESC_IPVER_8703B(__pRxDesc)                       LE_BITS_TO_4BYTE(__pRxDesc+4, 21, 1)\r
62 #define GET_RX_STATUS_DESC_IS_TCPUDP__8703B(__pRxDesc)          LE_BITS_TO_4BYTE(__pRxDesc+4, 22, 1)\r
63 #define GET_RX_STATUS_DESC_CHK_VLD_8703B(__pRxDesc)     LE_BITS_TO_4BYTE(__pRxDesc+4, 23, 1)\r
64 #define GET_RX_STATUS_DESC_PAM_8703B(__pRxDesc)                         LE_BITS_TO_4BYTE( __pRxDesc+4, 24, 1)\r
65 #define GET_RX_STATUS_DESC_PWR_8703B(__pRxDesc)                         LE_BITS_TO_4BYTE( __pRxDesc+4, 25, 1)\r
66 #define GET_RX_STATUS_DESC_MORE_DATA_8703B(__pRxDesc)                   LE_BITS_TO_4BYTE( __pRxDesc+4, 26, 1)\r
67 #define GET_RX_STATUS_DESC_MORE_FRAG_8703B(__pRxDesc)                   LE_BITS_TO_4BYTE( __pRxDesc+4, 27, 1)\r
68 #define GET_RX_STATUS_DESC_TYPE_8703B(__pRxDesc)                        LE_BITS_TO_4BYTE( __pRxDesc+4, 28, 2)\r
69 #define GET_RX_STATUS_DESC_MC_8703B(__pRxDesc)                          LE_BITS_TO_4BYTE( __pRxDesc+4, 30, 1)\r
70 #define GET_RX_STATUS_DESC_BC_8703B(__pRxDesc)                          LE_BITS_TO_4BYTE( __pRxDesc+4, 31, 1)\r
71 \r
72 //DWORD 2\r
73 #define GET_RX_STATUS_DESC_SEQ_8703B(__pRxStatusDesc)                                   LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 0, 12)\r
74 #define GET_RX_STATUS_DESC_FRAG_8703B(__pRxStatusDesc)                          LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 12, 4)\r
75 #define GET_RX_STATUS_DESC_RX_IS_QOS_8703B(__pRxStatusDesc)             LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 16, 1)\r
76 #define GET_RX_STATUS_DESC_WLANHD_IV_LEN_8703B(__pRxStatusDesc)         LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 18, 6)\r
77 #define GET_RX_STATUS_DESC_RPT_SEL_8703B(__pRxStatusDesc)                       LE_BITS_TO_4BYTE( __pRxStatusDesc+8, 28, 1)\r
78 \r
79 //DWORD 3\r
80 #define GET_RX_STATUS_DESC_RX_RATE_8703B(__pRxStatusDesc)                               LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 0, 7)\r
81 #define GET_RX_STATUS_DESC_HTC_8703B(__pRxStatusDesc)                                   LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 10, 1)\r
82 #define GET_RX_STATUS_DESC_EOSP_8703B(__pRxStatusDesc)                                  LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 11, 1)\r
83 #define GET_RX_STATUS_DESC_BSSID_FIT_8703B(__pRxStatusDesc)             LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 12, 2)\r
84 #ifdef CONFIG_USB_RX_AGGREGATION\r
85 #define GET_RX_STATUS_DESC_USB_AGG_PKTNUM_8703B(__pRxStatusDesc)        LE_BITS_TO_4BYTE( __pRxStatusDesc+12, 16, 8)\r
86 #endif\r
87 #define GET_RX_STATUS_DESC_PATTERN_MATCH_8703B(__pRxDesc)                       LE_BITS_TO_4BYTE( __pRxDesc+12, 29, 1)\r
88 #define GET_RX_STATUS_DESC_UNICAST_MATCH_8703B(__pRxDesc)                       LE_BITS_TO_4BYTE( __pRxDesc+12, 30, 1)\r
89 #define GET_RX_STATUS_DESC_MAGIC_MATCH_8703B(__pRxDesc)                 LE_BITS_TO_4BYTE( __pRxDesc+12, 31, 1)\r
90 \r
91 //DWORD 6\r
92 #define GET_RX_STATUS_DESC_SPLCP_8703B(__pRxDesc)                       LE_BITS_TO_4BYTE( __pRxDesc+16, 0, 1)\r
93 #define GET_RX_STATUS_DESC_LDPC_8703B(__pRxDesc)                        LE_BITS_TO_4BYTE( __pRxDesc+16, 1, 1)\r
94 #define GET_RX_STATUS_DESC_STBC_8703B(__pRxDesc)                        LE_BITS_TO_4BYTE( __pRxDesc+16, 2, 1)\r
95 #define GET_RX_STATUS_DESC_BW_8703B(__pRxDesc)                  LE_BITS_TO_4BYTE( __pRxDesc+16, 4, 2)\r
96 \r
97 //DWORD 5\r
98 #define GET_RX_STATUS_DESC_TSFL_8703B(__pRxStatusDesc)                          LE_BITS_TO_4BYTE( __pRxStatusDesc+20, 0, 32)\r
99 \r
100 #define GET_RX_STATUS_DESC_BUFF_ADDR_8703B(__pRxDesc)           LE_BITS_TO_4BYTE(__pRxDesc+24, 0, 32)\r
101 #define GET_RX_STATUS_DESC_BUFF_ADDR64_8703B(__pRxDesc)                 LE_BITS_TO_4BYTE(__pRxDesc+28, 0, 32)\r
102 \r
103 #define SET_RX_STATUS_DESC_BUFF_ADDR_8703B(__pRxDesc, __Value)  SET_BITS_TO_LE_4BYTE(__pRxDesc+24, 0, 32, __Value)\r
104 \r
105 \r
106 // Dword 0\r
107 #define GET_TX_DESC_OWN_8703B(__pTxDesc)                                LE_BITS_TO_4BYTE(__pTxDesc, 31, 1)\r
108 \r
109 #define SET_TX_DESC_PKT_SIZE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 0, 16, __Value)\r
110 #define SET_TX_DESC_OFFSET_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 16, 8, __Value)\r
111 #define SET_TX_DESC_BMC_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 24, 1, __Value)\r
112 #define SET_TX_DESC_HTC_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 25, 1, __Value)\r
113 #define SET_TX_DESC_LAST_SEG_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 26, 1, __Value)\r
114 #define SET_TX_DESC_FIRST_SEG_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 27, 1, __Value)\r
115 #define SET_TX_DESC_LINIP_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 28, 1, __Value)\r
116 #define SET_TX_DESC_NO_ACM_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 29, 1, __Value)\r
117 #define SET_TX_DESC_GF_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 30, 1, __Value)\r
118 #define SET_TX_DESC_OWN_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc, 31, 1, __Value)\r
119 \r
120 // Dword 1\r
121 #define SET_TX_DESC_MACID_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 0, 7, __Value)\r
122 #define SET_TX_DESC_QUEUE_SEL_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 8, 5, __Value)\r
123 #define SET_TX_DESC_RDG_NAV_EXT_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 13, 1, __Value)\r
124 #define SET_TX_DESC_LSIG_TXOP_EN_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 14, 1, __Value)\r
125 #define SET_TX_DESC_PIFS_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 15, 1, __Value)\r
126 #define SET_TX_DESC_RATE_ID_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 16, 5, __Value)\r
127 #define SET_TX_DESC_EN_DESC_ID_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 21, 1, __Value)\r
128 #define SET_TX_DESC_SEC_TYPE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 22, 2, __Value)\r
129 #define SET_TX_DESC_PKT_OFFSET_8703B(__pTxDesc, __Value)                SET_BITS_TO_LE_4BYTE(__pTxDesc+4, 24, 5, __Value)\r
130 \r
131 \r
132 // Dword 2\r
133 #define SET_TX_DESC_PAID_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 0,  9, __Value) \r
134 #define SET_TX_DESC_CCA_RTS_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 10, 2, __Value)\r
135 #define SET_TX_DESC_AGG_ENABLE_8703B(__pTxDesc, __Value)                SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 12, 1, __Value)\r
136 #define SET_TX_DESC_RDG_ENABLE_8703B(__pTxDesc, __Value)                SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 13, 1, __Value)\r
137 #define SET_TX_DESC_AGG_BREAK_8703B(__pTxDesc, __Value)                                 SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 16, 1, __Value)\r
138 #define SET_TX_DESC_MORE_FRAG_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 17, 1, __Value)\r
139 #define SET_TX_DESC_RAW_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 18, 1, __Value)\r
140 #define SET_TX_DESC_SPE_RPT_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 19, 1, __Value)\r
141 #define SET_TX_DESC_AMPDU_DENSITY_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 20, 3, __Value)\r
142 #define SET_TX_DESC_BT_INT_8703B(__pTxDesc, __Value)                    SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 23, 1, __Value)\r
143 #define SET_TX_DESC_GID_8703B(__pTxDesc, __Value)                       SET_BITS_TO_LE_4BYTE(__pTxDesc+8, 24, 6, __Value)\r
144 \r
145 \r
146 // Dword 3\r
147 #define SET_TX_DESC_WHEADER_LEN_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 0, 4, __Value)\r
148 #define SET_TX_DESC_CHK_EN_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 4, 1, __Value)\r
149 #define SET_TX_DESC_EARLY_MODE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 5, 1, __Value)\r
150 #define SET_TX_DESC_HWSEQ_SEL_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 6, 2, __Value)\r
151 #define SET_TX_DESC_USE_RATE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 8, 1, __Value)\r
152 #define SET_TX_DESC_DISABLE_RTS_FB_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 9, 1, __Value)\r
153 #define SET_TX_DESC_DISABLE_FB_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 10, 1, __Value)\r
154 #define SET_TX_DESC_CTS2SELF_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 11, 1, __Value)\r
155 #define SET_TX_DESC_RTS_ENABLE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 12, 1, __Value)\r
156 #define SET_TX_DESC_HW_RTS_ENABLE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 13, 1, __Value)\r
157 #define SET_TX_DESC_NAV_USE_HDR_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 15, 1, __Value)\r
158 #define SET_TX_DESC_USE_MAX_LEN_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 16, 1, __Value)\r
159 #define SET_TX_DESC_MAX_AGG_NUM_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 17, 5, __Value)\r
160 #define SET_TX_DESC_NDPA_8703B(__pTxDesc, __Value)              SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 22, 2, __Value)\r
161 #define SET_TX_DESC_AMPDU_MAX_TIME_8703B(__pTxDesc, __Value)            SET_BITS_TO_LE_4BYTE(__pTxDesc+12, 24, 8, __Value)\r
162 \r
163 // Dword 4\r
164 #define SET_TX_DESC_TX_RATE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 0, 7, __Value)\r
165 #define SET_TX_DESC_DATA_RATE_FB_LIMIT_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 8, 5, __Value)\r
166 #define SET_TX_DESC_RTS_RATE_FB_LIMIT_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 13, 4, __Value)\r
167 #define SET_TX_DESC_RETRY_LIMIT_ENABLE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 17, 1, __Value)\r
168 #define SET_TX_DESC_DATA_RETRY_LIMIT_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 18, 6, __Value)\r
169 #define SET_TX_DESC_RTS_RATE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+16, 24, 5, __Value)\r
170 \r
171 \r
172 // Dword 5\r
173 #define SET_TX_DESC_DATA_SC_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 0, 4, __Value)\r
174 #define SET_TX_DESC_DATA_SHORT_8703B(__pTxDesc, __Value)        SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 4, 1, __Value)\r
175 #define SET_TX_DESC_DATA_BW_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 5, 2, __Value)\r
176 #define SET_TX_DESC_DATA_LDPC_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 7, 1, __Value)\r
177 #define SET_TX_DESC_DATA_STBC_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 8, 2, __Value)\r
178 #define SET_TX_DESC_CTROL_STBC_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 10, 2, __Value)\r
179 #define SET_TX_DESC_RTS_SHORT_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 12, 1, __Value)\r
180 #define SET_TX_DESC_RTS_SC_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+20, 13, 4, __Value)\r
181 \r
182 \r
183 // Dword 6\r
184 #define SET_TX_DESC_SW_DEFINE_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 0, 12, __Value)\r
185 #define SET_TX_DESC_MBSSID_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 12, 4, __Value)\r
186 #define SET_TX_DESC_ANTSEL_A_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 16, 3, __Value)\r
187 #define SET_TX_DESC_ANTSEL_B_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 19, 3, __Value)\r
188 #define SET_TX_DESC_ANTSEL_C_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 22, 3, __Value)\r
189 #define SET_TX_DESC_ANTSEL_D_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+24, 25, 3, __Value)\r
190 \r
191 // Dword 7\r
192 #if(DEV_BUS_TYPE == RT_PCI_INTERFACE)\r
193 #define SET_TX_DESC_TX_BUFFER_SIZE_8703B(__pTxDesc, __Value)            SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 0, 16, __Value)\r
194 #else\r
195 #define SET_TX_DESC_TX_DESC_CHECKSUM_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 0, 16, __Value)\r
196 #endif\r
197 #define SET_TX_DESC_USB_TXAGG_NUM_8703B(__pTxDesc, __Value) SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 24, 8, __Value)\r
198 #if(DEV_BUS_TYPE == RT_SDIO_INTERFACE)\r
199 #define SET_TX_DESC_SDIO_TXSEQ_8703B(__pTxDesc, __Value)                        SET_BITS_TO_LE_4BYTE(__pTxDesc+28, 16, 8, __Value)\r
200 #endif\r
201 \r
202 // Dword 8\r
203 #define SET_TX_DESC_HWSEQ_EN_8703B(__pTxDesc, __Value)                  SET_BITS_TO_LE_4BYTE(__pTxDesc+32, 15, 1, __Value)\r
204 \r
205 // Dword 9\r
206 #define SET_TX_DESC_SEQ_8703B(__pTxDesc, __Value)                                       SET_BITS_TO_LE_4BYTE(__pTxDesc+36, 12, 12, __Value)\r
207 \r
208 // Dword 10\r
209 #define SET_TX_DESC_TX_BUFFER_ADDRESS_8703B(__pTxDesc, __Value)         SET_BITS_TO_LE_4BYTE(__pTxDesc+40, 0, 32, __Value)\r
210 #define GET_TX_DESC_TX_BUFFER_ADDRESS_8703B(__pTxDesc)  LE_BITS_TO_4BYTE(__pTxDesc+40, 0, 32)\r
211 \r
212 // Dword 11\r
213 #define SET_TX_DESC_NEXT_DESC_ADDRESS_8703B(__pTxDesc, __Value)         SET_BITS_TO_LE_4BYTE(__pTxDesc+48, 0, 32, __Value)\r
214 \r
215 \r
216 #define SET_EARLYMODE_PKTNUM_8703B(__pAddr, __Value)                                    SET_BITS_TO_LE_4BYTE(__pAddr, 0, 4, __Value)\r
217 #define SET_EARLYMODE_LEN0_8703B(__pAddr, __Value)                                      SET_BITS_TO_LE_4BYTE(__pAddr, 4, 15, __Value)\r
218 #define SET_EARLYMODE_LEN1_1_8703B(__pAddr, __Value)                                    SET_BITS_TO_LE_4BYTE(__pAddr, 19, 13, __Value)\r
219 #define SET_EARLYMODE_LEN1_2_8703B(__pAddr, __Value)                                    SET_BITS_TO_LE_4BYTE(__pAddr+4, 0, 2, __Value)\r
220 #define SET_EARLYMODE_LEN2_8703B(__pAddr, __Value)                                      SET_BITS_TO_LE_4BYTE(__pAddr+4, 2, 15,  __Value)\r
221 #define SET_EARLYMODE_LEN3_8703B(__pAddr, __Value)                                      SET_BITS_TO_LE_4BYTE(__pAddr+4, 17, 15, __Value)\r
222 \r
223 #endif\r
224 //-----------------------------------------------------------\r
225 //\r
226 //      Rate\r
227 //\r
228 //-----------------------------------------------------------\r
229 // CCK Rates, TxHT = 0\r
230 #define DESC8703B_RATE1M                                0x00\r
231 #define DESC8703B_RATE2M                                0x01\r
232 #define DESC8703B_RATE5_5M                              0x02\r
233 #define DESC8703B_RATE11M                               0x03\r
234 \r
235 // OFDM Rates, TxHT = 0\r
236 #define DESC8703B_RATE6M                                0x04\r
237 #define DESC8703B_RATE9M                                0x05\r
238 #define DESC8703B_RATE12M                               0x06\r
239 #define DESC8703B_RATE18M                               0x07\r
240 #define DESC8703B_RATE24M                               0x08\r
241 #define DESC8703B_RATE36M                               0x09\r
242 #define DESC8703B_RATE48M                               0x0a\r
243 #define DESC8703B_RATE54M                               0x0b\r
244 \r
245 // MCS Rates, TxHT = 1\r
246 #define DESC8703B_RATEMCS0                              0x0c\r
247 #define DESC8703B_RATEMCS1                              0x0d\r
248 #define DESC8703B_RATEMCS2                              0x0e\r
249 #define DESC8703B_RATEMCS3                              0x0f\r
250 #define DESC8703B_RATEMCS4                              0x10\r
251 #define DESC8703B_RATEMCS5                              0x11\r
252 #define DESC8703B_RATEMCS6                              0x12\r
253 #define DESC8703B_RATEMCS7                              0x13\r
254 #define DESC8703B_RATEMCS8                              0x14\r
255 #define DESC8703B_RATEMCS9                              0x15\r
256 #define DESC8703B_RATEMCS10             0x16\r
257 #define DESC8703B_RATEMCS11             0x17\r
258 #define DESC8703B_RATEMCS12             0x18\r
259 #define DESC8703B_RATEMCS13             0x19\r
260 #define DESC8703B_RATEMCS14             0x1a\r
261 #define DESC8703B_RATEMCS15             0x1b\r
262 #define DESC8703B_RATEVHTSS1MCS0                0x2c\r
263 #define DESC8703B_RATEVHTSS1MCS1                0x2d\r
264 #define DESC8703B_RATEVHTSS1MCS2                0x2e\r
265 #define DESC8703B_RATEVHTSS1MCS3                0x2f\r
266 #define DESC8703B_RATEVHTSS1MCS4                0x30\r
267 #define DESC8703B_RATEVHTSS1MCS5                0x31\r
268 #define DESC8703B_RATEVHTSS1MCS6                0x32\r
269 #define DESC8703B_RATEVHTSS1MCS7                0x33\r
270 #define DESC8703B_RATEVHTSS1MCS8                0x34\r
271 #define DESC8703B_RATEVHTSS1MCS9                0x35\r
272 #define DESC8703B_RATEVHTSS2MCS0                0x36\r
273 #define DESC8703B_RATEVHTSS2MCS1                0x37\r
274 #define DESC8703B_RATEVHTSS2MCS2                0x38\r
275 #define DESC8703B_RATEVHTSS2MCS3                0x39\r
276 #define DESC8703B_RATEVHTSS2MCS4                0x3a\r
277 #define DESC8703B_RATEVHTSS2MCS5                0x3b\r
278 #define DESC8703B_RATEVHTSS2MCS6                0x3c\r
279 #define DESC8703B_RATEVHTSS2MCS7                0x3d\r
280 #define DESC8703B_RATEVHTSS2MCS8                0x3e\r
281 #define DESC8703B_RATEVHTSS2MCS9                0x3f\r
282 \r
283 \r
284 #define         RX_HAL_IS_CCK_RATE_8703B(pDesc)\\r
285                         (GET_RX_STATUS_DESC_RX_RATE_8703B(pDesc) == DESC8703B_RATE1M ||\\r
286                         GET_RX_STATUS_DESC_RX_RATE_8703B(pDesc) == DESC8703B_RATE2M ||\\r
287                         GET_RX_STATUS_DESC_RX_RATE_8703B(pDesc) == DESC8703B_RATE5_5M ||\\r
288                         GET_RX_STATUS_DESC_RX_RATE_8703B(pDesc) == DESC8703B_RATE11M)\r
289 \r
290 \r
291 void rtl8703b_update_txdesc(struct xmit_frame *pxmitframe, u8 *pmem);\r
292 void rtl8703b_fill_fake_txdesc(PADAPTER padapter, u8 *pDesc, u32 BufferLen, u8 IsPsPoll, u8 IsBTQosNull, u8 bDataFrame);\r
293 \r
294 #if defined(CONFIG_SDIO_HCI) || defined(CONFIG_GSPI_HCI)\r
295 s32 rtl8703bs_init_xmit_priv(PADAPTER padapter);\r
296 void rtl8703bs_free_xmit_priv(PADAPTER padapter);\r
297 s32 rtl8703bs_hal_xmit(PADAPTER padapter, struct xmit_frame *pxmitframe);\r
298 s32 rtl8703bs_mgnt_xmit(PADAPTER padapter, struct xmit_frame *pmgntframe);\r
299 s32     rtl8703bs_hal_xmitframe_enqueue(_adapter *padapter, struct xmit_frame *pxmitframe);\r
300 s32 rtl8703bs_xmit_buf_handler(PADAPTER padapter);\r
301 thread_return rtl8703bs_xmit_thread(thread_context context);\r
302 #define hal_xmit_handler rtl8703bs_xmit_buf_handler\r
303 #endif\r
304 \r
305 #ifdef CONFIG_USB_HCI\r
306 s32 rtl8703bu_xmit_buf_handler(PADAPTER padapter);\r
307 #define hal_xmit_handler rtl8703bu_xmit_buf_handler\r
308 \r
309 \r
310 s32 rtl8703bu_init_xmit_priv(PADAPTER padapter);\r
311 void rtl8703bu_free_xmit_priv(PADAPTER padapter);\r
312 s32 rtl8703bu_hal_xmit(PADAPTER padapter, struct xmit_frame *pxmitframe);\r
313 s32 rtl8703bu_mgnt_xmit(PADAPTER padapter, struct xmit_frame *pmgntframe);\r
314 s32      rtl8703bu_hal_xmitframe_enqueue(_adapter *padapter, struct xmit_frame *pxmitframe);\r
315 //s32 rtl8812au_xmit_buf_handler(PADAPTER padapter);\r
316 void rtl8703bu_xmit_tasklet(void *priv);\r
317 s32 rtl8703bu_xmitframe_complete(_adapter *padapter, struct xmit_priv *pxmitpriv, struct xmit_buf *pxmitbuf);\r
318 void _dbg_dump_tx_info(_adapter *padapter,int frame_tag,struct tx_desc *ptxdesc);\r
319 #endif\r
320 \r
321 #ifdef CONFIG_PCI_HCI\r
322 s32 rtl8703be_init_xmit_priv(PADAPTER padapter);\r
323 void rtl8703be_free_xmit_priv(PADAPTER padapter);\r
324 struct xmit_buf *rtl8703be_dequeue_xmitbuf(struct rtw_tx_ring *ring);\r
325 void    rtl8703be_xmitframe_resume(_adapter *padapter);\r
326 s32 rtl8703be_hal_xmit(PADAPTER padapter, struct xmit_frame *pxmitframe);\r
327 s32 rtl8703be_mgnt_xmit(PADAPTER padapter, struct xmit_frame *pmgntframe);\r
328 s32     rtl8703be_hal_xmitframe_enqueue(_adapter *padapter, struct xmit_frame *pxmitframe);\r
329 void rtl8703be_xmit_tasklet(void *priv);\r
330 #endif\r
331 \r
332 u8      BWMapping_8703B(PADAPTER Adapter, struct pkt_attrib *pattrib);\r
333 u8      SCMapping_8703B(PADAPTER Adapter, struct pkt_attrib     *pattrib);\r
334 \r
335 #endif\r
336 \r