Merge remote-tracking branch 'lsk/v3.10/topic/arm64-hugepages' into linux-linaro-lsk
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / radeon / radeon_ring.c
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  *          Christian König
28  */
29 #include <linux/seq_file.h>
30 #include <linux/slab.h>
31 #include <drm/drmP.h>
32 #include <drm/radeon_drm.h>
33 #include "radeon_reg.h"
34 #include "radeon.h"
35 #include "atom.h"
36
37 /*
38  * IB
39  * IBs (Indirect Buffers) and areas of GPU accessible memory where
40  * commands are stored.  You can put a pointer to the IB in the
41  * command ring and the hw will fetch the commands from the IB
42  * and execute them.  Generally userspace acceleration drivers
43  * produce command buffers which are send to the kernel and
44  * put in IBs for execution by the requested ring.
45  */
46 static int radeon_debugfs_sa_init(struct radeon_device *rdev);
47
48 /**
49  * radeon_ib_get - request an IB (Indirect Buffer)
50  *
51  * @rdev: radeon_device pointer
52  * @ring: ring index the IB is associated with
53  * @ib: IB object returned
54  * @size: requested IB size
55  *
56  * Request an IB (all asics).  IBs are allocated using the
57  * suballocator.
58  * Returns 0 on success, error on failure.
59  */
60 int radeon_ib_get(struct radeon_device *rdev, int ring,
61                   struct radeon_ib *ib, struct radeon_vm *vm,
62                   unsigned size)
63 {
64         int i, r;
65
66         r = radeon_sa_bo_new(rdev, &rdev->ring_tmp_bo, &ib->sa_bo, size, 256, true);
67         if (r) {
68                 dev_err(rdev->dev, "failed to get a new IB (%d)\n", r);
69                 return r;
70         }
71
72         r = radeon_semaphore_create(rdev, &ib->semaphore);
73         if (r) {
74                 return r;
75         }
76
77         ib->ring = ring;
78         ib->fence = NULL;
79         ib->ptr = radeon_sa_bo_cpu_addr(ib->sa_bo);
80         ib->vm = vm;
81         if (vm) {
82                 /* ib pool is bound at RADEON_VA_IB_OFFSET in virtual address
83                  * space and soffset is the offset inside the pool bo
84                  */
85                 ib->gpu_addr = ib->sa_bo->soffset + RADEON_VA_IB_OFFSET;
86         } else {
87                 ib->gpu_addr = radeon_sa_bo_gpu_addr(ib->sa_bo);
88         }
89         ib->is_const_ib = false;
90         for (i = 0; i < RADEON_NUM_RINGS; ++i)
91                 ib->sync_to[i] = NULL;
92
93         return 0;
94 }
95
96 /**
97  * radeon_ib_free - free an IB (Indirect Buffer)
98  *
99  * @rdev: radeon_device pointer
100  * @ib: IB object to free
101  *
102  * Free an IB (all asics).
103  */
104 void radeon_ib_free(struct radeon_device *rdev, struct radeon_ib *ib)
105 {
106         radeon_semaphore_free(rdev, &ib->semaphore, ib->fence);
107         radeon_sa_bo_free(rdev, &ib->sa_bo, ib->fence);
108         radeon_fence_unref(&ib->fence);
109 }
110
111 /**
112  * radeon_ib_sync_to - sync to fence before executing the IB
113  *
114  * @ib: IB object to add fence to
115  * @fence: fence to sync to
116  *
117  * Sync to the fence before executing the IB
118  */
119 void radeon_ib_sync_to(struct radeon_ib *ib, struct radeon_fence *fence)
120 {
121         struct radeon_fence *other;
122
123         if (!fence)
124                 return;
125
126         other = ib->sync_to[fence->ring];
127         ib->sync_to[fence->ring] = radeon_fence_later(fence, other);
128 }
129
130 /**
131  * radeon_ib_schedule - schedule an IB (Indirect Buffer) on the ring
132  *
133  * @rdev: radeon_device pointer
134  * @ib: IB object to schedule
135  * @const_ib: Const IB to schedule (SI only)
136  *
137  * Schedule an IB on the associated ring (all asics).
138  * Returns 0 on success, error on failure.
139  *
140  * On SI, there are two parallel engines fed from the primary ring,
141  * the CE (Constant Engine) and the DE (Drawing Engine).  Since
142  * resource descriptors have moved to memory, the CE allows you to
143  * prime the caches while the DE is updating register state so that
144  * the resource descriptors will be already in cache when the draw is
145  * processed.  To accomplish this, the userspace driver submits two
146  * IBs, one for the CE and one for the DE.  If there is a CE IB (called
147  * a CONST_IB), it will be put on the ring prior to the DE IB.  Prior
148  * to SI there was just a DE IB.
149  */
150 int radeon_ib_schedule(struct radeon_device *rdev, struct radeon_ib *ib,
151                        struct radeon_ib *const_ib)
152 {
153         struct radeon_ring *ring = &rdev->ring[ib->ring];
154         bool need_sync = false;
155         int i, r = 0;
156
157         if (!ib->length_dw || !ring->ready) {
158                 /* TODO: Nothings in the ib we should report. */
159                 dev_err(rdev->dev, "couldn't schedule ib\n");
160                 return -EINVAL;
161         }
162
163         /* 64 dwords should be enough for fence too */
164         r = radeon_ring_lock(rdev, ring, 64 + RADEON_NUM_RINGS * 8);
165         if (r) {
166                 dev_err(rdev->dev, "scheduling IB failed (%d).\n", r);
167                 return r;
168         }
169         for (i = 0; i < RADEON_NUM_RINGS; ++i) {
170                 struct radeon_fence *fence = ib->sync_to[i];
171                 if (radeon_fence_need_sync(fence, ib->ring)) {
172                         need_sync = true;
173                         radeon_semaphore_sync_rings(rdev, ib->semaphore,
174                                                     fence->ring, ib->ring);
175                         radeon_fence_note_sync(fence, ib->ring);
176                 }
177         }
178         /* immediately free semaphore when we don't need to sync */
179         if (!need_sync) {
180                 radeon_semaphore_free(rdev, &ib->semaphore, NULL);
181         }
182         /* if we can't remember our last VM flush then flush now! */
183         /* XXX figure out why we have to flush for every IB */
184         if (ib->vm /*&& !ib->vm->last_flush*/) {
185                 radeon_ring_vm_flush(rdev, ib->ring, ib->vm);
186         }
187         if (const_ib) {
188                 radeon_ring_ib_execute(rdev, const_ib->ring, const_ib);
189                 radeon_semaphore_free(rdev, &const_ib->semaphore, NULL);
190         }
191         radeon_ring_ib_execute(rdev, ib->ring, ib);
192         r = radeon_fence_emit(rdev, &ib->fence, ib->ring);
193         if (r) {
194                 dev_err(rdev->dev, "failed to emit fence for new IB (%d)\n", r);
195                 radeon_ring_unlock_undo(rdev, ring);
196                 return r;
197         }
198         if (const_ib) {
199                 const_ib->fence = radeon_fence_ref(ib->fence);
200         }
201         /* we just flushed the VM, remember that */
202         if (ib->vm && !ib->vm->last_flush) {
203                 ib->vm->last_flush = radeon_fence_ref(ib->fence);
204         }
205         radeon_ring_unlock_commit(rdev, ring);
206         return 0;
207 }
208
209 /**
210  * radeon_ib_pool_init - Init the IB (Indirect Buffer) pool
211  *
212  * @rdev: radeon_device pointer
213  *
214  * Initialize the suballocator to manage a pool of memory
215  * for use as IBs (all asics).
216  * Returns 0 on success, error on failure.
217  */
218 int radeon_ib_pool_init(struct radeon_device *rdev)
219 {
220         int r;
221
222         if (rdev->ib_pool_ready) {
223                 return 0;
224         }
225         r = radeon_sa_bo_manager_init(rdev, &rdev->ring_tmp_bo,
226                                       RADEON_IB_POOL_SIZE*64*1024,
227                                       RADEON_GPU_PAGE_SIZE,
228                                       RADEON_GEM_DOMAIN_GTT);
229         if (r) {
230                 return r;
231         }
232
233         r = radeon_sa_bo_manager_start(rdev, &rdev->ring_tmp_bo);
234         if (r) {
235                 return r;
236         }
237
238         rdev->ib_pool_ready = true;
239         if (radeon_debugfs_sa_init(rdev)) {
240                 dev_err(rdev->dev, "failed to register debugfs file for SA\n");
241         }
242         return 0;
243 }
244
245 /**
246  * radeon_ib_pool_fini - Free the IB (Indirect Buffer) pool
247  *
248  * @rdev: radeon_device pointer
249  *
250  * Tear down the suballocator managing the pool of memory
251  * for use as IBs (all asics).
252  */
253 void radeon_ib_pool_fini(struct radeon_device *rdev)
254 {
255         if (rdev->ib_pool_ready) {
256                 radeon_sa_bo_manager_suspend(rdev, &rdev->ring_tmp_bo);
257                 radeon_sa_bo_manager_fini(rdev, &rdev->ring_tmp_bo);
258                 rdev->ib_pool_ready = false;
259         }
260 }
261
262 /**
263  * radeon_ib_ring_tests - test IBs on the rings
264  *
265  * @rdev: radeon_device pointer
266  *
267  * Test an IB (Indirect Buffer) on each ring.
268  * If the test fails, disable the ring.
269  * Returns 0 on success, error if the primary GFX ring
270  * IB test fails.
271  */
272 int radeon_ib_ring_tests(struct radeon_device *rdev)
273 {
274         unsigned i;
275         int r;
276
277         for (i = 0; i < RADEON_NUM_RINGS; ++i) {
278                 struct radeon_ring *ring = &rdev->ring[i];
279
280                 if (!ring->ready)
281                         continue;
282
283                 r = radeon_ib_test(rdev, i, ring);
284                 if (r) {
285                         ring->ready = false;
286
287                         if (i == RADEON_RING_TYPE_GFX_INDEX) {
288                                 /* oh, oh, that's really bad */
289                                 DRM_ERROR("radeon: failed testing IB on GFX ring (%d).\n", r);
290                                 rdev->accel_working = false;
291                                 return r;
292
293                         } else {
294                                 /* still not good, but we can live with it */
295                                 DRM_ERROR("radeon: failed testing IB on ring %d (%d).\n", i, r);
296                         }
297                 }
298         }
299         return 0;
300 }
301
302 /*
303  * Rings
304  * Most engines on the GPU are fed via ring buffers.  Ring
305  * buffers are areas of GPU accessible memory that the host
306  * writes commands into and the GPU reads commands out of.
307  * There is a rptr (read pointer) that determines where the
308  * GPU is currently reading, and a wptr (write pointer)
309  * which determines where the host has written.  When the
310  * pointers are equal, the ring is idle.  When the host
311  * writes commands to the ring buffer, it increments the
312  * wptr.  The GPU then starts fetching commands and executes
313  * them until the pointers are equal again.
314  */
315 static int radeon_debugfs_ring_init(struct radeon_device *rdev, struct radeon_ring *ring);
316
317 /**
318  * radeon_ring_write - write a value to the ring
319  *
320  * @ring: radeon_ring structure holding ring information
321  * @v: dword (dw) value to write
322  *
323  * Write a value to the requested ring buffer (all asics).
324  */
325 void radeon_ring_write(struct radeon_ring *ring, uint32_t v)
326 {
327 #if DRM_DEBUG_CODE
328         if (ring->count_dw <= 0) {
329                 DRM_ERROR("radeon: writing more dwords to the ring than expected!\n");
330         }
331 #endif
332         ring->ring[ring->wptr++] = v;
333         ring->wptr &= ring->ptr_mask;
334         ring->count_dw--;
335         ring->ring_free_dw--;
336 }
337
338 /**
339  * radeon_ring_supports_scratch_reg - check if the ring supports
340  * writing to scratch registers
341  *
342  * @rdev: radeon_device pointer
343  * @ring: radeon_ring structure holding ring information
344  *
345  * Check if a specific ring supports writing to scratch registers (all asics).
346  * Returns true if the ring supports writing to scratch regs, false if not.
347  */
348 bool radeon_ring_supports_scratch_reg(struct radeon_device *rdev,
349                                       struct radeon_ring *ring)
350 {
351         switch (ring->idx) {
352         case RADEON_RING_TYPE_GFX_INDEX:
353         case CAYMAN_RING_TYPE_CP1_INDEX:
354         case CAYMAN_RING_TYPE_CP2_INDEX:
355                 return true;
356         default:
357                 return false;
358         }
359 }
360
361 /**
362  * radeon_ring_free_size - update the free size
363  *
364  * @rdev: radeon_device pointer
365  * @ring: radeon_ring structure holding ring information
366  *
367  * Update the free dw slots in the ring buffer (all asics).
368  */
369 void radeon_ring_free_size(struct radeon_device *rdev, struct radeon_ring *ring)
370 {
371         u32 rptr;
372
373         if (rdev->wb.enabled && ring != &rdev->ring[R600_RING_TYPE_UVD_INDEX])
374                 rptr = le32_to_cpu(rdev->wb.wb[ring->rptr_offs/4]);
375         else
376                 rptr = RREG32(ring->rptr_reg);
377         ring->rptr = (rptr & ring->ptr_reg_mask) >> ring->ptr_reg_shift;
378         /* This works because ring_size is a power of 2 */
379         ring->ring_free_dw = (ring->rptr + (ring->ring_size / 4));
380         ring->ring_free_dw -= ring->wptr;
381         ring->ring_free_dw &= ring->ptr_mask;
382         if (!ring->ring_free_dw) {
383                 ring->ring_free_dw = ring->ring_size / 4;
384         }
385 }
386
387 /**
388  * radeon_ring_alloc - allocate space on the ring buffer
389  *
390  * @rdev: radeon_device pointer
391  * @ring: radeon_ring structure holding ring information
392  * @ndw: number of dwords to allocate in the ring buffer
393  *
394  * Allocate @ndw dwords in the ring buffer (all asics).
395  * Returns 0 on success, error on failure.
396  */
397 int radeon_ring_alloc(struct radeon_device *rdev, struct radeon_ring *ring, unsigned ndw)
398 {
399         int r;
400
401         /* make sure we aren't trying to allocate more space than there is on the ring */
402         if (ndw > (ring->ring_size / 4))
403                 return -ENOMEM;
404         /* Align requested size with padding so unlock_commit can
405          * pad safely */
406         radeon_ring_free_size(rdev, ring);
407         if (ring->ring_free_dw == (ring->ring_size / 4)) {
408                 /* This is an empty ring update lockup info to avoid
409                  * false positive.
410                  */
411                 radeon_ring_lockup_update(ring);
412         }
413         ndw = (ndw + ring->align_mask) & ~ring->align_mask;
414         while (ndw > (ring->ring_free_dw - 1)) {
415                 radeon_ring_free_size(rdev, ring);
416                 if (ndw < ring->ring_free_dw) {
417                         break;
418                 }
419                 r = radeon_fence_wait_next_locked(rdev, ring->idx);
420                 if (r)
421                         return r;
422         }
423         ring->count_dw = ndw;
424         ring->wptr_old = ring->wptr;
425         return 0;
426 }
427
428 /**
429  * radeon_ring_lock - lock the ring and allocate space on it
430  *
431  * @rdev: radeon_device pointer
432  * @ring: radeon_ring structure holding ring information
433  * @ndw: number of dwords to allocate in the ring buffer
434  *
435  * Lock the ring and allocate @ndw dwords in the ring buffer
436  * (all asics).
437  * Returns 0 on success, error on failure.
438  */
439 int radeon_ring_lock(struct radeon_device *rdev, struct radeon_ring *ring, unsigned ndw)
440 {
441         int r;
442
443         mutex_lock(&rdev->ring_lock);
444         r = radeon_ring_alloc(rdev, ring, ndw);
445         if (r) {
446                 mutex_unlock(&rdev->ring_lock);
447                 return r;
448         }
449         return 0;
450 }
451
452 /**
453  * radeon_ring_commit - tell the GPU to execute the new
454  * commands on the ring buffer
455  *
456  * @rdev: radeon_device pointer
457  * @ring: radeon_ring structure holding ring information
458  *
459  * Update the wptr (write pointer) to tell the GPU to
460  * execute new commands on the ring buffer (all asics).
461  */
462 void radeon_ring_commit(struct radeon_device *rdev, struct radeon_ring *ring)
463 {
464         /* We pad to match fetch size */
465         while (ring->wptr & ring->align_mask) {
466                 radeon_ring_write(ring, ring->nop);
467         }
468         DRM_MEMORYBARRIER();
469         WREG32(ring->wptr_reg, (ring->wptr << ring->ptr_reg_shift) & ring->ptr_reg_mask);
470         (void)RREG32(ring->wptr_reg);
471 }
472
473 /**
474  * radeon_ring_unlock_commit - tell the GPU to execute the new
475  * commands on the ring buffer and unlock it
476  *
477  * @rdev: radeon_device pointer
478  * @ring: radeon_ring structure holding ring information
479  *
480  * Call radeon_ring_commit() then unlock the ring (all asics).
481  */
482 void radeon_ring_unlock_commit(struct radeon_device *rdev, struct radeon_ring *ring)
483 {
484         radeon_ring_commit(rdev, ring);
485         mutex_unlock(&rdev->ring_lock);
486 }
487
488 /**
489  * radeon_ring_undo - reset the wptr
490  *
491  * @ring: radeon_ring structure holding ring information
492  *
493  * Reset the driver's copy of the wptr (all asics).
494  */
495 void radeon_ring_undo(struct radeon_ring *ring)
496 {
497         ring->wptr = ring->wptr_old;
498 }
499
500 /**
501  * radeon_ring_unlock_undo - reset the wptr and unlock the ring
502  *
503  * @ring: radeon_ring structure holding ring information
504  *
505  * Call radeon_ring_undo() then unlock the ring (all asics).
506  */
507 void radeon_ring_unlock_undo(struct radeon_device *rdev, struct radeon_ring *ring)
508 {
509         radeon_ring_undo(ring);
510         mutex_unlock(&rdev->ring_lock);
511 }
512
513 /**
514  * radeon_ring_force_activity - add some nop packets to the ring
515  *
516  * @rdev: radeon_device pointer
517  * @ring: radeon_ring structure holding ring information
518  *
519  * Add some nop packets to the ring to force activity (all asics).
520  * Used for lockup detection to see if the rptr is advancing.
521  */
522 void radeon_ring_force_activity(struct radeon_device *rdev, struct radeon_ring *ring)
523 {
524         int r;
525
526         radeon_ring_free_size(rdev, ring);
527         if (ring->rptr == ring->wptr) {
528                 r = radeon_ring_alloc(rdev, ring, 1);
529                 if (!r) {
530                         radeon_ring_write(ring, ring->nop);
531                         radeon_ring_commit(rdev, ring);
532                 }
533         }
534 }
535
536 /**
537  * radeon_ring_lockup_update - update lockup variables
538  *
539  * @ring: radeon_ring structure holding ring information
540  *
541  * Update the last rptr value and timestamp (all asics).
542  */
543 void radeon_ring_lockup_update(struct radeon_ring *ring)
544 {
545         ring->last_rptr = ring->rptr;
546         ring->last_activity = jiffies;
547 }
548
549 /**
550  * radeon_ring_test_lockup() - check if ring is lockedup by recording information
551  * @rdev:       radeon device structure
552  * @ring:       radeon_ring structure holding ring information
553  *
554  * We don't need to initialize the lockup tracking information as we will either
555  * have CP rptr to a different value of jiffies wrap around which will force
556  * initialization of the lockup tracking informations.
557  *
558  * A possible false positivie is if we get call after while and last_cp_rptr ==
559  * the current CP rptr, even if it's unlikely it might happen. To avoid this
560  * if the elapsed time since last call is bigger than 2 second than we return
561  * false and update the tracking information. Due to this the caller must call
562  * radeon_ring_test_lockup several time in less than 2sec for lockup to be reported
563  * the fencing code should be cautious about that.
564  *
565  * Caller should write to the ring to force CP to do something so we don't get
566  * false positive when CP is just gived nothing to do.
567  *
568  **/
569 bool radeon_ring_test_lockup(struct radeon_device *rdev, struct radeon_ring *ring)
570 {
571         unsigned long cjiffies, elapsed;
572         uint32_t rptr;
573
574         cjiffies = jiffies;
575         if (!time_after(cjiffies, ring->last_activity)) {
576                 /* likely a wrap around */
577                 radeon_ring_lockup_update(ring);
578                 return false;
579         }
580         rptr = RREG32(ring->rptr_reg);
581         ring->rptr = (rptr & ring->ptr_reg_mask) >> ring->ptr_reg_shift;
582         if (ring->rptr != ring->last_rptr) {
583                 /* CP is still working no lockup */
584                 radeon_ring_lockup_update(ring);
585                 return false;
586         }
587         elapsed = jiffies_to_msecs(cjiffies - ring->last_activity);
588         if (radeon_lockup_timeout && elapsed >= radeon_lockup_timeout) {
589                 dev_err(rdev->dev, "GPU lockup CP stall for more than %lumsec\n", elapsed);
590                 return true;
591         }
592         /* give a chance to the GPU ... */
593         return false;
594 }
595
596 /**
597  * radeon_ring_backup - Back up the content of a ring
598  *
599  * @rdev: radeon_device pointer
600  * @ring: the ring we want to back up
601  *
602  * Saves all unprocessed commits from a ring, returns the number of dwords saved.
603  */
604 unsigned radeon_ring_backup(struct radeon_device *rdev, struct radeon_ring *ring,
605                             uint32_t **data)
606 {
607         unsigned size, ptr, i;
608
609         /* just in case lock the ring */
610         mutex_lock(&rdev->ring_lock);
611         *data = NULL;
612
613         if (ring->ring_obj == NULL) {
614                 mutex_unlock(&rdev->ring_lock);
615                 return 0;
616         }
617
618         /* it doesn't make sense to save anything if all fences are signaled */
619         if (!radeon_fence_count_emitted(rdev, ring->idx)) {
620                 mutex_unlock(&rdev->ring_lock);
621                 return 0;
622         }
623
624         /* calculate the number of dw on the ring */
625         if (ring->rptr_save_reg)
626                 ptr = RREG32(ring->rptr_save_reg);
627         else if (rdev->wb.enabled)
628                 ptr = le32_to_cpu(*ring->next_rptr_cpu_addr);
629         else {
630                 /* no way to read back the next rptr */
631                 mutex_unlock(&rdev->ring_lock);
632                 return 0;
633         }
634
635         size = ring->wptr + (ring->ring_size / 4);
636         size -= ptr;
637         size &= ring->ptr_mask;
638         if (size == 0) {
639                 mutex_unlock(&rdev->ring_lock);
640                 return 0;
641         }
642
643         /* and then save the content of the ring */
644         *data = kmalloc_array(size, sizeof(uint32_t), GFP_KERNEL);
645         if (!*data) {
646                 mutex_unlock(&rdev->ring_lock);
647                 return 0;
648         }
649         for (i = 0; i < size; ++i) {
650                 (*data)[i] = ring->ring[ptr++];
651                 ptr &= ring->ptr_mask;
652         }
653
654         mutex_unlock(&rdev->ring_lock);
655         return size;
656 }
657
658 /**
659  * radeon_ring_restore - append saved commands to the ring again
660  *
661  * @rdev: radeon_device pointer
662  * @ring: ring to append commands to
663  * @size: number of dwords we want to write
664  * @data: saved commands
665  *
666  * Allocates space on the ring and restore the previously saved commands.
667  */
668 int radeon_ring_restore(struct radeon_device *rdev, struct radeon_ring *ring,
669                         unsigned size, uint32_t *data)
670 {
671         int i, r;
672
673         if (!size || !data)
674                 return 0;
675
676         /* restore the saved ring content */
677         r = radeon_ring_lock(rdev, ring, size);
678         if (r)
679                 return r;
680
681         for (i = 0; i < size; ++i) {
682                 radeon_ring_write(ring, data[i]);
683         }
684
685         radeon_ring_unlock_commit(rdev, ring);
686         kfree(data);
687         return 0;
688 }
689
690 /**
691  * radeon_ring_init - init driver ring struct.
692  *
693  * @rdev: radeon_device pointer
694  * @ring: radeon_ring structure holding ring information
695  * @ring_size: size of the ring
696  * @rptr_offs: offset of the rptr writeback location in the WB buffer
697  * @rptr_reg: MMIO offset of the rptr register
698  * @wptr_reg: MMIO offset of the wptr register
699  * @ptr_reg_shift: bit offset of the rptr/wptr values
700  * @ptr_reg_mask: bit mask of the rptr/wptr values
701  * @nop: nop packet for this ring
702  *
703  * Initialize the driver information for the selected ring (all asics).
704  * Returns 0 on success, error on failure.
705  */
706 int radeon_ring_init(struct radeon_device *rdev, struct radeon_ring *ring, unsigned ring_size,
707                      unsigned rptr_offs, unsigned rptr_reg, unsigned wptr_reg,
708                      u32 ptr_reg_shift, u32 ptr_reg_mask, u32 nop)
709 {
710         int r;
711
712         ring->ring_size = ring_size;
713         ring->rptr_offs = rptr_offs;
714         ring->rptr_reg = rptr_reg;
715         ring->wptr_reg = wptr_reg;
716         ring->ptr_reg_shift = ptr_reg_shift;
717         ring->ptr_reg_mask = ptr_reg_mask;
718         ring->nop = nop;
719         /* Allocate ring buffer */
720         if (ring->ring_obj == NULL) {
721                 r = radeon_bo_create(rdev, ring->ring_size, PAGE_SIZE, true,
722                                      RADEON_GEM_DOMAIN_GTT,
723                                      NULL, &ring->ring_obj);
724                 if (r) {
725                         dev_err(rdev->dev, "(%d) ring create failed\n", r);
726                         return r;
727                 }
728                 r = radeon_bo_reserve(ring->ring_obj, false);
729                 if (unlikely(r != 0))
730                         return r;
731                 r = radeon_bo_pin(ring->ring_obj, RADEON_GEM_DOMAIN_GTT,
732                                         &ring->gpu_addr);
733                 if (r) {
734                         radeon_bo_unreserve(ring->ring_obj);
735                         dev_err(rdev->dev, "(%d) ring pin failed\n", r);
736                         return r;
737                 }
738                 r = radeon_bo_kmap(ring->ring_obj,
739                                        (void **)&ring->ring);
740                 radeon_bo_unreserve(ring->ring_obj);
741                 if (r) {
742                         dev_err(rdev->dev, "(%d) ring map failed\n", r);
743                         return r;
744                 }
745         }
746         ring->ptr_mask = (ring->ring_size / 4) - 1;
747         ring->ring_free_dw = ring->ring_size / 4;
748         if (rdev->wb.enabled) {
749                 u32 index = RADEON_WB_RING0_NEXT_RPTR + (ring->idx * 4);
750                 ring->next_rptr_gpu_addr = rdev->wb.gpu_addr + index;
751                 ring->next_rptr_cpu_addr = &rdev->wb.wb[index/4];
752         }
753         if (radeon_debugfs_ring_init(rdev, ring)) {
754                 DRM_ERROR("Failed to register debugfs file for rings !\n");
755         }
756         radeon_ring_lockup_update(ring);
757         return 0;
758 }
759
760 /**
761  * radeon_ring_fini - tear down the driver ring struct.
762  *
763  * @rdev: radeon_device pointer
764  * @ring: radeon_ring structure holding ring information
765  *
766  * Tear down the driver information for the selected ring (all asics).
767  */
768 void radeon_ring_fini(struct radeon_device *rdev, struct radeon_ring *ring)
769 {
770         int r;
771         struct radeon_bo *ring_obj;
772
773         mutex_lock(&rdev->ring_lock);
774         ring_obj = ring->ring_obj;
775         ring->ready = false;
776         ring->ring = NULL;
777         ring->ring_obj = NULL;
778         mutex_unlock(&rdev->ring_lock);
779
780         if (ring_obj) {
781                 r = radeon_bo_reserve(ring_obj, false);
782                 if (likely(r == 0)) {
783                         radeon_bo_kunmap(ring_obj);
784                         radeon_bo_unpin(ring_obj);
785                         radeon_bo_unreserve(ring_obj);
786                 }
787                 radeon_bo_unref(&ring_obj);
788         }
789 }
790
791 /*
792  * Debugfs info
793  */
794 #if defined(CONFIG_DEBUG_FS)
795
796 static int radeon_debugfs_ring_info(struct seq_file *m, void *data)
797 {
798         struct drm_info_node *node = (struct drm_info_node *) m->private;
799         struct drm_device *dev = node->minor->dev;
800         struct radeon_device *rdev = dev->dev_private;
801         int ridx = *(int*)node->info_ent->data;
802         struct radeon_ring *ring = &rdev->ring[ridx];
803         unsigned count, i, j;
804         u32 tmp;
805
806         radeon_ring_free_size(rdev, ring);
807         count = (ring->ring_size / 4) - ring->ring_free_dw;
808         tmp = RREG32(ring->wptr_reg) >> ring->ptr_reg_shift;
809         seq_printf(m, "wptr(0x%04x): 0x%08x [%5d]\n", ring->wptr_reg, tmp, tmp);
810         tmp = RREG32(ring->rptr_reg) >> ring->ptr_reg_shift;
811         seq_printf(m, "rptr(0x%04x): 0x%08x [%5d]\n", ring->rptr_reg, tmp, tmp);
812         if (ring->rptr_save_reg) {
813                 seq_printf(m, "rptr next(0x%04x): 0x%08x\n", ring->rptr_save_reg,
814                            RREG32(ring->rptr_save_reg));
815         }
816         seq_printf(m, "driver's copy of the wptr: 0x%08x [%5d]\n", ring->wptr, ring->wptr);
817         seq_printf(m, "driver's copy of the rptr: 0x%08x [%5d]\n", ring->rptr, ring->rptr);
818         seq_printf(m, "last semaphore signal addr : 0x%016llx\n", ring->last_semaphore_signal_addr);
819         seq_printf(m, "last semaphore wait addr   : 0x%016llx\n", ring->last_semaphore_wait_addr);
820         seq_printf(m, "%u free dwords in ring\n", ring->ring_free_dw);
821         seq_printf(m, "%u dwords in ring\n", count);
822         /* print 8 dw before current rptr as often it's the last executed
823          * packet that is the root issue
824          */
825         i = (ring->rptr + ring->ptr_mask + 1 - 32) & ring->ptr_mask;
826         if (ring->ready) {
827                 for (j = 0; j <= (count + 32); j++) {
828                         seq_printf(m, "r[%5d]=0x%08x\n", i, ring->ring[i]);
829                         i = (i + 1) & ring->ptr_mask;
830                 }
831         }
832         return 0;
833 }
834
835 static int radeon_gfx_index = RADEON_RING_TYPE_GFX_INDEX;
836 static int cayman_cp1_index = CAYMAN_RING_TYPE_CP1_INDEX;
837 static int cayman_cp2_index = CAYMAN_RING_TYPE_CP2_INDEX;
838 static int radeon_dma1_index = R600_RING_TYPE_DMA_INDEX;
839 static int radeon_dma2_index = CAYMAN_RING_TYPE_DMA1_INDEX;
840 static int r600_uvd_index = R600_RING_TYPE_UVD_INDEX;
841
842 static struct drm_info_list radeon_debugfs_ring_info_list[] = {
843         {"radeon_ring_gfx", radeon_debugfs_ring_info, 0, &radeon_gfx_index},
844         {"radeon_ring_cp1", radeon_debugfs_ring_info, 0, &cayman_cp1_index},
845         {"radeon_ring_cp2", radeon_debugfs_ring_info, 0, &cayman_cp2_index},
846         {"radeon_ring_dma1", radeon_debugfs_ring_info, 0, &radeon_dma1_index},
847         {"radeon_ring_dma2", radeon_debugfs_ring_info, 0, &radeon_dma2_index},
848         {"radeon_ring_uvd", radeon_debugfs_ring_info, 0, &r600_uvd_index},
849 };
850
851 static int radeon_debugfs_sa_info(struct seq_file *m, void *data)
852 {
853         struct drm_info_node *node = (struct drm_info_node *) m->private;
854         struct drm_device *dev = node->minor->dev;
855         struct radeon_device *rdev = dev->dev_private;
856
857         radeon_sa_bo_dump_debug_info(&rdev->ring_tmp_bo, m);
858
859         return 0;
860
861 }
862
863 static struct drm_info_list radeon_debugfs_sa_list[] = {
864         {"radeon_sa_info", &radeon_debugfs_sa_info, 0, NULL},
865 };
866
867 #endif
868
869 static int radeon_debugfs_ring_init(struct radeon_device *rdev, struct radeon_ring *ring)
870 {
871 #if defined(CONFIG_DEBUG_FS)
872         unsigned i;
873         for (i = 0; i < ARRAY_SIZE(radeon_debugfs_ring_info_list); ++i) {
874                 struct drm_info_list *info = &radeon_debugfs_ring_info_list[i];
875                 int ridx = *(int*)radeon_debugfs_ring_info_list[i].data;
876                 unsigned r;
877
878                 if (&rdev->ring[ridx] != ring)
879                         continue;
880
881                 r = radeon_debugfs_add_files(rdev, info, 1);
882                 if (r)
883                         return r;
884         }
885 #endif
886         return 0;
887 }
888
889 static int radeon_debugfs_sa_init(struct radeon_device *rdev)
890 {
891 #if defined(CONFIG_DEBUG_FS)
892         return radeon_debugfs_add_files(rdev, radeon_debugfs_sa_list, 1);
893 #else
894         return 0;
895 #endif
896 }