Merge branch 'next' of git://people.freedesktop.org/~deathsimple/linux into drm-core...
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / radeon / radeon.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  */
28 #ifndef __RADEON_H__
29 #define __RADEON_H__
30
31 /* TODO: Here are things that needs to be done :
32  *      - surface allocator & initializer : (bit like scratch reg) should
33  *        initialize HDP_ stuff on RS600, R600, R700 hw, well anythings
34  *        related to surface
35  *      - WB : write back stuff (do it bit like scratch reg things)
36  *      - Vblank : look at Jesse's rework and what we should do
37  *      - r600/r700: gart & cp
38  *      - cs : clean cs ioctl use bitmap & things like that.
39  *      - power management stuff
40  *      - Barrier in gart code
41  *      - Unmappabled vram ?
42  *      - TESTING, TESTING, TESTING
43  */
44
45 /* Initialization path:
46  *  We expect that acceleration initialization might fail for various
47  *  reasons even thought we work hard to make it works on most
48  *  configurations. In order to still have a working userspace in such
49  *  situation the init path must succeed up to the memory controller
50  *  initialization point. Failure before this point are considered as
51  *  fatal error. Here is the init callchain :
52  *      radeon_device_init  perform common structure, mutex initialization
53  *      asic_init           setup the GPU memory layout and perform all
54  *                          one time initialization (failure in this
55  *                          function are considered fatal)
56  *      asic_startup        setup the GPU acceleration, in order to
57  *                          follow guideline the first thing this
58  *                          function should do is setting the GPU
59  *                          memory controller (only MC setup failure
60  *                          are considered as fatal)
61  */
62
63 #include <linux/atomic.h>
64 #include <linux/wait.h>
65 #include <linux/list.h>
66 #include <linux/kref.h>
67
68 #include <ttm/ttm_bo_api.h>
69 #include <ttm/ttm_bo_driver.h>
70 #include <ttm/ttm_placement.h>
71 #include <ttm/ttm_module.h>
72 #include <ttm/ttm_execbuf_util.h>
73
74 #include "radeon_family.h"
75 #include "radeon_mode.h"
76 #include "radeon_reg.h"
77
78 /*
79  * Modules parameters.
80  */
81 extern int radeon_no_wb;
82 extern int radeon_modeset;
83 extern int radeon_dynclks;
84 extern int radeon_r4xx_atom;
85 extern int radeon_agpmode;
86 extern int radeon_vram_limit;
87 extern int radeon_gart_size;
88 extern int radeon_benchmarking;
89 extern int radeon_testing;
90 extern int radeon_connector_table;
91 extern int radeon_tv;
92 extern int radeon_audio;
93 extern int radeon_disp_priority;
94 extern int radeon_hw_i2c;
95 extern int radeon_pcie_gen2;
96 extern int radeon_msi;
97 extern int radeon_lockup_timeout;
98
99 /*
100  * Copy from radeon_drv.h so we don't have to include both and have conflicting
101  * symbol;
102  */
103 #define RADEON_MAX_USEC_TIMEOUT                 100000  /* 100 ms */
104 #define RADEON_FENCE_JIFFIES_TIMEOUT            (HZ / 2)
105 /* RADEON_IB_POOL_SIZE must be a power of 2 */
106 #define RADEON_IB_POOL_SIZE                     16
107 #define RADEON_DEBUGFS_MAX_COMPONENTS           32
108 #define RADEONFB_CONN_LIMIT                     4
109 #define RADEON_BIOS_NUM_SCRATCH                 8
110
111 /* max number of rings */
112 #define RADEON_NUM_RINGS                        3
113
114 /* fence seq are set to this number when signaled */
115 #define RADEON_FENCE_SIGNALED_SEQ               0LL
116
117 /* internal ring indices */
118 /* r1xx+ has gfx CP ring */
119 #define RADEON_RING_TYPE_GFX_INDEX              0
120
121 /* cayman has 2 compute CP rings */
122 #define CAYMAN_RING_TYPE_CP1_INDEX              1
123 #define CAYMAN_RING_TYPE_CP2_INDEX              2
124
125 /* hardcode those limit for now */
126 #define RADEON_VA_RESERVED_SIZE                 (8 << 20)
127 #define RADEON_IB_VM_MAX_SIZE                   (64 << 10)
128
129 /*
130  * Errata workarounds.
131  */
132 enum radeon_pll_errata {
133         CHIP_ERRATA_R300_CG             = 0x00000001,
134         CHIP_ERRATA_PLL_DUMMYREADS      = 0x00000002,
135         CHIP_ERRATA_PLL_DELAY           = 0x00000004
136 };
137
138
139 struct radeon_device;
140
141
142 /*
143  * BIOS.
144  */
145 #define ATRM_BIOS_PAGE 4096
146
147 #if defined(CONFIG_VGA_SWITCHEROO)
148 bool radeon_atrm_supported(struct pci_dev *pdev);
149 int radeon_atrm_get_bios_chunk(uint8_t *bios, int offset, int len);
150 #else
151 static inline bool radeon_atrm_supported(struct pci_dev *pdev)
152 {
153         return false;
154 }
155
156 static inline int radeon_atrm_get_bios_chunk(uint8_t *bios, int offset, int len){
157         return -EINVAL;
158 }
159 #endif
160 bool radeon_get_bios(struct radeon_device *rdev);
161
162 /*
163  * Dummy page
164  */
165 struct radeon_dummy_page {
166         struct page     *page;
167         dma_addr_t      addr;
168 };
169 int radeon_dummy_page_init(struct radeon_device *rdev);
170 void radeon_dummy_page_fini(struct radeon_device *rdev);
171
172
173 /*
174  * Clocks
175  */
176 struct radeon_clock {
177         struct radeon_pll p1pll;
178         struct radeon_pll p2pll;
179         struct radeon_pll dcpll;
180         struct radeon_pll spll;
181         struct radeon_pll mpll;
182         /* 10 Khz units */
183         uint32_t default_mclk;
184         uint32_t default_sclk;
185         uint32_t default_dispclk;
186         uint32_t dp_extclk;
187         uint32_t max_pixel_clock;
188 };
189
190 /*
191  * Power management
192  */
193 int radeon_pm_init(struct radeon_device *rdev);
194 void radeon_pm_fini(struct radeon_device *rdev);
195 void radeon_pm_compute_clocks(struct radeon_device *rdev);
196 void radeon_pm_suspend(struct radeon_device *rdev);
197 void radeon_pm_resume(struct radeon_device *rdev);
198 void radeon_combios_get_power_modes(struct radeon_device *rdev);
199 void radeon_atombios_get_power_modes(struct radeon_device *rdev);
200 void radeon_atom_set_voltage(struct radeon_device *rdev, u16 voltage_level, u8 voltage_type);
201 void rs690_pm_info(struct radeon_device *rdev);
202 extern int rv6xx_get_temp(struct radeon_device *rdev);
203 extern int rv770_get_temp(struct radeon_device *rdev);
204 extern int evergreen_get_temp(struct radeon_device *rdev);
205 extern int sumo_get_temp(struct radeon_device *rdev);
206 extern int si_get_temp(struct radeon_device *rdev);
207 extern void evergreen_tiling_fields(unsigned tiling_flags, unsigned *bankw,
208                                     unsigned *bankh, unsigned *mtaspect,
209                                     unsigned *tile_split);
210
211 /*
212  * Fences.
213  */
214 struct radeon_fence_driver {
215         uint32_t                        scratch_reg;
216         uint64_t                        gpu_addr;
217         volatile uint32_t               *cpu_addr;
218         /* sync_seq is protected by ring emission lock */
219         uint64_t                        sync_seq[RADEON_NUM_RINGS];
220         atomic64_t                      last_seq;
221         unsigned long                   last_activity;
222         bool                            initialized;
223 };
224
225 struct radeon_fence {
226         struct radeon_device            *rdev;
227         struct kref                     kref;
228         /* protected by radeon_fence.lock */
229         uint64_t                        seq;
230         /* RB, DMA, etc. */
231         unsigned                        ring;
232 };
233
234 int radeon_fence_driver_start_ring(struct radeon_device *rdev, int ring);
235 int radeon_fence_driver_init(struct radeon_device *rdev);
236 void radeon_fence_driver_fini(struct radeon_device *rdev);
237 int radeon_fence_emit(struct radeon_device *rdev, struct radeon_fence **fence, int ring);
238 void radeon_fence_process(struct radeon_device *rdev, int ring);
239 bool radeon_fence_signaled(struct radeon_fence *fence);
240 int radeon_fence_wait(struct radeon_fence *fence, bool interruptible);
241 int radeon_fence_wait_next_locked(struct radeon_device *rdev, int ring);
242 int radeon_fence_wait_empty_locked(struct radeon_device *rdev, int ring);
243 int radeon_fence_wait_any(struct radeon_device *rdev,
244                           struct radeon_fence **fences,
245                           bool intr);
246 struct radeon_fence *radeon_fence_ref(struct radeon_fence *fence);
247 void radeon_fence_unref(struct radeon_fence **fence);
248 unsigned radeon_fence_count_emitted(struct radeon_device *rdev, int ring);
249 bool radeon_fence_need_sync(struct radeon_fence *fence, int ring);
250 void radeon_fence_note_sync(struct radeon_fence *fence, int ring);
251 static inline struct radeon_fence *radeon_fence_later(struct radeon_fence *a,
252                                                       struct radeon_fence *b)
253 {
254         if (!a) {
255                 return b;
256         }
257
258         if (!b) {
259                 return a;
260         }
261
262         BUG_ON(a->ring != b->ring);
263
264         if (a->seq > b->seq) {
265                 return a;
266         } else {
267                 return b;
268         }
269 }
270
271 /*
272  * Tiling registers
273  */
274 struct radeon_surface_reg {
275         struct radeon_bo *bo;
276 };
277
278 #define RADEON_GEM_MAX_SURFACES 8
279
280 /*
281  * TTM.
282  */
283 struct radeon_mman {
284         struct ttm_bo_global_ref        bo_global_ref;
285         struct drm_global_reference     mem_global_ref;
286         struct ttm_bo_device            bdev;
287         bool                            mem_global_referenced;
288         bool                            initialized;
289 };
290
291 /* bo virtual address in a specific vm */
292 struct radeon_bo_va {
293         /* bo list is protected by bo being reserved */
294         struct list_head                bo_list;
295         /* vm list is protected by vm mutex */
296         struct list_head                vm_list;
297         /* constant after initialization */
298         struct radeon_vm                *vm;
299         struct radeon_bo                *bo;
300         uint64_t                        soffset;
301         uint64_t                        eoffset;
302         uint32_t                        flags;
303         bool                            valid;
304 };
305
306 struct radeon_bo {
307         /* Protected by gem.mutex */
308         struct list_head                list;
309         /* Protected by tbo.reserved */
310         u32                             placements[3];
311         struct ttm_placement            placement;
312         struct ttm_buffer_object        tbo;
313         struct ttm_bo_kmap_obj          kmap;
314         unsigned                        pin_count;
315         void                            *kptr;
316         u32                             tiling_flags;
317         u32                             pitch;
318         int                             surface_reg;
319         /* list of all virtual address to which this bo
320          * is associated to
321          */
322         struct list_head                va;
323         /* Constant after initialization */
324         struct radeon_device            *rdev;
325         struct drm_gem_object           gem_base;
326
327         struct ttm_bo_kmap_obj dma_buf_vmap;
328         int vmapping_count;
329 };
330 #define gem_to_radeon_bo(gobj) container_of((gobj), struct radeon_bo, gem_base)
331
332 struct radeon_bo_list {
333         struct ttm_validate_buffer tv;
334         struct radeon_bo        *bo;
335         uint64_t                gpu_offset;
336         unsigned                rdomain;
337         unsigned                wdomain;
338         u32                     tiling_flags;
339 };
340
341 /* sub-allocation manager, it has to be protected by another lock.
342  * By conception this is an helper for other part of the driver
343  * like the indirect buffer or semaphore, which both have their
344  * locking.
345  *
346  * Principe is simple, we keep a list of sub allocation in offset
347  * order (first entry has offset == 0, last entry has the highest
348  * offset).
349  *
350  * When allocating new object we first check if there is room at
351  * the end total_size - (last_object_offset + last_object_size) >=
352  * alloc_size. If so we allocate new object there.
353  *
354  * When there is not enough room at the end, we start waiting for
355  * each sub object until we reach object_offset+object_size >=
356  * alloc_size, this object then become the sub object we return.
357  *
358  * Alignment can't be bigger than page size.
359  *
360  * Hole are not considered for allocation to keep things simple.
361  * Assumption is that there won't be hole (all object on same
362  * alignment).
363  */
364 struct radeon_sa_manager {
365         spinlock_t              lock;
366         struct radeon_bo        *bo;
367         struct list_head        *hole;
368         struct list_head        flist[RADEON_NUM_RINGS];
369         struct list_head        olist;
370         unsigned                size;
371         uint64_t                gpu_addr;
372         void                    *cpu_ptr;
373         uint32_t                domain;
374 };
375
376 struct radeon_sa_bo;
377
378 /* sub-allocation buffer */
379 struct radeon_sa_bo {
380         struct list_head                olist;
381         struct list_head                flist;
382         struct radeon_sa_manager        *manager;
383         unsigned                        soffset;
384         unsigned                        eoffset;
385         struct radeon_fence             *fence;
386 };
387
388 /*
389  * GEM objects.
390  */
391 struct radeon_gem {
392         struct mutex            mutex;
393         struct list_head        objects;
394 };
395
396 int radeon_gem_init(struct radeon_device *rdev);
397 void radeon_gem_fini(struct radeon_device *rdev);
398 int radeon_gem_object_create(struct radeon_device *rdev, int size,
399                                 int alignment, int initial_domain,
400                                 bool discardable, bool kernel,
401                                 struct drm_gem_object **obj);
402
403 int radeon_mode_dumb_create(struct drm_file *file_priv,
404                             struct drm_device *dev,
405                             struct drm_mode_create_dumb *args);
406 int radeon_mode_dumb_mmap(struct drm_file *filp,
407                           struct drm_device *dev,
408                           uint32_t handle, uint64_t *offset_p);
409 int radeon_mode_dumb_destroy(struct drm_file *file_priv,
410                              struct drm_device *dev,
411                              uint32_t handle);
412
413 /*
414  * Semaphores.
415  */
416 /* everything here is constant */
417 struct radeon_semaphore {
418         struct radeon_sa_bo             *sa_bo;
419         signed                          waiters;
420         uint64_t                        gpu_addr;
421 };
422
423 int radeon_semaphore_create(struct radeon_device *rdev,
424                             struct radeon_semaphore **semaphore);
425 void radeon_semaphore_emit_signal(struct radeon_device *rdev, int ring,
426                                   struct radeon_semaphore *semaphore);
427 void radeon_semaphore_emit_wait(struct radeon_device *rdev, int ring,
428                                 struct radeon_semaphore *semaphore);
429 int radeon_semaphore_sync_rings(struct radeon_device *rdev,
430                                 struct radeon_semaphore *semaphore,
431                                 int signaler, int waiter);
432 void radeon_semaphore_free(struct radeon_device *rdev,
433                            struct radeon_semaphore **semaphore,
434                            struct radeon_fence *fence);
435
436 /*
437  * GART structures, functions & helpers
438  */
439 struct radeon_mc;
440
441 #define RADEON_GPU_PAGE_SIZE 4096
442 #define RADEON_GPU_PAGE_MASK (RADEON_GPU_PAGE_SIZE - 1)
443 #define RADEON_GPU_PAGE_SHIFT 12
444 #define RADEON_GPU_PAGE_ALIGN(a) (((a) + RADEON_GPU_PAGE_MASK) & ~RADEON_GPU_PAGE_MASK)
445
446 struct radeon_gart {
447         dma_addr_t                      table_addr;
448         struct radeon_bo                *robj;
449         void                            *ptr;
450         unsigned                        num_gpu_pages;
451         unsigned                        num_cpu_pages;
452         unsigned                        table_size;
453         struct page                     **pages;
454         dma_addr_t                      *pages_addr;
455         bool                            ready;
456 };
457
458 int radeon_gart_table_ram_alloc(struct radeon_device *rdev);
459 void radeon_gart_table_ram_free(struct radeon_device *rdev);
460 int radeon_gart_table_vram_alloc(struct radeon_device *rdev);
461 void radeon_gart_table_vram_free(struct radeon_device *rdev);
462 int radeon_gart_table_vram_pin(struct radeon_device *rdev);
463 void radeon_gart_table_vram_unpin(struct radeon_device *rdev);
464 int radeon_gart_init(struct radeon_device *rdev);
465 void radeon_gart_fini(struct radeon_device *rdev);
466 void radeon_gart_unbind(struct radeon_device *rdev, unsigned offset,
467                         int pages);
468 int radeon_gart_bind(struct radeon_device *rdev, unsigned offset,
469                      int pages, struct page **pagelist,
470                      dma_addr_t *dma_addr);
471 void radeon_gart_restore(struct radeon_device *rdev);
472
473
474 /*
475  * GPU MC structures, functions & helpers
476  */
477 struct radeon_mc {
478         resource_size_t         aper_size;
479         resource_size_t         aper_base;
480         resource_size_t         agp_base;
481         /* for some chips with <= 32MB we need to lie
482          * about vram size near mc fb location */
483         u64                     mc_vram_size;
484         u64                     visible_vram_size;
485         u64                     gtt_size;
486         u64                     gtt_start;
487         u64                     gtt_end;
488         u64                     vram_start;
489         u64                     vram_end;
490         unsigned                vram_width;
491         u64                     real_vram_size;
492         int                     vram_mtrr;
493         bool                    vram_is_ddr;
494         bool                    igp_sideport_enabled;
495         u64                     gtt_base_align;
496 };
497
498 bool radeon_combios_sideport_present(struct radeon_device *rdev);
499 bool radeon_atombios_sideport_present(struct radeon_device *rdev);
500
501 /*
502  * GPU scratch registers structures, functions & helpers
503  */
504 struct radeon_scratch {
505         unsigned                num_reg;
506         uint32_t                reg_base;
507         bool                    free[32];
508         uint32_t                reg[32];
509 };
510
511 int radeon_scratch_get(struct radeon_device *rdev, uint32_t *reg);
512 void radeon_scratch_free(struct radeon_device *rdev, uint32_t reg);
513
514
515 /*
516  * IRQS.
517  */
518
519 struct radeon_unpin_work {
520         struct work_struct work;
521         struct radeon_device *rdev;
522         int crtc_id;
523         struct radeon_fence *fence;
524         struct drm_pending_vblank_event *event;
525         struct radeon_bo *old_rbo;
526         u64 new_crtc_base;
527 };
528
529 struct r500_irq_stat_regs {
530         u32 disp_int;
531         u32 hdmi0_status;
532 };
533
534 struct r600_irq_stat_regs {
535         u32 disp_int;
536         u32 disp_int_cont;
537         u32 disp_int_cont2;
538         u32 d1grph_int;
539         u32 d2grph_int;
540         u32 hdmi0_status;
541         u32 hdmi1_status;
542 };
543
544 struct evergreen_irq_stat_regs {
545         u32 disp_int;
546         u32 disp_int_cont;
547         u32 disp_int_cont2;
548         u32 disp_int_cont3;
549         u32 disp_int_cont4;
550         u32 disp_int_cont5;
551         u32 d1grph_int;
552         u32 d2grph_int;
553         u32 d3grph_int;
554         u32 d4grph_int;
555         u32 d5grph_int;
556         u32 d6grph_int;
557         u32 afmt_status1;
558         u32 afmt_status2;
559         u32 afmt_status3;
560         u32 afmt_status4;
561         u32 afmt_status5;
562         u32 afmt_status6;
563 };
564
565 union radeon_irq_stat_regs {
566         struct r500_irq_stat_regs r500;
567         struct r600_irq_stat_regs r600;
568         struct evergreen_irq_stat_regs evergreen;
569 };
570
571 #define RADEON_MAX_HPD_PINS 6
572 #define RADEON_MAX_CRTCS 6
573 #define RADEON_MAX_AFMT_BLOCKS 6
574
575 struct radeon_irq {
576         bool                            installed;
577         spinlock_t                      lock;
578         atomic_t                        ring_int[RADEON_NUM_RINGS];
579         bool                            crtc_vblank_int[RADEON_MAX_CRTCS];
580         atomic_t                        pflip[RADEON_MAX_CRTCS];
581         wait_queue_head_t               vblank_queue;
582         bool                            hpd[RADEON_MAX_HPD_PINS];
583         bool                            gui_idle;
584         bool                            gui_idle_acked;
585         wait_queue_head_t               idle_queue;
586         bool                            afmt[RADEON_MAX_AFMT_BLOCKS];
587         union radeon_irq_stat_regs      stat_regs;
588 };
589
590 int radeon_irq_kms_init(struct radeon_device *rdev);
591 void radeon_irq_kms_fini(struct radeon_device *rdev);
592 void radeon_irq_kms_sw_irq_get(struct radeon_device *rdev, int ring);
593 void radeon_irq_kms_sw_irq_put(struct radeon_device *rdev, int ring);
594 void radeon_irq_kms_pflip_irq_get(struct radeon_device *rdev, int crtc);
595 void radeon_irq_kms_pflip_irq_put(struct radeon_device *rdev, int crtc);
596 void radeon_irq_kms_enable_afmt(struct radeon_device *rdev, int block);
597 void radeon_irq_kms_disable_afmt(struct radeon_device *rdev, int block);
598 void radeon_irq_kms_enable_hpd(struct radeon_device *rdev, unsigned hpd_mask);
599 void radeon_irq_kms_disable_hpd(struct radeon_device *rdev, unsigned hpd_mask);
600 int radeon_irq_kms_wait_gui_idle(struct radeon_device *rdev);
601
602 /*
603  * CP & rings.
604  */
605
606 struct radeon_ib {
607         struct radeon_sa_bo             *sa_bo;
608         uint32_t                        length_dw;
609         uint64_t                        gpu_addr;
610         uint32_t                        *ptr;
611         int                             ring;
612         struct radeon_fence             *fence;
613         unsigned                        vm_id;
614         bool                            is_const_ib;
615         struct radeon_fence             *sync_to[RADEON_NUM_RINGS];
616         struct radeon_semaphore         *semaphore;
617 };
618
619 struct radeon_ring {
620         struct radeon_bo        *ring_obj;
621         volatile uint32_t       *ring;
622         unsigned                rptr;
623         unsigned                rptr_offs;
624         unsigned                rptr_reg;
625         unsigned                wptr;
626         unsigned                wptr_old;
627         unsigned                wptr_reg;
628         unsigned                ring_size;
629         unsigned                ring_free_dw;
630         int                     count_dw;
631         unsigned long           last_activity;
632         unsigned                last_rptr;
633         uint64_t                gpu_addr;
634         uint32_t                align_mask;
635         uint32_t                ptr_mask;
636         bool                    ready;
637         u32                     ptr_reg_shift;
638         u32                     ptr_reg_mask;
639         u32                     nop;
640 };
641
642 /*
643  * VM
644  */
645 struct radeon_vm {
646         struct list_head                list;
647         struct list_head                va;
648         int                             id;
649         unsigned                        last_pfn;
650         u64                             pt_gpu_addr;
651         u64                             *pt;
652         struct radeon_sa_bo             *sa_bo;
653         struct mutex                    mutex;
654         /* last fence for cs using this vm */
655         struct radeon_fence             *fence;
656 };
657
658 struct radeon_vm_funcs {
659         int (*init)(struct radeon_device *rdev);
660         void (*fini)(struct radeon_device *rdev);
661         /* cs mutex must be lock for schedule_ib */
662         int (*bind)(struct radeon_device *rdev, struct radeon_vm *vm, int id);
663         void (*unbind)(struct radeon_device *rdev, struct radeon_vm *vm);
664         void (*tlb_flush)(struct radeon_device *rdev, struct radeon_vm *vm);
665         uint32_t (*page_flags)(struct radeon_device *rdev,
666                                struct radeon_vm *vm,
667                                uint32_t flags);
668         void (*set_page)(struct radeon_device *rdev, struct radeon_vm *vm,
669                         unsigned pfn, uint64_t addr, uint32_t flags);
670 };
671
672 struct radeon_vm_manager {
673         struct mutex                    lock;
674         struct list_head                lru_vm;
675         uint32_t                        use_bitmap;
676         struct radeon_sa_manager        sa_manager;
677         uint32_t                        max_pfn;
678         /* fields constant after init */
679         const struct radeon_vm_funcs    *funcs;
680         /* number of VMIDs */
681         unsigned                        nvm;
682         /* vram base address for page table entry  */
683         u64                             vram_base_offset;
684         /* is vm enabled? */
685         bool                            enabled;
686 };
687
688 /*
689  * file private structure
690  */
691 struct radeon_fpriv {
692         struct radeon_vm                vm;
693 };
694
695 /*
696  * R6xx+ IH ring
697  */
698 struct r600_ih {
699         struct radeon_bo        *ring_obj;
700         volatile uint32_t       *ring;
701         unsigned                rptr;
702         unsigned                ring_size;
703         uint64_t                gpu_addr;
704         uint32_t                ptr_mask;
705         atomic_t                lock;
706         bool                    enabled;
707 };
708
709 struct r600_blit_cp_primitives {
710         void (*set_render_target)(struct radeon_device *rdev, int format,
711                                   int w, int h, u64 gpu_addr);
712         void (*cp_set_surface_sync)(struct radeon_device *rdev,
713                                     u32 sync_type, u32 size,
714                                     u64 mc_addr);
715         void (*set_shaders)(struct radeon_device *rdev);
716         void (*set_vtx_resource)(struct radeon_device *rdev, u64 gpu_addr);
717         void (*set_tex_resource)(struct radeon_device *rdev,
718                                  int format, int w, int h, int pitch,
719                                  u64 gpu_addr, u32 size);
720         void (*set_scissors)(struct radeon_device *rdev, int x1, int y1,
721                              int x2, int y2);
722         void (*draw_auto)(struct radeon_device *rdev);
723         void (*set_default_state)(struct radeon_device *rdev);
724 };
725
726 struct r600_blit {
727         struct radeon_bo        *shader_obj;
728         struct r600_blit_cp_primitives primitives;
729         int max_dim;
730         int ring_size_common;
731         int ring_size_per_loop;
732         u64 shader_gpu_addr;
733         u32 vs_offset, ps_offset;
734         u32 state_offset;
735         u32 state_len;
736 };
737
738 void r600_blit_suspend(struct radeon_device *rdev);
739
740 /*
741  * SI RLC stuff
742  */
743 struct si_rlc {
744         /* for power gating */
745         struct radeon_bo        *save_restore_obj;
746         uint64_t                save_restore_gpu_addr;
747         /* for clear state */
748         struct radeon_bo        *clear_state_obj;
749         uint64_t                clear_state_gpu_addr;
750 };
751
752 int radeon_ib_get(struct radeon_device *rdev, int ring,
753                   struct radeon_ib *ib, unsigned size);
754 void radeon_ib_free(struct radeon_device *rdev, struct radeon_ib *ib);
755 int radeon_ib_schedule(struct radeon_device *rdev, struct radeon_ib *ib);
756 int radeon_ib_pool_init(struct radeon_device *rdev);
757 void radeon_ib_pool_fini(struct radeon_device *rdev);
758 int radeon_ib_pool_start(struct radeon_device *rdev);
759 int radeon_ib_pool_suspend(struct radeon_device *rdev);
760 int radeon_ib_ring_tests(struct radeon_device *rdev);
761 /* Ring access between begin & end cannot sleep */
762 int radeon_ring_index(struct radeon_device *rdev, struct radeon_ring *cp);
763 void radeon_ring_free_size(struct radeon_device *rdev, struct radeon_ring *cp);
764 int radeon_ring_alloc(struct radeon_device *rdev, struct radeon_ring *cp, unsigned ndw);
765 int radeon_ring_lock(struct radeon_device *rdev, struct radeon_ring *cp, unsigned ndw);
766 void radeon_ring_commit(struct radeon_device *rdev, struct radeon_ring *cp);
767 void radeon_ring_unlock_commit(struct radeon_device *rdev, struct radeon_ring *cp);
768 void radeon_ring_undo(struct radeon_ring *ring);
769 void radeon_ring_unlock_undo(struct radeon_device *rdev, struct radeon_ring *cp);
770 int radeon_ring_test(struct radeon_device *rdev, struct radeon_ring *cp);
771 void radeon_ring_force_activity(struct radeon_device *rdev, struct radeon_ring *ring);
772 void radeon_ring_lockup_update(struct radeon_ring *ring);
773 bool radeon_ring_test_lockup(struct radeon_device *rdev, struct radeon_ring *ring);
774 int radeon_ring_init(struct radeon_device *rdev, struct radeon_ring *cp, unsigned ring_size,
775                      unsigned rptr_offs, unsigned rptr_reg, unsigned wptr_reg,
776                      u32 ptr_reg_shift, u32 ptr_reg_mask, u32 nop);
777 void radeon_ring_fini(struct radeon_device *rdev, struct radeon_ring *cp);
778
779
780 /*
781  * CS.
782  */
783 struct radeon_cs_reloc {
784         struct drm_gem_object           *gobj;
785         struct radeon_bo                *robj;
786         struct radeon_bo_list           lobj;
787         uint32_t                        handle;
788         uint32_t                        flags;
789 };
790
791 struct radeon_cs_chunk {
792         uint32_t                chunk_id;
793         uint32_t                length_dw;
794         int                     kpage_idx[2];
795         uint32_t                *kpage[2];
796         uint32_t                *kdata;
797         void __user             *user_ptr;
798         int                     last_copied_page;
799         int                     last_page_index;
800 };
801
802 struct radeon_cs_parser {
803         struct device           *dev;
804         struct radeon_device    *rdev;
805         struct drm_file         *filp;
806         /* chunks */
807         unsigned                nchunks;
808         struct radeon_cs_chunk  *chunks;
809         uint64_t                *chunks_array;
810         /* IB */
811         unsigned                idx;
812         /* relocations */
813         unsigned                nrelocs;
814         struct radeon_cs_reloc  *relocs;
815         struct radeon_cs_reloc  **relocs_ptr;
816         struct list_head        validated;
817         /* indices of various chunks */
818         int                     chunk_ib_idx;
819         int                     chunk_relocs_idx;
820         int                     chunk_flags_idx;
821         int                     chunk_const_ib_idx;
822         struct radeon_ib        ib;
823         struct radeon_ib        const_ib;
824         void                    *track;
825         unsigned                family;
826         int                     parser_error;
827         u32                     cs_flags;
828         u32                     ring;
829         s32                     priority;
830 };
831
832 extern int radeon_cs_finish_pages(struct radeon_cs_parser *p);
833 extern u32 radeon_get_ib_value(struct radeon_cs_parser *p, int idx);
834
835 struct radeon_cs_packet {
836         unsigned        idx;
837         unsigned        type;
838         unsigned        reg;
839         unsigned        opcode;
840         int             count;
841         unsigned        one_reg_wr;
842 };
843
844 typedef int (*radeon_packet0_check_t)(struct radeon_cs_parser *p,
845                                       struct radeon_cs_packet *pkt,
846                                       unsigned idx, unsigned reg);
847 typedef int (*radeon_packet3_check_t)(struct radeon_cs_parser *p,
848                                       struct radeon_cs_packet *pkt);
849
850
851 /*
852  * AGP
853  */
854 int radeon_agp_init(struct radeon_device *rdev);
855 void radeon_agp_resume(struct radeon_device *rdev);
856 void radeon_agp_suspend(struct radeon_device *rdev);
857 void radeon_agp_fini(struct radeon_device *rdev);
858
859
860 /*
861  * Writeback
862  */
863 struct radeon_wb {
864         struct radeon_bo        *wb_obj;
865         volatile uint32_t       *wb;
866         uint64_t                gpu_addr;
867         bool                    enabled;
868         bool                    use_event;
869 };
870
871 #define RADEON_WB_SCRATCH_OFFSET 0
872 #define RADEON_WB_CP_RPTR_OFFSET 1024
873 #define RADEON_WB_CP1_RPTR_OFFSET 1280
874 #define RADEON_WB_CP2_RPTR_OFFSET 1536
875 #define R600_WB_IH_WPTR_OFFSET   2048
876 #define R600_WB_EVENT_OFFSET     3072
877
878 /**
879  * struct radeon_pm - power management datas
880  * @max_bandwidth:      maximum bandwidth the gpu has (MByte/s)
881  * @igp_sideport_mclk:  sideport memory clock Mhz (rs690,rs740,rs780,rs880)
882  * @igp_system_mclk:    system clock Mhz (rs690,rs740,rs780,rs880)
883  * @igp_ht_link_clk:    ht link clock Mhz (rs690,rs740,rs780,rs880)
884  * @igp_ht_link_width:  ht link width in bits (rs690,rs740,rs780,rs880)
885  * @k8_bandwidth:       k8 bandwidth the gpu has (MByte/s) (IGP)
886  * @sideport_bandwidth: sideport bandwidth the gpu has (MByte/s) (IGP)
887  * @ht_bandwidth:       ht bandwidth the gpu has (MByte/s) (IGP)
888  * @core_bandwidth:     core GPU bandwidth the gpu has (MByte/s) (IGP)
889  * @sclk:               GPU clock Mhz (core bandwidth depends of this clock)
890  * @needed_bandwidth:   current bandwidth needs
891  *
892  * It keeps track of various data needed to take powermanagement decision.
893  * Bandwidth need is used to determine minimun clock of the GPU and memory.
894  * Equation between gpu/memory clock and available bandwidth is hw dependent
895  * (type of memory, bus size, efficiency, ...)
896  */
897
898 enum radeon_pm_method {
899         PM_METHOD_PROFILE,
900         PM_METHOD_DYNPM,
901 };
902
903 enum radeon_dynpm_state {
904         DYNPM_STATE_DISABLED,
905         DYNPM_STATE_MINIMUM,
906         DYNPM_STATE_PAUSED,
907         DYNPM_STATE_ACTIVE,
908         DYNPM_STATE_SUSPENDED,
909 };
910 enum radeon_dynpm_action {
911         DYNPM_ACTION_NONE,
912         DYNPM_ACTION_MINIMUM,
913         DYNPM_ACTION_DOWNCLOCK,
914         DYNPM_ACTION_UPCLOCK,
915         DYNPM_ACTION_DEFAULT
916 };
917
918 enum radeon_voltage_type {
919         VOLTAGE_NONE = 0,
920         VOLTAGE_GPIO,
921         VOLTAGE_VDDC,
922         VOLTAGE_SW
923 };
924
925 enum radeon_pm_state_type {
926         POWER_STATE_TYPE_DEFAULT,
927         POWER_STATE_TYPE_POWERSAVE,
928         POWER_STATE_TYPE_BATTERY,
929         POWER_STATE_TYPE_BALANCED,
930         POWER_STATE_TYPE_PERFORMANCE,
931 };
932
933 enum radeon_pm_profile_type {
934         PM_PROFILE_DEFAULT,
935         PM_PROFILE_AUTO,
936         PM_PROFILE_LOW,
937         PM_PROFILE_MID,
938         PM_PROFILE_HIGH,
939 };
940
941 #define PM_PROFILE_DEFAULT_IDX 0
942 #define PM_PROFILE_LOW_SH_IDX  1
943 #define PM_PROFILE_MID_SH_IDX  2
944 #define PM_PROFILE_HIGH_SH_IDX 3
945 #define PM_PROFILE_LOW_MH_IDX  4
946 #define PM_PROFILE_MID_MH_IDX  5
947 #define PM_PROFILE_HIGH_MH_IDX 6
948 #define PM_PROFILE_MAX         7
949
950 struct radeon_pm_profile {
951         int dpms_off_ps_idx;
952         int dpms_on_ps_idx;
953         int dpms_off_cm_idx;
954         int dpms_on_cm_idx;
955 };
956
957 enum radeon_int_thermal_type {
958         THERMAL_TYPE_NONE,
959         THERMAL_TYPE_RV6XX,
960         THERMAL_TYPE_RV770,
961         THERMAL_TYPE_EVERGREEN,
962         THERMAL_TYPE_SUMO,
963         THERMAL_TYPE_NI,
964         THERMAL_TYPE_SI,
965 };
966
967 struct radeon_voltage {
968         enum radeon_voltage_type type;
969         /* gpio voltage */
970         struct radeon_gpio_rec gpio;
971         u32 delay; /* delay in usec from voltage drop to sclk change */
972         bool active_high; /* voltage drop is active when bit is high */
973         /* VDDC voltage */
974         u8 vddc_id; /* index into vddc voltage table */
975         u8 vddci_id; /* index into vddci voltage table */
976         bool vddci_enabled;
977         /* r6xx+ sw */
978         u16 voltage;
979         /* evergreen+ vddci */
980         u16 vddci;
981 };
982
983 /* clock mode flags */
984 #define RADEON_PM_MODE_NO_DISPLAY          (1 << 0)
985
986 struct radeon_pm_clock_info {
987         /* memory clock */
988         u32 mclk;
989         /* engine clock */
990         u32 sclk;
991         /* voltage info */
992         struct radeon_voltage voltage;
993         /* standardized clock flags */
994         u32 flags;
995 };
996
997 /* state flags */
998 #define RADEON_PM_STATE_SINGLE_DISPLAY_ONLY (1 << 0)
999
1000 struct radeon_power_state {
1001         enum radeon_pm_state_type type;
1002         struct radeon_pm_clock_info *clock_info;
1003         /* number of valid clock modes in this power state */
1004         int num_clock_modes;
1005         struct radeon_pm_clock_info *default_clock_mode;
1006         /* standardized state flags */
1007         u32 flags;
1008         u32 misc; /* vbios specific flags */
1009         u32 misc2; /* vbios specific flags */
1010         int pcie_lanes; /* pcie lanes */
1011 };
1012
1013 /*
1014  * Some modes are overclocked by very low value, accept them
1015  */
1016 #define RADEON_MODE_OVERCLOCK_MARGIN 500 /* 5 MHz */
1017
1018 struct radeon_pm {
1019         struct mutex            mutex;
1020         /* write locked while reprogramming mclk */
1021         struct rw_semaphore     mclk_lock;
1022         u32                     active_crtcs;
1023         int                     active_crtc_count;
1024         int                     req_vblank;
1025         bool                    vblank_sync;
1026         fixed20_12              max_bandwidth;
1027         fixed20_12              igp_sideport_mclk;
1028         fixed20_12              igp_system_mclk;
1029         fixed20_12              igp_ht_link_clk;
1030         fixed20_12              igp_ht_link_width;
1031         fixed20_12              k8_bandwidth;
1032         fixed20_12              sideport_bandwidth;
1033         fixed20_12              ht_bandwidth;
1034         fixed20_12              core_bandwidth;
1035         fixed20_12              sclk;
1036         fixed20_12              mclk;
1037         fixed20_12              needed_bandwidth;
1038         struct radeon_power_state *power_state;
1039         /* number of valid power states */
1040         int                     num_power_states;
1041         int                     current_power_state_index;
1042         int                     current_clock_mode_index;
1043         int                     requested_power_state_index;
1044         int                     requested_clock_mode_index;
1045         int                     default_power_state_index;
1046         u32                     current_sclk;
1047         u32                     current_mclk;
1048         u16                     current_vddc;
1049         u16                     current_vddci;
1050         u32                     default_sclk;
1051         u32                     default_mclk;
1052         u16                     default_vddc;
1053         u16                     default_vddci;
1054         struct radeon_i2c_chan *i2c_bus;
1055         /* selected pm method */
1056         enum radeon_pm_method     pm_method;
1057         /* dynpm power management */
1058         struct delayed_work     dynpm_idle_work;
1059         enum radeon_dynpm_state dynpm_state;
1060         enum radeon_dynpm_action        dynpm_planned_action;
1061         unsigned long           dynpm_action_timeout;
1062         bool                    dynpm_can_upclock;
1063         bool                    dynpm_can_downclock;
1064         /* profile-based power management */
1065         enum radeon_pm_profile_type profile;
1066         int                     profile_index;
1067         struct radeon_pm_profile profiles[PM_PROFILE_MAX];
1068         /* internal thermal controller on rv6xx+ */
1069         enum radeon_int_thermal_type int_thermal_type;
1070         struct device           *int_hwmon_dev;
1071 };
1072
1073 int radeon_pm_get_type_index(struct radeon_device *rdev,
1074                              enum radeon_pm_state_type ps_type,
1075                              int instance);
1076
1077 struct r600_audio {
1078         int                     channels;
1079         int                     rate;
1080         int                     bits_per_sample;
1081         u8                      status_bits;
1082         u8                      category_code;
1083 };
1084
1085 /*
1086  * Benchmarking
1087  */
1088 void radeon_benchmark(struct radeon_device *rdev, int test_number);
1089
1090
1091 /*
1092  * Testing
1093  */
1094 void radeon_test_moves(struct radeon_device *rdev);
1095 void radeon_test_ring_sync(struct radeon_device *rdev,
1096                            struct radeon_ring *cpA,
1097                            struct radeon_ring *cpB);
1098 void radeon_test_syncing(struct radeon_device *rdev);
1099
1100
1101 /*
1102  * Debugfs
1103  */
1104 struct radeon_debugfs {
1105         struct drm_info_list    *files;
1106         unsigned                num_files;
1107 };
1108
1109 int radeon_debugfs_add_files(struct radeon_device *rdev,
1110                              struct drm_info_list *files,
1111                              unsigned nfiles);
1112 int radeon_debugfs_fence_init(struct radeon_device *rdev);
1113
1114
1115 /*
1116  * ASIC specific functions.
1117  */
1118 struct radeon_asic {
1119         int (*init)(struct radeon_device *rdev);
1120         void (*fini)(struct radeon_device *rdev);
1121         int (*resume)(struct radeon_device *rdev);
1122         int (*suspend)(struct radeon_device *rdev);
1123         void (*vga_set_state)(struct radeon_device *rdev, bool state);
1124         int (*asic_reset)(struct radeon_device *rdev);
1125         /* ioctl hw specific callback. Some hw might want to perform special
1126          * operation on specific ioctl. For instance on wait idle some hw
1127          * might want to perform and HDP flush through MMIO as it seems that
1128          * some R6XX/R7XX hw doesn't take HDP flush into account if programmed
1129          * through ring.
1130          */
1131         void (*ioctl_wait_idle)(struct radeon_device *rdev, struct radeon_bo *bo);
1132         /* check if 3D engine is idle */
1133         bool (*gui_idle)(struct radeon_device *rdev);
1134         /* wait for mc_idle */
1135         int (*mc_wait_for_idle)(struct radeon_device *rdev);
1136         /* gart */
1137         struct {
1138                 void (*tlb_flush)(struct radeon_device *rdev);
1139                 int (*set_page)(struct radeon_device *rdev, int i, uint64_t addr);
1140         } gart;
1141         /* ring specific callbacks */
1142         struct {
1143                 void (*ib_execute)(struct radeon_device *rdev, struct radeon_ib *ib);
1144                 int (*ib_parse)(struct radeon_device *rdev, struct radeon_ib *ib);
1145                 void (*emit_fence)(struct radeon_device *rdev, struct radeon_fence *fence);
1146                 void (*emit_semaphore)(struct radeon_device *rdev, struct radeon_ring *cp,
1147                                        struct radeon_semaphore *semaphore, bool emit_wait);
1148                 int (*cs_parse)(struct radeon_cs_parser *p);
1149                 void (*ring_start)(struct radeon_device *rdev, struct radeon_ring *cp);
1150                 int (*ring_test)(struct radeon_device *rdev, struct radeon_ring *cp);
1151                 int (*ib_test)(struct radeon_device *rdev, struct radeon_ring *cp);
1152                 bool (*is_lockup)(struct radeon_device *rdev, struct radeon_ring *cp);
1153         } ring[RADEON_NUM_RINGS];
1154         /* irqs */
1155         struct {
1156                 int (*set)(struct radeon_device *rdev);
1157                 int (*process)(struct radeon_device *rdev);
1158         } irq;
1159         /* displays */
1160         struct {
1161                 /* display watermarks */
1162                 void (*bandwidth_update)(struct radeon_device *rdev);
1163                 /* get frame count */
1164                 u32 (*get_vblank_counter)(struct radeon_device *rdev, int crtc);
1165                 /* wait for vblank */
1166                 void (*wait_for_vblank)(struct radeon_device *rdev, int crtc);
1167         } display;
1168         /* copy functions for bo handling */
1169         struct {
1170                 int (*blit)(struct radeon_device *rdev,
1171                             uint64_t src_offset,
1172                             uint64_t dst_offset,
1173                             unsigned num_gpu_pages,
1174                             struct radeon_fence **fence);
1175                 u32 blit_ring_index;
1176                 int (*dma)(struct radeon_device *rdev,
1177                            uint64_t src_offset,
1178                            uint64_t dst_offset,
1179                            unsigned num_gpu_pages,
1180                            struct radeon_fence **fence);
1181                 u32 dma_ring_index;
1182                 /* method used for bo copy */
1183                 int (*copy)(struct radeon_device *rdev,
1184                             uint64_t src_offset,
1185                             uint64_t dst_offset,
1186                             unsigned num_gpu_pages,
1187                             struct radeon_fence **fence);
1188                 /* ring used for bo copies */
1189                 u32 copy_ring_index;
1190         } copy;
1191         /* surfaces */
1192         struct {
1193                 int (*set_reg)(struct radeon_device *rdev, int reg,
1194                                        uint32_t tiling_flags, uint32_t pitch,
1195                                        uint32_t offset, uint32_t obj_size);
1196                 void (*clear_reg)(struct radeon_device *rdev, int reg);
1197         } surface;
1198         /* hotplug detect */
1199         struct {
1200                 void (*init)(struct radeon_device *rdev);
1201                 void (*fini)(struct radeon_device *rdev);
1202                 bool (*sense)(struct radeon_device *rdev, enum radeon_hpd_id hpd);
1203                 void (*set_polarity)(struct radeon_device *rdev, enum radeon_hpd_id hpd);
1204         } hpd;
1205         /* power management */
1206         struct {
1207                 void (*misc)(struct radeon_device *rdev);
1208                 void (*prepare)(struct radeon_device *rdev);
1209                 void (*finish)(struct radeon_device *rdev);
1210                 void (*init_profile)(struct radeon_device *rdev);
1211                 void (*get_dynpm_state)(struct radeon_device *rdev);
1212                 uint32_t (*get_engine_clock)(struct radeon_device *rdev);
1213                 void (*set_engine_clock)(struct radeon_device *rdev, uint32_t eng_clock);
1214                 uint32_t (*get_memory_clock)(struct radeon_device *rdev);
1215                 void (*set_memory_clock)(struct radeon_device *rdev, uint32_t mem_clock);
1216                 int (*get_pcie_lanes)(struct radeon_device *rdev);
1217                 void (*set_pcie_lanes)(struct radeon_device *rdev, int lanes);
1218                 void (*set_clock_gating)(struct radeon_device *rdev, int enable);
1219         } pm;
1220         /* pageflipping */
1221         struct {
1222                 void (*pre_page_flip)(struct radeon_device *rdev, int crtc);
1223                 u32 (*page_flip)(struct radeon_device *rdev, int crtc, u64 crtc_base);
1224                 void (*post_page_flip)(struct radeon_device *rdev, int crtc);
1225         } pflip;
1226 };
1227
1228 /*
1229  * Asic structures
1230  */
1231 struct r100_asic {
1232         const unsigned          *reg_safe_bm;
1233         unsigned                reg_safe_bm_size;
1234         u32                     hdp_cntl;
1235 };
1236
1237 struct r300_asic {
1238         const unsigned          *reg_safe_bm;
1239         unsigned                reg_safe_bm_size;
1240         u32                     resync_scratch;
1241         u32                     hdp_cntl;
1242 };
1243
1244 struct r600_asic {
1245         unsigned                max_pipes;
1246         unsigned                max_tile_pipes;
1247         unsigned                max_simds;
1248         unsigned                max_backends;
1249         unsigned                max_gprs;
1250         unsigned                max_threads;
1251         unsigned                max_stack_entries;
1252         unsigned                max_hw_contexts;
1253         unsigned                max_gs_threads;
1254         unsigned                sx_max_export_size;
1255         unsigned                sx_max_export_pos_size;
1256         unsigned                sx_max_export_smx_size;
1257         unsigned                sq_num_cf_insts;
1258         unsigned                tiling_nbanks;
1259         unsigned                tiling_npipes;
1260         unsigned                tiling_group_size;
1261         unsigned                tile_config;
1262         unsigned                backend_map;
1263 };
1264
1265 struct rv770_asic {
1266         unsigned                max_pipes;
1267         unsigned                max_tile_pipes;
1268         unsigned                max_simds;
1269         unsigned                max_backends;
1270         unsigned                max_gprs;
1271         unsigned                max_threads;
1272         unsigned                max_stack_entries;
1273         unsigned                max_hw_contexts;
1274         unsigned                max_gs_threads;
1275         unsigned                sx_max_export_size;
1276         unsigned                sx_max_export_pos_size;
1277         unsigned                sx_max_export_smx_size;
1278         unsigned                sq_num_cf_insts;
1279         unsigned                sx_num_of_sets;
1280         unsigned                sc_prim_fifo_size;
1281         unsigned                sc_hiz_tile_fifo_size;
1282         unsigned                sc_earlyz_tile_fifo_fize;
1283         unsigned                tiling_nbanks;
1284         unsigned                tiling_npipes;
1285         unsigned                tiling_group_size;
1286         unsigned                tile_config;
1287         unsigned                backend_map;
1288 };
1289
1290 struct evergreen_asic {
1291         unsigned num_ses;
1292         unsigned max_pipes;
1293         unsigned max_tile_pipes;
1294         unsigned max_simds;
1295         unsigned max_backends;
1296         unsigned max_gprs;
1297         unsigned max_threads;
1298         unsigned max_stack_entries;
1299         unsigned max_hw_contexts;
1300         unsigned max_gs_threads;
1301         unsigned sx_max_export_size;
1302         unsigned sx_max_export_pos_size;
1303         unsigned sx_max_export_smx_size;
1304         unsigned sq_num_cf_insts;
1305         unsigned sx_num_of_sets;
1306         unsigned sc_prim_fifo_size;
1307         unsigned sc_hiz_tile_fifo_size;
1308         unsigned sc_earlyz_tile_fifo_size;
1309         unsigned tiling_nbanks;
1310         unsigned tiling_npipes;
1311         unsigned tiling_group_size;
1312         unsigned tile_config;
1313         unsigned backend_map;
1314 };
1315
1316 struct cayman_asic {
1317         unsigned max_shader_engines;
1318         unsigned max_pipes_per_simd;
1319         unsigned max_tile_pipes;
1320         unsigned max_simds_per_se;
1321         unsigned max_backends_per_se;
1322         unsigned max_texture_channel_caches;
1323         unsigned max_gprs;
1324         unsigned max_threads;
1325         unsigned max_gs_threads;
1326         unsigned max_stack_entries;
1327         unsigned sx_num_of_sets;
1328         unsigned sx_max_export_size;
1329         unsigned sx_max_export_pos_size;
1330         unsigned sx_max_export_smx_size;
1331         unsigned max_hw_contexts;
1332         unsigned sq_num_cf_insts;
1333         unsigned sc_prim_fifo_size;
1334         unsigned sc_hiz_tile_fifo_size;
1335         unsigned sc_earlyz_tile_fifo_size;
1336
1337         unsigned num_shader_engines;
1338         unsigned num_shader_pipes_per_simd;
1339         unsigned num_tile_pipes;
1340         unsigned num_simds_per_se;
1341         unsigned num_backends_per_se;
1342         unsigned backend_disable_mask_per_asic;
1343         unsigned backend_map;
1344         unsigned num_texture_channel_caches;
1345         unsigned mem_max_burst_length_bytes;
1346         unsigned mem_row_size_in_kb;
1347         unsigned shader_engine_tile_size;
1348         unsigned num_gpus;
1349         unsigned multi_gpu_tile_size;
1350
1351         unsigned tile_config;
1352 };
1353
1354 struct si_asic {
1355         unsigned max_shader_engines;
1356         unsigned max_tile_pipes;
1357         unsigned max_cu_per_sh;
1358         unsigned max_sh_per_se;
1359         unsigned max_backends_per_se;
1360         unsigned max_texture_channel_caches;
1361         unsigned max_gprs;
1362         unsigned max_gs_threads;
1363         unsigned max_hw_contexts;
1364         unsigned sc_prim_fifo_size_frontend;
1365         unsigned sc_prim_fifo_size_backend;
1366         unsigned sc_hiz_tile_fifo_size;
1367         unsigned sc_earlyz_tile_fifo_size;
1368
1369         unsigned num_tile_pipes;
1370         unsigned num_backends_per_se;
1371         unsigned backend_disable_mask_per_asic;
1372         unsigned backend_map;
1373         unsigned num_texture_channel_caches;
1374         unsigned mem_max_burst_length_bytes;
1375         unsigned mem_row_size_in_kb;
1376         unsigned shader_engine_tile_size;
1377         unsigned num_gpus;
1378         unsigned multi_gpu_tile_size;
1379
1380         unsigned tile_config;
1381 };
1382
1383 union radeon_asic_config {
1384         struct r300_asic        r300;
1385         struct r100_asic        r100;
1386         struct r600_asic        r600;
1387         struct rv770_asic       rv770;
1388         struct evergreen_asic   evergreen;
1389         struct cayman_asic      cayman;
1390         struct si_asic          si;
1391 };
1392
1393 /*
1394  * asic initizalization from radeon_asic.c
1395  */
1396 void radeon_agp_disable(struct radeon_device *rdev);
1397 int radeon_asic_init(struct radeon_device *rdev);
1398
1399
1400 /*
1401  * IOCTL.
1402  */
1403 int radeon_gem_info_ioctl(struct drm_device *dev, void *data,
1404                           struct drm_file *filp);
1405 int radeon_gem_create_ioctl(struct drm_device *dev, void *data,
1406                             struct drm_file *filp);
1407 int radeon_gem_pin_ioctl(struct drm_device *dev, void *data,
1408                          struct drm_file *file_priv);
1409 int radeon_gem_unpin_ioctl(struct drm_device *dev, void *data,
1410                            struct drm_file *file_priv);
1411 int radeon_gem_pwrite_ioctl(struct drm_device *dev, void *data,
1412                             struct drm_file *file_priv);
1413 int radeon_gem_pread_ioctl(struct drm_device *dev, void *data,
1414                            struct drm_file *file_priv);
1415 int radeon_gem_set_domain_ioctl(struct drm_device *dev, void *data,
1416                                 struct drm_file *filp);
1417 int radeon_gem_mmap_ioctl(struct drm_device *dev, void *data,
1418                           struct drm_file *filp);
1419 int radeon_gem_busy_ioctl(struct drm_device *dev, void *data,
1420                           struct drm_file *filp);
1421 int radeon_gem_wait_idle_ioctl(struct drm_device *dev, void *data,
1422                               struct drm_file *filp);
1423 int radeon_gem_va_ioctl(struct drm_device *dev, void *data,
1424                           struct drm_file *filp);
1425 int radeon_cs_ioctl(struct drm_device *dev, void *data, struct drm_file *filp);
1426 int radeon_gem_set_tiling_ioctl(struct drm_device *dev, void *data,
1427                                 struct drm_file *filp);
1428 int radeon_gem_get_tiling_ioctl(struct drm_device *dev, void *data,
1429                                 struct drm_file *filp);
1430
1431 /* VRAM scratch page for HDP bug, default vram page */
1432 struct r600_vram_scratch {
1433         struct radeon_bo                *robj;
1434         volatile uint32_t               *ptr;
1435         u64                             gpu_addr;
1436 };
1437
1438
1439 /*
1440  * Core structure, functions and helpers.
1441  */
1442 typedef uint32_t (*radeon_rreg_t)(struct radeon_device*, uint32_t);
1443 typedef void (*radeon_wreg_t)(struct radeon_device*, uint32_t, uint32_t);
1444
1445 struct radeon_device {
1446         struct device                   *dev;
1447         struct drm_device               *ddev;
1448         struct pci_dev                  *pdev;
1449         /* ASIC */
1450         union radeon_asic_config        config;
1451         enum radeon_family              family;
1452         unsigned long                   flags;
1453         int                             usec_timeout;
1454         enum radeon_pll_errata          pll_errata;
1455         int                             num_gb_pipes;
1456         int                             num_z_pipes;
1457         int                             disp_priority;
1458         /* BIOS */
1459         uint8_t                         *bios;
1460         bool                            is_atom_bios;
1461         uint16_t                        bios_header_start;
1462         struct radeon_bo                *stollen_vga_memory;
1463         /* Register mmio */
1464         resource_size_t                 rmmio_base;
1465         resource_size_t                 rmmio_size;
1466         void __iomem                    *rmmio;
1467         radeon_rreg_t                   mc_rreg;
1468         radeon_wreg_t                   mc_wreg;
1469         radeon_rreg_t                   pll_rreg;
1470         radeon_wreg_t                   pll_wreg;
1471         uint32_t                        pcie_reg_mask;
1472         radeon_rreg_t                   pciep_rreg;
1473         radeon_wreg_t                   pciep_wreg;
1474         /* io port */
1475         void __iomem                    *rio_mem;
1476         resource_size_t                 rio_mem_size;
1477         struct radeon_clock             clock;
1478         struct radeon_mc                mc;
1479         struct radeon_gart              gart;
1480         struct radeon_mode_info         mode_info;
1481         struct radeon_scratch           scratch;
1482         struct radeon_mman              mman;
1483         struct radeon_fence_driver      fence_drv[RADEON_NUM_RINGS];
1484         wait_queue_head_t               fence_queue;
1485         struct mutex                    ring_lock;
1486         struct radeon_ring              ring[RADEON_NUM_RINGS];
1487         bool                            ib_pool_ready;
1488         struct radeon_sa_manager        ring_tmp_bo;
1489         struct radeon_irq               irq;
1490         struct radeon_asic              *asic;
1491         struct radeon_gem               gem;
1492         struct radeon_pm                pm;
1493         uint32_t                        bios_scratch[RADEON_BIOS_NUM_SCRATCH];
1494         struct radeon_wb                wb;
1495         struct radeon_dummy_page        dummy_page;
1496         bool                            shutdown;
1497         bool                            suspend;
1498         bool                            need_dma32;
1499         bool                            accel_working;
1500         struct radeon_surface_reg surface_regs[RADEON_GEM_MAX_SURFACES];
1501         const struct firmware *me_fw;   /* all family ME firmware */
1502         const struct firmware *pfp_fw;  /* r6/700 PFP firmware */
1503         const struct firmware *rlc_fw;  /* r6/700 RLC firmware */
1504         const struct firmware *mc_fw;   /* NI MC firmware */
1505         const struct firmware *ce_fw;   /* SI CE firmware */
1506         struct r600_blit r600_blit;
1507         struct r600_vram_scratch vram_scratch;
1508         int msi_enabled; /* msi enabled */
1509         struct r600_ih ih; /* r6/700 interrupt ring */
1510         struct si_rlc rlc;
1511         struct work_struct hotplug_work;
1512         struct work_struct audio_work;
1513         int num_crtc; /* number of crtcs */
1514         struct mutex dc_hw_i2c_mutex; /* display controller hw i2c mutex */
1515         bool audio_enabled;
1516         struct r600_audio audio_status; /* audio stuff */
1517         struct notifier_block acpi_nb;
1518         /* only one userspace can use Hyperz features or CMASK at a time */
1519         struct drm_file *hyperz_filp;
1520         struct drm_file *cmask_filp;
1521         /* i2c buses */
1522         struct radeon_i2c_chan *i2c_bus[RADEON_MAX_I2C_BUS];
1523         /* debugfs */
1524         struct radeon_debugfs   debugfs[RADEON_DEBUGFS_MAX_COMPONENTS];
1525         unsigned                debugfs_count;
1526         /* virtual memory */
1527         struct radeon_vm_manager        vm_manager;
1528 };
1529
1530 int radeon_device_init(struct radeon_device *rdev,
1531                        struct drm_device *ddev,
1532                        struct pci_dev *pdev,
1533                        uint32_t flags);
1534 void radeon_device_fini(struct radeon_device *rdev);
1535 int radeon_gpu_wait_for_idle(struct radeon_device *rdev);
1536
1537 uint32_t r100_mm_rreg(struct radeon_device *rdev, uint32_t reg);
1538 void r100_mm_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
1539 u32 r100_io_rreg(struct radeon_device *rdev, u32 reg);
1540 void r100_io_wreg(struct radeon_device *rdev, u32 reg, u32 v);
1541
1542 /*
1543  * Cast helper
1544  */
1545 #define to_radeon_fence(p) ((struct radeon_fence *)(p))
1546
1547 /*
1548  * Registers read & write functions.
1549  */
1550 #define RREG8(reg) readb((rdev->rmmio) + (reg))
1551 #define WREG8(reg, v) writeb(v, (rdev->rmmio) + (reg))
1552 #define RREG16(reg) readw((rdev->rmmio) + (reg))
1553 #define WREG16(reg, v) writew(v, (rdev->rmmio) + (reg))
1554 #define RREG32(reg) r100_mm_rreg(rdev, (reg))
1555 #define DREG32(reg) printk(KERN_INFO "REGISTER: " #reg " : 0x%08X\n", r100_mm_rreg(rdev, (reg)))
1556 #define WREG32(reg, v) r100_mm_wreg(rdev, (reg), (v))
1557 #define REG_SET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1558 #define REG_GET(FIELD, v) (((v) << FIELD##_SHIFT) & FIELD##_MASK)
1559 #define RREG32_PLL(reg) rdev->pll_rreg(rdev, (reg))
1560 #define WREG32_PLL(reg, v) rdev->pll_wreg(rdev, (reg), (v))
1561 #define RREG32_MC(reg) rdev->mc_rreg(rdev, (reg))
1562 #define WREG32_MC(reg, v) rdev->mc_wreg(rdev, (reg), (v))
1563 #define RREG32_PCIE(reg) rv370_pcie_rreg(rdev, (reg))
1564 #define WREG32_PCIE(reg, v) rv370_pcie_wreg(rdev, (reg), (v))
1565 #define RREG32_PCIE_P(reg) rdev->pciep_rreg(rdev, (reg))
1566 #define WREG32_PCIE_P(reg, v) rdev->pciep_wreg(rdev, (reg), (v))
1567 #define WREG32_P(reg, val, mask)                                \
1568         do {                                                    \
1569                 uint32_t tmp_ = RREG32(reg);                    \
1570                 tmp_ &= (mask);                                 \
1571                 tmp_ |= ((val) & ~(mask));                      \
1572                 WREG32(reg, tmp_);                              \
1573         } while (0)
1574 #define WREG32_PLL_P(reg, val, mask)                            \
1575         do {                                                    \
1576                 uint32_t tmp_ = RREG32_PLL(reg);                \
1577                 tmp_ &= (mask);                                 \
1578                 tmp_ |= ((val) & ~(mask));                      \
1579                 WREG32_PLL(reg, tmp_);                          \
1580         } while (0)
1581 #define DREG32_SYS(sqf, rdev, reg) seq_printf((sqf), #reg " : 0x%08X\n", r100_mm_rreg((rdev), (reg)))
1582 #define RREG32_IO(reg) r100_io_rreg(rdev, (reg))
1583 #define WREG32_IO(reg, v) r100_io_wreg(rdev, (reg), (v))
1584
1585 /*
1586  * Indirect registers accessor
1587  */
1588 static inline uint32_t rv370_pcie_rreg(struct radeon_device *rdev, uint32_t reg)
1589 {
1590         uint32_t r;
1591
1592         WREG32(RADEON_PCIE_INDEX, ((reg) & rdev->pcie_reg_mask));
1593         r = RREG32(RADEON_PCIE_DATA);
1594         return r;
1595 }
1596
1597 static inline void rv370_pcie_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
1598 {
1599         WREG32(RADEON_PCIE_INDEX, ((reg) & rdev->pcie_reg_mask));
1600         WREG32(RADEON_PCIE_DATA, (v));
1601 }
1602
1603 void r100_pll_errata_after_index(struct radeon_device *rdev);
1604
1605
1606 /*
1607  * ASICs helpers.
1608  */
1609 #define ASIC_IS_RN50(rdev) ((rdev->pdev->device == 0x515e) || \
1610                             (rdev->pdev->device == 0x5969))
1611 #define ASIC_IS_RV100(rdev) ((rdev->family == CHIP_RV100) || \
1612                 (rdev->family == CHIP_RV200) || \
1613                 (rdev->family == CHIP_RS100) || \
1614                 (rdev->family == CHIP_RS200) || \
1615                 (rdev->family == CHIP_RV250) || \
1616                 (rdev->family == CHIP_RV280) || \
1617                 (rdev->family == CHIP_RS300))
1618 #define ASIC_IS_R300(rdev) ((rdev->family == CHIP_R300)  ||     \
1619                 (rdev->family == CHIP_RV350) ||                 \
1620                 (rdev->family == CHIP_R350)  ||                 \
1621                 (rdev->family == CHIP_RV380) ||                 \
1622                 (rdev->family == CHIP_R420)  ||                 \
1623                 (rdev->family == CHIP_R423)  ||                 \
1624                 (rdev->family == CHIP_RV410) ||                 \
1625                 (rdev->family == CHIP_RS400) ||                 \
1626                 (rdev->family == CHIP_RS480))
1627 #define ASIC_IS_X2(rdev) ((rdev->ddev->pdev->device == 0x9441) || \
1628                 (rdev->ddev->pdev->device == 0x9443) || \
1629                 (rdev->ddev->pdev->device == 0x944B) || \
1630                 (rdev->ddev->pdev->device == 0x9506) || \
1631                 (rdev->ddev->pdev->device == 0x9509) || \
1632                 (rdev->ddev->pdev->device == 0x950F) || \
1633                 (rdev->ddev->pdev->device == 0x689C) || \
1634                 (rdev->ddev->pdev->device == 0x689D))
1635 #define ASIC_IS_AVIVO(rdev) ((rdev->family >= CHIP_RS600))
1636 #define ASIC_IS_DCE2(rdev) ((rdev->family == CHIP_RS600)  ||    \
1637                             (rdev->family == CHIP_RS690)  ||    \
1638                             (rdev->family == CHIP_RS740)  ||    \
1639                             (rdev->family >= CHIP_R600))
1640 #define ASIC_IS_DCE3(rdev) ((rdev->family >= CHIP_RV620))
1641 #define ASIC_IS_DCE32(rdev) ((rdev->family >= CHIP_RV730))
1642 #define ASIC_IS_DCE4(rdev) ((rdev->family >= CHIP_CEDAR))
1643 #define ASIC_IS_DCE41(rdev) ((rdev->family >= CHIP_PALM) && \
1644                              (rdev->flags & RADEON_IS_IGP))
1645 #define ASIC_IS_DCE5(rdev) ((rdev->family >= CHIP_BARTS))
1646 #define ASIC_IS_DCE6(rdev) ((rdev->family >= CHIP_ARUBA))
1647 #define ASIC_IS_DCE61(rdev) ((rdev->family >= CHIP_ARUBA) && \
1648                              (rdev->flags & RADEON_IS_IGP))
1649
1650 /*
1651  * BIOS helpers.
1652  */
1653 #define RBIOS8(i) (rdev->bios[i])
1654 #define RBIOS16(i) (RBIOS8(i) | (RBIOS8((i)+1) << 8))
1655 #define RBIOS32(i) ((RBIOS16(i)) | (RBIOS16((i)+2) << 16))
1656
1657 int radeon_combios_init(struct radeon_device *rdev);
1658 void radeon_combios_fini(struct radeon_device *rdev);
1659 int radeon_atombios_init(struct radeon_device *rdev);
1660 void radeon_atombios_fini(struct radeon_device *rdev);
1661
1662
1663 /*
1664  * RING helpers.
1665  */
1666 #if DRM_DEBUG_CODE == 0
1667 static inline void radeon_ring_write(struct radeon_ring *ring, uint32_t v)
1668 {
1669         ring->ring[ring->wptr++] = v;
1670         ring->wptr &= ring->ptr_mask;
1671         ring->count_dw--;
1672         ring->ring_free_dw--;
1673 }
1674 #else
1675 /* With debugging this is just too big to inline */
1676 void radeon_ring_write(struct radeon_ring *ring, uint32_t v);
1677 #endif
1678
1679 /*
1680  * ASICs macro.
1681  */
1682 #define radeon_init(rdev) (rdev)->asic->init((rdev))
1683 #define radeon_fini(rdev) (rdev)->asic->fini((rdev))
1684 #define radeon_resume(rdev) (rdev)->asic->resume((rdev))
1685 #define radeon_suspend(rdev) (rdev)->asic->suspend((rdev))
1686 #define radeon_cs_parse(rdev, r, p) (rdev)->asic->ring[(r)].cs_parse((p))
1687 #define radeon_vga_set_state(rdev, state) (rdev)->asic->vga_set_state((rdev), (state))
1688 #define radeon_asic_reset(rdev) (rdev)->asic->asic_reset((rdev))
1689 #define radeon_gart_tlb_flush(rdev) (rdev)->asic->gart.tlb_flush((rdev))
1690 #define radeon_gart_set_page(rdev, i, p) (rdev)->asic->gart.set_page((rdev), (i), (p))
1691 #define radeon_ring_start(rdev, r, cp) (rdev)->asic->ring[(r)].ring_start((rdev), (cp))
1692 #define radeon_ring_test(rdev, r, cp) (rdev)->asic->ring[(r)].ring_test((rdev), (cp))
1693 #define radeon_ib_test(rdev, r, cp) (rdev)->asic->ring[(r)].ib_test((rdev), (cp))
1694 #define radeon_ring_ib_execute(rdev, r, ib) (rdev)->asic->ring[(r)].ib_execute((rdev), (ib))
1695 #define radeon_ring_ib_parse(rdev, r, ib) (rdev)->asic->ring[(r)].ib_parse((rdev), (ib))
1696 #define radeon_ring_is_lockup(rdev, r, cp) (rdev)->asic->ring[(r)].is_lockup((rdev), (cp))
1697 #define radeon_irq_set(rdev) (rdev)->asic->irq.set((rdev))
1698 #define radeon_irq_process(rdev) (rdev)->asic->irq.process((rdev))
1699 #define radeon_get_vblank_counter(rdev, crtc) (rdev)->asic->display.get_vblank_counter((rdev), (crtc))
1700 #define radeon_fence_ring_emit(rdev, r, fence) (rdev)->asic->ring[(r)].emit_fence((rdev), (fence))
1701 #define radeon_semaphore_ring_emit(rdev, r, cp, semaphore, emit_wait) (rdev)->asic->ring[(r)].emit_semaphore((rdev), (cp), (semaphore), (emit_wait))
1702 #define radeon_copy_blit(rdev, s, d, np, f) (rdev)->asic->copy.blit((rdev), (s), (d), (np), (f))
1703 #define radeon_copy_dma(rdev, s, d, np, f) (rdev)->asic->copy.dma((rdev), (s), (d), (np), (f))
1704 #define radeon_copy(rdev, s, d, np, f) (rdev)->asic->copy.copy((rdev), (s), (d), (np), (f))
1705 #define radeon_copy_blit_ring_index(rdev) (rdev)->asic->copy.blit_ring_index
1706 #define radeon_copy_dma_ring_index(rdev) (rdev)->asic->copy.dma_ring_index
1707 #define radeon_copy_ring_index(rdev) (rdev)->asic->copy.copy_ring_index
1708 #define radeon_get_engine_clock(rdev) (rdev)->asic->pm.get_engine_clock((rdev))
1709 #define radeon_set_engine_clock(rdev, e) (rdev)->asic->pm.set_engine_clock((rdev), (e))
1710 #define radeon_get_memory_clock(rdev) (rdev)->asic->pm.get_memory_clock((rdev))
1711 #define radeon_set_memory_clock(rdev, e) (rdev)->asic->pm.set_memory_clock((rdev), (e))
1712 #define radeon_get_pcie_lanes(rdev) (rdev)->asic->pm.get_pcie_lanes((rdev))
1713 #define radeon_set_pcie_lanes(rdev, l) (rdev)->asic->pm.set_pcie_lanes((rdev), (l))
1714 #define radeon_set_clock_gating(rdev, e) (rdev)->asic->pm.set_clock_gating((rdev), (e))
1715 #define radeon_set_surface_reg(rdev, r, f, p, o, s) ((rdev)->asic->surface.set_reg((rdev), (r), (f), (p), (o), (s)))
1716 #define radeon_clear_surface_reg(rdev, r) ((rdev)->asic->surface.clear_reg((rdev), (r)))
1717 #define radeon_bandwidth_update(rdev) (rdev)->asic->display.bandwidth_update((rdev))
1718 #define radeon_hpd_init(rdev) (rdev)->asic->hpd.init((rdev))
1719 #define radeon_hpd_fini(rdev) (rdev)->asic->hpd.fini((rdev))
1720 #define radeon_hpd_sense(rdev, h) (rdev)->asic->hpd.sense((rdev), (h))
1721 #define radeon_hpd_set_polarity(rdev, h) (rdev)->asic->hpd.set_polarity((rdev), (h))
1722 #define radeon_gui_idle(rdev) (rdev)->asic->gui_idle((rdev))
1723 #define radeon_pm_misc(rdev) (rdev)->asic->pm.misc((rdev))
1724 #define radeon_pm_prepare(rdev) (rdev)->asic->pm.prepare((rdev))
1725 #define radeon_pm_finish(rdev) (rdev)->asic->pm.finish((rdev))
1726 #define radeon_pm_init_profile(rdev) (rdev)->asic->pm.init_profile((rdev))
1727 #define radeon_pm_get_dynpm_state(rdev) (rdev)->asic->pm.get_dynpm_state((rdev))
1728 #define radeon_pre_page_flip(rdev, crtc) rdev->asic->pflip.pre_page_flip((rdev), (crtc))
1729 #define radeon_page_flip(rdev, crtc, base) rdev->asic->pflip.page_flip((rdev), (crtc), (base))
1730 #define radeon_post_page_flip(rdev, crtc) rdev->asic->pflip.post_page_flip((rdev), (crtc))
1731 #define radeon_wait_for_vblank(rdev, crtc) rdev->asic->display.wait_for_vblank((rdev), (crtc))
1732 #define radeon_mc_wait_for_idle(rdev) rdev->asic->mc_wait_for_idle((rdev))
1733
1734 /* Common functions */
1735 /* AGP */
1736 extern int radeon_gpu_reset(struct radeon_device *rdev);
1737 extern void radeon_agp_disable(struct radeon_device *rdev);
1738 extern int radeon_modeset_init(struct radeon_device *rdev);
1739 extern void radeon_modeset_fini(struct radeon_device *rdev);
1740 extern bool radeon_card_posted(struct radeon_device *rdev);
1741 extern void radeon_update_bandwidth_info(struct radeon_device *rdev);
1742 extern void radeon_update_display_priority(struct radeon_device *rdev);
1743 extern bool radeon_boot_test_post_card(struct radeon_device *rdev);
1744 extern void radeon_scratch_init(struct radeon_device *rdev);
1745 extern void radeon_wb_fini(struct radeon_device *rdev);
1746 extern int radeon_wb_init(struct radeon_device *rdev);
1747 extern void radeon_wb_disable(struct radeon_device *rdev);
1748 extern void radeon_surface_init(struct radeon_device *rdev);
1749 extern int radeon_cs_parser_init(struct radeon_cs_parser *p, void *data);
1750 extern void radeon_legacy_set_clock_gating(struct radeon_device *rdev, int enable);
1751 extern void radeon_atom_set_clock_gating(struct radeon_device *rdev, int enable);
1752 extern void radeon_ttm_placement_from_domain(struct radeon_bo *rbo, u32 domain);
1753 extern bool radeon_ttm_bo_is_radeon_bo(struct ttm_buffer_object *bo);
1754 extern void radeon_vram_location(struct radeon_device *rdev, struct radeon_mc *mc, u64 base);
1755 extern void radeon_gtt_location(struct radeon_device *rdev, struct radeon_mc *mc);
1756 extern int radeon_resume_kms(struct drm_device *dev);
1757 extern int radeon_suspend_kms(struct drm_device *dev, pm_message_t state);
1758 extern void radeon_ttm_set_active_vram_size(struct radeon_device *rdev, u64 size);
1759
1760 /*
1761  * vm
1762  */
1763 int radeon_vm_manager_init(struct radeon_device *rdev);
1764 void radeon_vm_manager_fini(struct radeon_device *rdev);
1765 int radeon_vm_manager_start(struct radeon_device *rdev);
1766 int radeon_vm_manager_suspend(struct radeon_device *rdev);
1767 int radeon_vm_init(struct radeon_device *rdev, struct radeon_vm *vm);
1768 void radeon_vm_fini(struct radeon_device *rdev, struct radeon_vm *vm);
1769 int radeon_vm_bind(struct radeon_device *rdev, struct radeon_vm *vm);
1770 void radeon_vm_unbind(struct radeon_device *rdev, struct radeon_vm *vm);
1771 int radeon_vm_bo_update_pte(struct radeon_device *rdev,
1772                             struct radeon_vm *vm,
1773                             struct radeon_bo *bo,
1774                             struct ttm_mem_reg *mem);
1775 void radeon_vm_bo_invalidate(struct radeon_device *rdev,
1776                              struct radeon_bo *bo);
1777 int radeon_vm_bo_add(struct radeon_device *rdev,
1778                      struct radeon_vm *vm,
1779                      struct radeon_bo *bo,
1780                      uint64_t offset,
1781                      uint32_t flags);
1782 int radeon_vm_bo_rmv(struct radeon_device *rdev,
1783                      struct radeon_vm *vm,
1784                      struct radeon_bo *bo);
1785
1786 /* audio */
1787 void r600_audio_update_hdmi(struct work_struct *work);
1788
1789 /*
1790  * R600 vram scratch functions
1791  */
1792 int r600_vram_scratch_init(struct radeon_device *rdev);
1793 void r600_vram_scratch_fini(struct radeon_device *rdev);
1794
1795 /*
1796  * r600 cs checking helper
1797  */
1798 unsigned r600_mip_minify(unsigned size, unsigned level);
1799 bool r600_fmt_is_valid_color(u32 format);
1800 bool r600_fmt_is_valid_texture(u32 format, enum radeon_family family);
1801 int r600_fmt_get_blocksize(u32 format);
1802 int r600_fmt_get_nblocksx(u32 format, u32 w);
1803 int r600_fmt_get_nblocksy(u32 format, u32 h);
1804
1805 /*
1806  * r600 functions used by radeon_encoder.c
1807  */
1808 struct radeon_hdmi_acr {
1809         u32 clock;
1810
1811         int n_32khz;
1812         int cts_32khz;
1813
1814         int n_44_1khz;
1815         int cts_44_1khz;
1816
1817         int n_48khz;
1818         int cts_48khz;
1819
1820 };
1821
1822 extern struct radeon_hdmi_acr r600_hdmi_acr(uint32_t clock);
1823
1824 extern void r600_hdmi_enable(struct drm_encoder *encoder);
1825 extern void r600_hdmi_disable(struct drm_encoder *encoder);
1826 extern void r600_hdmi_setmode(struct drm_encoder *encoder, struct drm_display_mode *mode);
1827 extern u32 r6xx_remap_render_backend(struct radeon_device *rdev,
1828                                      u32 tiling_pipe_num,
1829                                      u32 max_rb_num,
1830                                      u32 total_max_rb_num,
1831                                      u32 enabled_rb_mask);
1832
1833 /*
1834  * evergreen functions used by radeon_encoder.c
1835  */
1836
1837 extern void evergreen_hdmi_setmode(struct drm_encoder *encoder, struct drm_display_mode *mode);
1838
1839 extern int ni_init_microcode(struct radeon_device *rdev);
1840 extern int ni_mc_load_microcode(struct radeon_device *rdev);
1841
1842 /* radeon_acpi.c */ 
1843 #if defined(CONFIG_ACPI) 
1844 extern int radeon_acpi_init(struct radeon_device *rdev); 
1845 #else 
1846 static inline int radeon_acpi_init(struct radeon_device *rdev) { return 0; } 
1847 #endif 
1848
1849 #include "radeon_object.h"
1850
1851 #endif