drm/i915: add yesno utility function
[firefly-linux-kernel-4.4.55.git] / drivers / gpu / drm / i915 / i915_drv.h
1 /* i915_drv.h -- Private header for the I915 driver -*- linux-c -*-
2  */
3 /*
4  *
5  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
6  * All Rights Reserved.
7  *
8  * Permission is hereby granted, free of charge, to any person obtaining a
9  * copy of this software and associated documentation files (the
10  * "Software"), to deal in the Software without restriction, including
11  * without limitation the rights to use, copy, modify, merge, publish,
12  * distribute, sub license, and/or sell copies of the Software, and to
13  * permit persons to whom the Software is furnished to do so, subject to
14  * the following conditions:
15  *
16  * The above copyright notice and this permission notice (including the
17  * next paragraph) shall be included in all copies or substantial portions
18  * of the Software.
19  *
20  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
21  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
22  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
23  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
24  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
25  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
26  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
27  *
28  */
29
30 #ifndef _I915_DRV_H_
31 #define _I915_DRV_H_
32
33 #include <uapi/drm/i915_drm.h>
34 #include <uapi/drm/drm_fourcc.h>
35
36 #include "i915_reg.h"
37 #include "intel_bios.h"
38 #include "intel_ringbuffer.h"
39 #include "intel_lrc.h"
40 #include "i915_gem_gtt.h"
41 #include "i915_gem_render_state.h"
42 #include <linux/io-mapping.h>
43 #include <linux/i2c.h>
44 #include <linux/i2c-algo-bit.h>
45 #include <drm/intel-gtt.h>
46 #include <drm/drm_legacy.h> /* for struct drm_dma_handle */
47 #include <drm/drm_gem.h>
48 #include <linux/backlight.h>
49 #include <linux/hashtable.h>
50 #include <linux/intel-iommu.h>
51 #include <linux/kref.h>
52 #include <linux/pm_qos.h>
53 #include "intel_guc.h"
54
55 /* General customization:
56  */
57
58 #define DRIVER_NAME             "i915"
59 #define DRIVER_DESC             "Intel Graphics"
60 #define DRIVER_DATE             "20150828"
61
62 #undef WARN_ON
63 /* Many gcc seem to no see through this and fall over :( */
64 #if 0
65 #define WARN_ON(x) ({ \
66         bool __i915_warn_cond = (x); \
67         if (__builtin_constant_p(__i915_warn_cond)) \
68                 BUILD_BUG_ON(__i915_warn_cond); \
69         WARN(__i915_warn_cond, "WARN_ON(" #x ")"); })
70 #else
71 #define WARN_ON(x) WARN((x), "WARN_ON(%s)", #x )
72 #endif
73
74 #undef WARN_ON_ONCE
75 #define WARN_ON_ONCE(x) WARN_ONCE((x), "WARN_ON_ONCE(%s)", #x )
76
77 #define MISSING_CASE(x) WARN(1, "Missing switch case (%lu) in %s\n", \
78                              (long) (x), __func__);
79
80 /* Use I915_STATE_WARN(x) and I915_STATE_WARN_ON() (rather than WARN() and
81  * WARN_ON()) for hw state sanity checks to check for unexpected conditions
82  * which may not necessarily be a user visible problem.  This will either
83  * WARN() or DRM_ERROR() depending on the verbose_checks moduleparam, to
84  * enable distros and users to tailor their preferred amount of i915 abrt
85  * spam.
86  */
87 #define I915_STATE_WARN(condition, format...) ({                        \
88         int __ret_warn_on = !!(condition);                              \
89         if (unlikely(__ret_warn_on)) {                                  \
90                 if (i915.verbose_state_checks)                          \
91                         WARN(1, format);                                \
92                 else                                                    \
93                         DRM_ERROR(format);                              \
94         }                                                               \
95         unlikely(__ret_warn_on);                                        \
96 })
97
98 #define I915_STATE_WARN_ON(condition) ({                                \
99         int __ret_warn_on = !!(condition);                              \
100         if (unlikely(__ret_warn_on)) {                                  \
101                 if (i915.verbose_state_checks)                          \
102                         WARN(1, "WARN_ON(" #condition ")\n");           \
103                 else                                                    \
104                         DRM_ERROR("WARN_ON(" #condition ")\n");         \
105         }                                                               \
106         unlikely(__ret_warn_on);                                        \
107 })
108
109 static inline const char *yesno(bool v)
110 {
111         return v ? "yes" : "no";
112 }
113
114 enum pipe {
115         INVALID_PIPE = -1,
116         PIPE_A = 0,
117         PIPE_B,
118         PIPE_C,
119         _PIPE_EDP,
120         I915_MAX_PIPES = _PIPE_EDP
121 };
122 #define pipe_name(p) ((p) + 'A')
123
124 enum transcoder {
125         TRANSCODER_A = 0,
126         TRANSCODER_B,
127         TRANSCODER_C,
128         TRANSCODER_EDP,
129         I915_MAX_TRANSCODERS
130 };
131 #define transcoder_name(t) ((t) + 'A')
132
133 /*
134  * This is the maximum (across all platforms) number of planes (primary +
135  * sprites) that can be active at the same time on one pipe.
136  *
137  * This value doesn't count the cursor plane.
138  */
139 #define I915_MAX_PLANES 4
140
141 enum plane {
142         PLANE_A = 0,
143         PLANE_B,
144         PLANE_C,
145 };
146 #define plane_name(p) ((p) + 'A')
147
148 #define sprite_name(p, s) ((p) * INTEL_INFO(dev)->num_sprites[(p)] + (s) + 'A')
149
150 enum port {
151         PORT_A = 0,
152         PORT_B,
153         PORT_C,
154         PORT_D,
155         PORT_E,
156         I915_MAX_PORTS
157 };
158 #define port_name(p) ((p) + 'A')
159
160 #define I915_NUM_PHYS_VLV 2
161
162 enum dpio_channel {
163         DPIO_CH0,
164         DPIO_CH1
165 };
166
167 enum dpio_phy {
168         DPIO_PHY0,
169         DPIO_PHY1
170 };
171
172 enum intel_display_power_domain {
173         POWER_DOMAIN_PIPE_A,
174         POWER_DOMAIN_PIPE_B,
175         POWER_DOMAIN_PIPE_C,
176         POWER_DOMAIN_PIPE_A_PANEL_FITTER,
177         POWER_DOMAIN_PIPE_B_PANEL_FITTER,
178         POWER_DOMAIN_PIPE_C_PANEL_FITTER,
179         POWER_DOMAIN_TRANSCODER_A,
180         POWER_DOMAIN_TRANSCODER_B,
181         POWER_DOMAIN_TRANSCODER_C,
182         POWER_DOMAIN_TRANSCODER_EDP,
183         POWER_DOMAIN_PORT_DDI_A_2_LANES,
184         POWER_DOMAIN_PORT_DDI_A_4_LANES,
185         POWER_DOMAIN_PORT_DDI_B_2_LANES,
186         POWER_DOMAIN_PORT_DDI_B_4_LANES,
187         POWER_DOMAIN_PORT_DDI_C_2_LANES,
188         POWER_DOMAIN_PORT_DDI_C_4_LANES,
189         POWER_DOMAIN_PORT_DDI_D_2_LANES,
190         POWER_DOMAIN_PORT_DDI_D_4_LANES,
191         POWER_DOMAIN_PORT_DSI,
192         POWER_DOMAIN_PORT_CRT,
193         POWER_DOMAIN_PORT_OTHER,
194         POWER_DOMAIN_VGA,
195         POWER_DOMAIN_AUDIO,
196         POWER_DOMAIN_PLLS,
197         POWER_DOMAIN_AUX_A,
198         POWER_DOMAIN_AUX_B,
199         POWER_DOMAIN_AUX_C,
200         POWER_DOMAIN_AUX_D,
201         POWER_DOMAIN_INIT,
202
203         POWER_DOMAIN_NUM,
204 };
205
206 #define POWER_DOMAIN_PIPE(pipe) ((pipe) + POWER_DOMAIN_PIPE_A)
207 #define POWER_DOMAIN_PIPE_PANEL_FITTER(pipe) \
208                 ((pipe) + POWER_DOMAIN_PIPE_A_PANEL_FITTER)
209 #define POWER_DOMAIN_TRANSCODER(tran) \
210         ((tran) == TRANSCODER_EDP ? POWER_DOMAIN_TRANSCODER_EDP : \
211          (tran) + POWER_DOMAIN_TRANSCODER_A)
212
213 enum hpd_pin {
214         HPD_NONE = 0,
215         HPD_TV = HPD_NONE,     /* TV is known to be unreliable */
216         HPD_CRT,
217         HPD_SDVO_B,
218         HPD_SDVO_C,
219         HPD_PORT_A,
220         HPD_PORT_B,
221         HPD_PORT_C,
222         HPD_PORT_D,
223         HPD_NUM_PINS
224 };
225
226 #define for_each_hpd_pin(__pin) \
227         for ((__pin) = (HPD_NONE + 1); (__pin) < HPD_NUM_PINS; (__pin)++)
228
229 struct i915_hotplug {
230         struct work_struct hotplug_work;
231
232         struct {
233                 unsigned long last_jiffies;
234                 int count;
235                 enum {
236                         HPD_ENABLED = 0,
237                         HPD_DISABLED = 1,
238                         HPD_MARK_DISABLED = 2
239                 } state;
240         } stats[HPD_NUM_PINS];
241         u32 event_bits;
242         struct delayed_work reenable_work;
243
244         struct intel_digital_port *irq_port[I915_MAX_PORTS];
245         u32 long_port_mask;
246         u32 short_port_mask;
247         struct work_struct dig_port_work;
248
249         /*
250          * if we get a HPD irq from DP and a HPD irq from non-DP
251          * the non-DP HPD could block the workqueue on a mode config
252          * mutex getting, that userspace may have taken. However
253          * userspace is waiting on the DP workqueue to run which is
254          * blocked behind the non-DP one.
255          */
256         struct workqueue_struct *dp_wq;
257 };
258
259 #define I915_GEM_GPU_DOMAINS \
260         (I915_GEM_DOMAIN_RENDER | \
261          I915_GEM_DOMAIN_SAMPLER | \
262          I915_GEM_DOMAIN_COMMAND | \
263          I915_GEM_DOMAIN_INSTRUCTION | \
264          I915_GEM_DOMAIN_VERTEX)
265
266 #define for_each_pipe(__dev_priv, __p) \
267         for ((__p) = 0; (__p) < INTEL_INFO(__dev_priv)->num_pipes; (__p)++)
268 #define for_each_plane(__dev_priv, __pipe, __p)                         \
269         for ((__p) = 0;                                                 \
270              (__p) < INTEL_INFO(__dev_priv)->num_sprites[(__pipe)] + 1; \
271              (__p)++)
272 #define for_each_sprite(__dev_priv, __p, __s)                           \
273         for ((__s) = 0;                                                 \
274              (__s) < INTEL_INFO(__dev_priv)->num_sprites[(__p)];        \
275              (__s)++)
276
277 #define for_each_crtc(dev, crtc) \
278         list_for_each_entry(crtc, &dev->mode_config.crtc_list, head)
279
280 #define for_each_intel_plane(dev, intel_plane) \
281         list_for_each_entry(intel_plane,                        \
282                             &dev->mode_config.plane_list,       \
283                             base.head)
284
285 #define for_each_intel_plane_on_crtc(dev, intel_crtc, intel_plane)      \
286         list_for_each_entry(intel_plane,                                \
287                             &(dev)->mode_config.plane_list,             \
288                             base.head)                                  \
289                 if ((intel_plane)->pipe == (intel_crtc)->pipe)
290
291 #define for_each_intel_crtc(dev, intel_crtc) \
292         list_for_each_entry(intel_crtc, &dev->mode_config.crtc_list, base.head)
293
294 #define for_each_intel_encoder(dev, intel_encoder)              \
295         list_for_each_entry(intel_encoder,                      \
296                             &(dev)->mode_config.encoder_list,   \
297                             base.head)
298
299 #define for_each_intel_connector(dev, intel_connector)          \
300         list_for_each_entry(intel_connector,                    \
301                             &dev->mode_config.connector_list,   \
302                             base.head)
303
304 #define for_each_encoder_on_crtc(dev, __crtc, intel_encoder) \
305         list_for_each_entry((intel_encoder), &(dev)->mode_config.encoder_list, base.head) \
306                 if ((intel_encoder)->base.crtc == (__crtc))
307
308 #define for_each_connector_on_encoder(dev, __encoder, intel_connector) \
309         list_for_each_entry((intel_connector), &(dev)->mode_config.connector_list, base.head) \
310                 if ((intel_connector)->base.encoder == (__encoder))
311
312 #define for_each_power_domain(domain, mask)                             \
313         for ((domain) = 0; (domain) < POWER_DOMAIN_NUM; (domain)++)     \
314                 if ((1 << (domain)) & (mask))
315
316 struct drm_i915_private;
317 struct i915_mm_struct;
318 struct i915_mmu_object;
319
320 struct drm_i915_file_private {
321         struct drm_i915_private *dev_priv;
322         struct drm_file *file;
323
324         struct {
325                 spinlock_t lock;
326                 struct list_head request_list;
327 /* 20ms is a fairly arbitrary limit (greater than the average frame time)
328  * chosen to prevent the CPU getting more than a frame ahead of the GPU
329  * (when using lax throttling for the frontbuffer). We also use it to
330  * offer free GPU waitboosts for severely congested workloads.
331  */
332 #define DRM_I915_THROTTLE_JIFFIES msecs_to_jiffies(20)
333         } mm;
334         struct idr context_idr;
335
336         struct intel_rps_client {
337                 struct list_head link;
338                 unsigned boosts;
339         } rps;
340
341         struct intel_engine_cs *bsd_ring;
342 };
343
344 enum intel_dpll_id {
345         DPLL_ID_PRIVATE = -1, /* non-shared dpll in use */
346         /* real shared dpll ids must be >= 0 */
347         DPLL_ID_PCH_PLL_A = 0,
348         DPLL_ID_PCH_PLL_B = 1,
349         /* hsw/bdw */
350         DPLL_ID_WRPLL1 = 0,
351         DPLL_ID_WRPLL2 = 1,
352         /* skl */
353         DPLL_ID_SKL_DPLL1 = 0,
354         DPLL_ID_SKL_DPLL2 = 1,
355         DPLL_ID_SKL_DPLL3 = 2,
356 };
357 #define I915_NUM_PLLS 3
358
359 struct intel_dpll_hw_state {
360         /* i9xx, pch plls */
361         uint32_t dpll;
362         uint32_t dpll_md;
363         uint32_t fp0;
364         uint32_t fp1;
365
366         /* hsw, bdw */
367         uint32_t wrpll;
368
369         /* skl */
370         /*
371          * DPLL_CTRL1 has 6 bits for each each this DPLL. We store those in
372          * lower part of ctrl1 and they get shifted into position when writing
373          * the register.  This allows us to easily compare the state to share
374          * the DPLL.
375          */
376         uint32_t ctrl1;
377         /* HDMI only, 0 when used for DP */
378         uint32_t cfgcr1, cfgcr2;
379
380         /* bxt */
381         uint32_t ebb0, ebb4, pll0, pll1, pll2, pll3, pll6, pll8, pll9, pll10,
382                  pcsdw12;
383 };
384
385 struct intel_shared_dpll_config {
386         unsigned crtc_mask; /* mask of CRTCs sharing this PLL */
387         struct intel_dpll_hw_state hw_state;
388 };
389
390 struct intel_shared_dpll {
391         struct intel_shared_dpll_config config;
392
393         int active; /* count of number of active CRTCs (i.e. DPMS on) */
394         bool on; /* is the PLL actually active? Disabled during modeset */
395         const char *name;
396         /* should match the index in the dev_priv->shared_dplls array */
397         enum intel_dpll_id id;
398         /* The mode_set hook is optional and should be used together with the
399          * intel_prepare_shared_dpll function. */
400         void (*mode_set)(struct drm_i915_private *dev_priv,
401                          struct intel_shared_dpll *pll);
402         void (*enable)(struct drm_i915_private *dev_priv,
403                        struct intel_shared_dpll *pll);
404         void (*disable)(struct drm_i915_private *dev_priv,
405                         struct intel_shared_dpll *pll);
406         bool (*get_hw_state)(struct drm_i915_private *dev_priv,
407                              struct intel_shared_dpll *pll,
408                              struct intel_dpll_hw_state *hw_state);
409 };
410
411 #define SKL_DPLL0 0
412 #define SKL_DPLL1 1
413 #define SKL_DPLL2 2
414 #define SKL_DPLL3 3
415
416 /* Used by dp and fdi links */
417 struct intel_link_m_n {
418         uint32_t        tu;
419         uint32_t        gmch_m;
420         uint32_t        gmch_n;
421         uint32_t        link_m;
422         uint32_t        link_n;
423 };
424
425 void intel_link_compute_m_n(int bpp, int nlanes,
426                             int pixel_clock, int link_clock,
427                             struct intel_link_m_n *m_n);
428
429 /* Interface history:
430  *
431  * 1.1: Original.
432  * 1.2: Add Power Management
433  * 1.3: Add vblank support
434  * 1.4: Fix cmdbuffer path, add heap destroy
435  * 1.5: Add vblank pipe configuration
436  * 1.6: - New ioctl for scheduling buffer swaps on vertical blank
437  *      - Support vertical blank on secondary display pipe
438  */
439 #define DRIVER_MAJOR            1
440 #define DRIVER_MINOR            6
441 #define DRIVER_PATCHLEVEL       0
442
443 #define WATCH_LISTS     0
444
445 struct opregion_header;
446 struct opregion_acpi;
447 struct opregion_swsci;
448 struct opregion_asle;
449
450 struct intel_opregion {
451         struct opregion_header __iomem *header;
452         struct opregion_acpi __iomem *acpi;
453         struct opregion_swsci __iomem *swsci;
454         u32 swsci_gbda_sub_functions;
455         u32 swsci_sbcb_sub_functions;
456         struct opregion_asle __iomem *asle;
457         void __iomem *vbt;
458         u32 __iomem *lid_state;
459         struct work_struct asle_work;
460 };
461 #define OPREGION_SIZE            (8*1024)
462
463 struct intel_overlay;
464 struct intel_overlay_error_state;
465
466 #define I915_FENCE_REG_NONE -1
467 #define I915_MAX_NUM_FENCES 32
468 /* 32 fences + sign bit for FENCE_REG_NONE */
469 #define I915_MAX_NUM_FENCE_BITS 6
470
471 struct drm_i915_fence_reg {
472         struct list_head lru_list;
473         struct drm_i915_gem_object *obj;
474         int pin_count;
475 };
476
477 struct sdvo_device_mapping {
478         u8 initialized;
479         u8 dvo_port;
480         u8 slave_addr;
481         u8 dvo_wiring;
482         u8 i2c_pin;
483         u8 ddc_pin;
484 };
485
486 struct intel_display_error_state;
487
488 struct drm_i915_error_state {
489         struct kref ref;
490         struct timeval time;
491
492         char error_msg[128];
493         int iommu;
494         u32 reset_count;
495         u32 suspend_count;
496
497         /* Generic register state */
498         u32 eir;
499         u32 pgtbl_er;
500         u32 ier;
501         u32 gtier[4];
502         u32 ccid;
503         u32 derrmr;
504         u32 forcewake;
505         u32 error; /* gen6+ */
506         u32 err_int; /* gen7 */
507         u32 fault_data0; /* gen8, gen9 */
508         u32 fault_data1; /* gen8, gen9 */
509         u32 done_reg;
510         u32 gac_eco;
511         u32 gam_ecochk;
512         u32 gab_ctl;
513         u32 gfx_mode;
514         u32 extra_instdone[I915_NUM_INSTDONE_REG];
515         u64 fence[I915_MAX_NUM_FENCES];
516         struct intel_overlay_error_state *overlay;
517         struct intel_display_error_state *display;
518         struct drm_i915_error_object *semaphore_obj;
519
520         struct drm_i915_error_ring {
521                 bool valid;
522                 /* Software tracked state */
523                 bool waiting;
524                 int hangcheck_score;
525                 enum intel_ring_hangcheck_action hangcheck_action;
526                 int num_requests;
527
528                 /* our own tracking of ring head and tail */
529                 u32 cpu_ring_head;
530                 u32 cpu_ring_tail;
531
532                 u32 semaphore_seqno[I915_NUM_RINGS - 1];
533
534                 /* Register state */
535                 u32 start;
536                 u32 tail;
537                 u32 head;
538                 u32 ctl;
539                 u32 hws;
540                 u32 ipeir;
541                 u32 ipehr;
542                 u32 instdone;
543                 u32 bbstate;
544                 u32 instpm;
545                 u32 instps;
546                 u32 seqno;
547                 u64 bbaddr;
548                 u64 acthd;
549                 u32 fault_reg;
550                 u64 faddr;
551                 u32 rc_psmi; /* sleep state */
552                 u32 semaphore_mboxes[I915_NUM_RINGS - 1];
553
554                 struct drm_i915_error_object {
555                         int page_count;
556                         u64 gtt_offset;
557                         u32 *pages[0];
558                 } *ringbuffer, *batchbuffer, *wa_batchbuffer, *ctx, *hws_page;
559
560                 struct drm_i915_error_request {
561                         long jiffies;
562                         u32 seqno;
563                         u32 tail;
564                 } *requests;
565
566                 struct {
567                         u32 gfx_mode;
568                         union {
569                                 u64 pdp[4];
570                                 u32 pp_dir_base;
571                         };
572                 } vm_info;
573
574                 pid_t pid;
575                 char comm[TASK_COMM_LEN];
576         } ring[I915_NUM_RINGS];
577
578         struct drm_i915_error_buffer {
579                 u32 size;
580                 u32 name;
581                 u32 rseqno[I915_NUM_RINGS], wseqno;
582                 u64 gtt_offset;
583                 u32 read_domains;
584                 u32 write_domain;
585                 s32 fence_reg:I915_MAX_NUM_FENCE_BITS;
586                 s32 pinned:2;
587                 u32 tiling:2;
588                 u32 dirty:1;
589                 u32 purgeable:1;
590                 u32 userptr:1;
591                 s32 ring:4;
592                 u32 cache_level:3;
593         } **active_bo, **pinned_bo;
594
595         u32 *active_bo_count, *pinned_bo_count;
596         u32 vm_count;
597 };
598
599 struct intel_connector;
600 struct intel_encoder;
601 struct intel_crtc_state;
602 struct intel_initial_plane_config;
603 struct intel_crtc;
604 struct intel_limit;
605 struct dpll;
606
607 struct drm_i915_display_funcs {
608         int (*get_display_clock_speed)(struct drm_device *dev);
609         int (*get_fifo_size)(struct drm_device *dev, int plane);
610         /**
611          * find_dpll() - Find the best values for the PLL
612          * @limit: limits for the PLL
613          * @crtc: current CRTC
614          * @target: target frequency in kHz
615          * @refclk: reference clock frequency in kHz
616          * @match_clock: if provided, @best_clock P divider must
617          *               match the P divider from @match_clock
618          *               used for LVDS downclocking
619          * @best_clock: best PLL values found
620          *
621          * Returns true on success, false on failure.
622          */
623         bool (*find_dpll)(const struct intel_limit *limit,
624                           struct intel_crtc_state *crtc_state,
625                           int target, int refclk,
626                           struct dpll *match_clock,
627                           struct dpll *best_clock);
628         void (*update_wm)(struct drm_crtc *crtc);
629         void (*update_sprite_wm)(struct drm_plane *plane,
630                                  struct drm_crtc *crtc,
631                                  uint32_t sprite_width, uint32_t sprite_height,
632                                  int pixel_size, bool enable, bool scaled);
633         int (*modeset_calc_cdclk)(struct drm_atomic_state *state);
634         void (*modeset_commit_cdclk)(struct drm_atomic_state *state);
635         /* Returns the active state of the crtc, and if the crtc is active,
636          * fills out the pipe-config with the hw state. */
637         bool (*get_pipe_config)(struct intel_crtc *,
638                                 struct intel_crtc_state *);
639         void (*get_initial_plane_config)(struct intel_crtc *,
640                                          struct intel_initial_plane_config *);
641         int (*crtc_compute_clock)(struct intel_crtc *crtc,
642                                   struct intel_crtc_state *crtc_state);
643         void (*crtc_enable)(struct drm_crtc *crtc);
644         void (*crtc_disable)(struct drm_crtc *crtc);
645         void (*audio_codec_enable)(struct drm_connector *connector,
646                                    struct intel_encoder *encoder,
647                                    struct drm_display_mode *mode);
648         void (*audio_codec_disable)(struct intel_encoder *encoder);
649         void (*fdi_link_train)(struct drm_crtc *crtc);
650         void (*init_clock_gating)(struct drm_device *dev);
651         int (*queue_flip)(struct drm_device *dev, struct drm_crtc *crtc,
652                           struct drm_framebuffer *fb,
653                           struct drm_i915_gem_object *obj,
654                           struct drm_i915_gem_request *req,
655                           uint32_t flags);
656         void (*update_primary_plane)(struct drm_crtc *crtc,
657                                      struct drm_framebuffer *fb,
658                                      int x, int y);
659         void (*hpd_irq_setup)(struct drm_device *dev);
660         /* clock updates for mode set */
661         /* cursor updates */
662         /* render clock increase/decrease */
663         /* display clock increase/decrease */
664         /* pll clock increase/decrease */
665
666         int (*setup_backlight)(struct intel_connector *connector, enum pipe pipe);
667         uint32_t (*get_backlight)(struct intel_connector *connector);
668         void (*set_backlight)(struct intel_connector *connector,
669                               uint32_t level);
670         void (*disable_backlight)(struct intel_connector *connector);
671         void (*enable_backlight)(struct intel_connector *connector);
672 };
673
674 enum forcewake_domain_id {
675         FW_DOMAIN_ID_RENDER = 0,
676         FW_DOMAIN_ID_BLITTER,
677         FW_DOMAIN_ID_MEDIA,
678
679         FW_DOMAIN_ID_COUNT
680 };
681
682 enum forcewake_domains {
683         FORCEWAKE_RENDER = (1 << FW_DOMAIN_ID_RENDER),
684         FORCEWAKE_BLITTER = (1 << FW_DOMAIN_ID_BLITTER),
685         FORCEWAKE_MEDIA = (1 << FW_DOMAIN_ID_MEDIA),
686         FORCEWAKE_ALL = (FORCEWAKE_RENDER |
687                          FORCEWAKE_BLITTER |
688                          FORCEWAKE_MEDIA)
689 };
690
691 struct intel_uncore_funcs {
692         void (*force_wake_get)(struct drm_i915_private *dev_priv,
693                                                         enum forcewake_domains domains);
694         void (*force_wake_put)(struct drm_i915_private *dev_priv,
695                                                         enum forcewake_domains domains);
696
697         uint8_t  (*mmio_readb)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
698         uint16_t (*mmio_readw)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
699         uint32_t (*mmio_readl)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
700         uint64_t (*mmio_readq)(struct drm_i915_private *dev_priv, off_t offset, bool trace);
701
702         void (*mmio_writeb)(struct drm_i915_private *dev_priv, off_t offset,
703                                 uint8_t val, bool trace);
704         void (*mmio_writew)(struct drm_i915_private *dev_priv, off_t offset,
705                                 uint16_t val, bool trace);
706         void (*mmio_writel)(struct drm_i915_private *dev_priv, off_t offset,
707                                 uint32_t val, bool trace);
708         void (*mmio_writeq)(struct drm_i915_private *dev_priv, off_t offset,
709                                 uint64_t val, bool trace);
710 };
711
712 struct intel_uncore {
713         spinlock_t lock; /** lock is also taken in irq contexts. */
714
715         struct intel_uncore_funcs funcs;
716
717         unsigned fifo_count;
718         enum forcewake_domains fw_domains;
719
720         struct intel_uncore_forcewake_domain {
721                 struct drm_i915_private *i915;
722                 enum forcewake_domain_id id;
723                 unsigned wake_count;
724                 struct timer_list timer;
725                 u32 reg_set;
726                 u32 val_set;
727                 u32 val_clear;
728                 u32 reg_ack;
729                 u32 reg_post;
730                 u32 val_reset;
731         } fw_domain[FW_DOMAIN_ID_COUNT];
732 };
733
734 /* Iterate over initialised fw domains */
735 #define for_each_fw_domain_mask(domain__, mask__, dev_priv__, i__) \
736         for ((i__) = 0, (domain__) = &(dev_priv__)->uncore.fw_domain[0]; \
737              (i__) < FW_DOMAIN_ID_COUNT; \
738              (i__)++, (domain__) = &(dev_priv__)->uncore.fw_domain[i__]) \
739                 if (((mask__) & (dev_priv__)->uncore.fw_domains) & (1 << (i__)))
740
741 #define for_each_fw_domain(domain__, dev_priv__, i__) \
742         for_each_fw_domain_mask(domain__, FORCEWAKE_ALL, dev_priv__, i__)
743
744 enum csr_state {
745         FW_UNINITIALIZED = 0,
746         FW_LOADED,
747         FW_FAILED
748 };
749
750 struct intel_csr {
751         const char *fw_path;
752         uint32_t *dmc_payload;
753         uint32_t dmc_fw_size;
754         uint32_t mmio_count;
755         uint32_t mmioaddr[8];
756         uint32_t mmiodata[8];
757         enum csr_state state;
758 };
759
760 #define DEV_INFO_FOR_EACH_FLAG(func, sep) \
761         func(is_mobile) sep \
762         func(is_i85x) sep \
763         func(is_i915g) sep \
764         func(is_i945gm) sep \
765         func(is_g33) sep \
766         func(need_gfx_hws) sep \
767         func(is_g4x) sep \
768         func(is_pineview) sep \
769         func(is_broadwater) sep \
770         func(is_crestline) sep \
771         func(is_ivybridge) sep \
772         func(is_valleyview) sep \
773         func(is_haswell) sep \
774         func(is_skylake) sep \
775         func(is_preliminary) sep \
776         func(has_fbc) sep \
777         func(has_pipe_cxsr) sep \
778         func(has_hotplug) sep \
779         func(cursor_needs_physical) sep \
780         func(has_overlay) sep \
781         func(overlay_needs_physical) sep \
782         func(supports_tv) sep \
783         func(has_llc) sep \
784         func(has_ddi) sep \
785         func(has_fpga_dbg)
786
787 #define DEFINE_FLAG(name) u8 name:1
788 #define SEP_SEMICOLON ;
789
790 struct intel_device_info {
791         u32 display_mmio_offset;
792         u16 device_id;
793         u8 num_pipes:3;
794         u8 num_sprites[I915_MAX_PIPES];
795         u8 gen;
796         u8 ring_mask; /* Rings supported by the HW */
797         DEV_INFO_FOR_EACH_FLAG(DEFINE_FLAG, SEP_SEMICOLON);
798         /* Register offsets for the various display pipes and transcoders */
799         int pipe_offsets[I915_MAX_TRANSCODERS];
800         int trans_offsets[I915_MAX_TRANSCODERS];
801         int palette_offsets[I915_MAX_PIPES];
802         int cursor_offsets[I915_MAX_PIPES];
803
804         /* Slice/subslice/EU info */
805         u8 slice_total;
806         u8 subslice_total;
807         u8 subslice_per_slice;
808         u8 eu_total;
809         u8 eu_per_subslice;
810         /* For each slice, which subslice(s) has(have) 7 EUs (bitfield)? */
811         u8 subslice_7eu[3];
812         u8 has_slice_pg:1;
813         u8 has_subslice_pg:1;
814         u8 has_eu_pg:1;
815 };
816
817 #undef DEFINE_FLAG
818 #undef SEP_SEMICOLON
819
820 enum i915_cache_level {
821         I915_CACHE_NONE = 0,
822         I915_CACHE_LLC, /* also used for snoopable memory on non-LLC */
823         I915_CACHE_L3_LLC, /* gen7+, L3 sits between the domain specifc
824                               caches, eg sampler/render caches, and the
825                               large Last-Level-Cache. LLC is coherent with
826                               the CPU, but L3 is only visible to the GPU. */
827         I915_CACHE_WT, /* hsw:gt3e WriteThrough for scanouts */
828 };
829
830 struct i915_ctx_hang_stats {
831         /* This context had batch pending when hang was declared */
832         unsigned batch_pending;
833
834         /* This context had batch active when hang was declared */
835         unsigned batch_active;
836
837         /* Time when this context was last blamed for a GPU reset */
838         unsigned long guilty_ts;
839
840         /* If the contexts causes a second GPU hang within this time,
841          * it is permanently banned from submitting any more work.
842          */
843         unsigned long ban_period_seconds;
844
845         /* This context is banned to submit more work */
846         bool banned;
847 };
848
849 /* This must match up with the value previously used for execbuf2.rsvd1. */
850 #define DEFAULT_CONTEXT_HANDLE 0
851
852 #define CONTEXT_NO_ZEROMAP (1<<0)
853 /**
854  * struct intel_context - as the name implies, represents a context.
855  * @ref: reference count.
856  * @user_handle: userspace tracking identity for this context.
857  * @remap_slice: l3 row remapping information.
858  * @flags: context specific flags:
859  *         CONTEXT_NO_ZEROMAP: do not allow mapping things to page 0.
860  * @file_priv: filp associated with this context (NULL for global default
861  *             context).
862  * @hang_stats: information about the role of this context in possible GPU
863  *              hangs.
864  * @ppgtt: virtual memory space used by this context.
865  * @legacy_hw_ctx: render context backing object and whether it is correctly
866  *                initialized (legacy ring submission mechanism only).
867  * @link: link in the global list of contexts.
868  *
869  * Contexts are memory images used by the hardware to store copies of their
870  * internal state.
871  */
872 struct intel_context {
873         struct kref ref;
874         int user_handle;
875         uint8_t remap_slice;
876         struct drm_i915_private *i915;
877         int flags;
878         struct drm_i915_file_private *file_priv;
879         struct i915_ctx_hang_stats hang_stats;
880         struct i915_hw_ppgtt *ppgtt;
881
882         /* Legacy ring buffer submission */
883         struct {
884                 struct drm_i915_gem_object *rcs_state;
885                 bool initialized;
886         } legacy_hw_ctx;
887
888         /* Execlists */
889         bool rcs_initialized;
890         struct {
891                 struct drm_i915_gem_object *state;
892                 struct intel_ringbuffer *ringbuf;
893                 int pin_count;
894         } engine[I915_NUM_RINGS];
895
896         struct list_head link;
897 };
898
899 enum fb_op_origin {
900         ORIGIN_GTT,
901         ORIGIN_CPU,
902         ORIGIN_CS,
903         ORIGIN_FLIP,
904         ORIGIN_DIRTYFB,
905 };
906
907 struct i915_fbc {
908         /* This is always the inner lock when overlapping with struct_mutex and
909          * it's the outer lock when overlapping with stolen_lock. */
910         struct mutex lock;
911         unsigned long uncompressed_size;
912         unsigned threshold;
913         unsigned int fb_id;
914         unsigned int possible_framebuffer_bits;
915         unsigned int busy_bits;
916         struct intel_crtc *crtc;
917         int y;
918
919         struct drm_mm_node compressed_fb;
920         struct drm_mm_node *compressed_llb;
921
922         bool false_color;
923
924         /* Tracks whether the HW is actually enabled, not whether the feature is
925          * possible. */
926         bool enabled;
927
928         struct intel_fbc_work {
929                 struct delayed_work work;
930                 struct intel_crtc *crtc;
931                 struct drm_framebuffer *fb;
932         } *fbc_work;
933
934         enum no_fbc_reason {
935                 FBC_OK, /* FBC is enabled */
936                 FBC_UNSUPPORTED, /* FBC is not supported by this chipset */
937                 FBC_NO_OUTPUT, /* no outputs enabled to compress */
938                 FBC_STOLEN_TOO_SMALL, /* not enough space for buffers */
939                 FBC_UNSUPPORTED_MODE, /* interlace or doublescanned mode */
940                 FBC_MODE_TOO_LARGE, /* mode too large for compression */
941                 FBC_BAD_PLANE, /* fbc not supported on plane */
942                 FBC_NOT_TILED, /* buffer not tiled */
943                 FBC_MULTIPLE_PIPES, /* more than one pipe active */
944                 FBC_MODULE_PARAM,
945                 FBC_CHIP_DEFAULT, /* disabled by default on this chip */
946                 FBC_ROTATION, /* rotation is not supported */
947                 FBC_IN_DBG_MASTER, /* kernel debugger is active */
948         } no_fbc_reason;
949
950         bool (*fbc_enabled)(struct drm_i915_private *dev_priv);
951         void (*enable_fbc)(struct intel_crtc *crtc);
952         void (*disable_fbc)(struct drm_i915_private *dev_priv);
953 };
954
955 /**
956  * HIGH_RR is the highest eDP panel refresh rate read from EDID
957  * LOW_RR is the lowest eDP panel refresh rate found from EDID
958  * parsing for same resolution.
959  */
960 enum drrs_refresh_rate_type {
961         DRRS_HIGH_RR,
962         DRRS_LOW_RR,
963         DRRS_MAX_RR, /* RR count */
964 };
965
966 enum drrs_support_type {
967         DRRS_NOT_SUPPORTED = 0,
968         STATIC_DRRS_SUPPORT = 1,
969         SEAMLESS_DRRS_SUPPORT = 2
970 };
971
972 struct intel_dp;
973 struct i915_drrs {
974         struct mutex mutex;
975         struct delayed_work work;
976         struct intel_dp *dp;
977         unsigned busy_frontbuffer_bits;
978         enum drrs_refresh_rate_type refresh_rate_type;
979         enum drrs_support_type type;
980 };
981
982 struct i915_psr {
983         struct mutex lock;
984         bool sink_support;
985         bool source_ok;
986         struct intel_dp *enabled;
987         bool active;
988         struct delayed_work work;
989         unsigned busy_frontbuffer_bits;
990         bool psr2_support;
991         bool aux_frame_sync;
992 };
993
994 enum intel_pch {
995         PCH_NONE = 0,   /* No PCH present */
996         PCH_IBX,        /* Ibexpeak PCH */
997         PCH_CPT,        /* Cougarpoint PCH */
998         PCH_LPT,        /* Lynxpoint PCH */
999         PCH_SPT,        /* Sunrisepoint PCH */
1000         PCH_NOP,
1001 };
1002
1003 enum intel_sbi_destination {
1004         SBI_ICLK,
1005         SBI_MPHY,
1006 };
1007
1008 #define QUIRK_PIPEA_FORCE (1<<0)
1009 #define QUIRK_LVDS_SSC_DISABLE (1<<1)
1010 #define QUIRK_INVERT_BRIGHTNESS (1<<2)
1011 #define QUIRK_BACKLIGHT_PRESENT (1<<3)
1012 #define QUIRK_PIPEB_FORCE (1<<4)
1013 #define QUIRK_PIN_SWIZZLED_PAGES (1<<5)
1014
1015 struct intel_fbdev;
1016 struct intel_fbc_work;
1017
1018 struct intel_gmbus {
1019         struct i2c_adapter adapter;
1020         u32 force_bit;
1021         u32 reg0;
1022         u32 gpio_reg;
1023         struct i2c_algo_bit_data bit_algo;
1024         struct drm_i915_private *dev_priv;
1025 };
1026
1027 struct i915_suspend_saved_registers {
1028         u32 saveDSPARB;
1029         u32 saveLVDS;
1030         u32 savePP_ON_DELAYS;
1031         u32 savePP_OFF_DELAYS;
1032         u32 savePP_ON;
1033         u32 savePP_OFF;
1034         u32 savePP_CONTROL;
1035         u32 savePP_DIVISOR;
1036         u32 saveFBC_CONTROL;
1037         u32 saveCACHE_MODE_0;
1038         u32 saveMI_ARB_STATE;
1039         u32 saveSWF0[16];
1040         u32 saveSWF1[16];
1041         u32 saveSWF2[3];
1042         uint64_t saveFENCE[I915_MAX_NUM_FENCES];
1043         u32 savePCH_PORT_HOTPLUG;
1044         u16 saveGCDGMBUS;
1045 };
1046
1047 struct vlv_s0ix_state {
1048         /* GAM */
1049         u32 wr_watermark;
1050         u32 gfx_prio_ctrl;
1051         u32 arb_mode;
1052         u32 gfx_pend_tlb0;
1053         u32 gfx_pend_tlb1;
1054         u32 lra_limits[GEN7_LRA_LIMITS_REG_NUM];
1055         u32 media_max_req_count;
1056         u32 gfx_max_req_count;
1057         u32 render_hwsp;
1058         u32 ecochk;
1059         u32 bsd_hwsp;
1060         u32 blt_hwsp;
1061         u32 tlb_rd_addr;
1062
1063         /* MBC */
1064         u32 g3dctl;
1065         u32 gsckgctl;
1066         u32 mbctl;
1067
1068         /* GCP */
1069         u32 ucgctl1;
1070         u32 ucgctl3;
1071         u32 rcgctl1;
1072         u32 rcgctl2;
1073         u32 rstctl;
1074         u32 misccpctl;
1075
1076         /* GPM */
1077         u32 gfxpause;
1078         u32 rpdeuhwtc;
1079         u32 rpdeuc;
1080         u32 ecobus;
1081         u32 pwrdwnupctl;
1082         u32 rp_down_timeout;
1083         u32 rp_deucsw;
1084         u32 rcubmabdtmr;
1085         u32 rcedata;
1086         u32 spare2gh;
1087
1088         /* Display 1 CZ domain */
1089         u32 gt_imr;
1090         u32 gt_ier;
1091         u32 pm_imr;
1092         u32 pm_ier;
1093         u32 gt_scratch[GEN7_GT_SCRATCH_REG_NUM];
1094
1095         /* GT SA CZ domain */
1096         u32 tilectl;
1097         u32 gt_fifoctl;
1098         u32 gtlc_wake_ctrl;
1099         u32 gtlc_survive;
1100         u32 pmwgicz;
1101
1102         /* Display 2 CZ domain */
1103         u32 gu_ctl0;
1104         u32 gu_ctl1;
1105         u32 pcbr;
1106         u32 clock_gate_dis2;
1107 };
1108
1109 struct intel_rps_ei {
1110         u32 cz_clock;
1111         u32 render_c0;
1112         u32 media_c0;
1113 };
1114
1115 struct intel_gen6_power_mgmt {
1116         /*
1117          * work, interrupts_enabled and pm_iir are protected by
1118          * dev_priv->irq_lock
1119          */
1120         struct work_struct work;
1121         bool interrupts_enabled;
1122         u32 pm_iir;
1123
1124         /* Frequencies are stored in potentially platform dependent multiples.
1125          * In other words, *_freq needs to be multiplied by X to be interesting.
1126          * Soft limits are those which are used for the dynamic reclocking done
1127          * by the driver (raise frequencies under heavy loads, and lower for
1128          * lighter loads). Hard limits are those imposed by the hardware.
1129          *
1130          * A distinction is made for overclocking, which is never enabled by
1131          * default, and is considered to be above the hard limit if it's
1132          * possible at all.
1133          */
1134         u8 cur_freq;            /* Current frequency (cached, may not == HW) */
1135         u8 min_freq_softlimit;  /* Minimum frequency permitted by the driver */
1136         u8 max_freq_softlimit;  /* Max frequency permitted by the driver */
1137         u8 max_freq;            /* Maximum frequency, RP0 if not overclocking */
1138         u8 min_freq;            /* AKA RPn. Minimum frequency */
1139         u8 idle_freq;           /* Frequency to request when we are idle */
1140         u8 efficient_freq;      /* AKA RPe. Pre-determined balanced frequency */
1141         u8 rp1_freq;            /* "less than" RP0 power/freqency */
1142         u8 rp0_freq;            /* Non-overclocked max frequency. */
1143         u32 cz_freq;
1144
1145         u8 up_threshold; /* Current %busy required to uplock */
1146         u8 down_threshold; /* Current %busy required to downclock */
1147
1148         int last_adj;
1149         enum { LOW_POWER, BETWEEN, HIGH_POWER } power;
1150
1151         spinlock_t client_lock;
1152         struct list_head clients;
1153         bool client_boost;
1154
1155         bool enabled;
1156         struct delayed_work delayed_resume_work;
1157         unsigned boosts;
1158
1159         struct intel_rps_client semaphores, mmioflips;
1160
1161         /* manual wa residency calculations */
1162         struct intel_rps_ei up_ei, down_ei;
1163
1164         /*
1165          * Protects RPS/RC6 register access and PCU communication.
1166          * Must be taken after struct_mutex if nested. Note that
1167          * this lock may be held for long periods of time when
1168          * talking to hw - so only take it when talking to hw!
1169          */
1170         struct mutex hw_lock;
1171 };
1172
1173 /* defined intel_pm.c */
1174 extern spinlock_t mchdev_lock;
1175
1176 struct intel_ilk_power_mgmt {
1177         u8 cur_delay;
1178         u8 min_delay;
1179         u8 max_delay;
1180         u8 fmax;
1181         u8 fstart;
1182
1183         u64 last_count1;
1184         unsigned long last_time1;
1185         unsigned long chipset_power;
1186         u64 last_count2;
1187         u64 last_time2;
1188         unsigned long gfx_power;
1189         u8 corr;
1190
1191         int c_m;
1192         int r_t;
1193 };
1194
1195 struct drm_i915_private;
1196 struct i915_power_well;
1197
1198 struct i915_power_well_ops {
1199         /*
1200          * Synchronize the well's hw state to match the current sw state, for
1201          * example enable/disable it based on the current refcount. Called
1202          * during driver init and resume time, possibly after first calling
1203          * the enable/disable handlers.
1204          */
1205         void (*sync_hw)(struct drm_i915_private *dev_priv,
1206                         struct i915_power_well *power_well);
1207         /*
1208          * Enable the well and resources that depend on it (for example
1209          * interrupts located on the well). Called after the 0->1 refcount
1210          * transition.
1211          */
1212         void (*enable)(struct drm_i915_private *dev_priv,
1213                        struct i915_power_well *power_well);
1214         /*
1215          * Disable the well and resources that depend on it. Called after
1216          * the 1->0 refcount transition.
1217          */
1218         void (*disable)(struct drm_i915_private *dev_priv,
1219                         struct i915_power_well *power_well);
1220         /* Returns the hw enabled state. */
1221         bool (*is_enabled)(struct drm_i915_private *dev_priv,
1222                            struct i915_power_well *power_well);
1223 };
1224
1225 /* Power well structure for haswell */
1226 struct i915_power_well {
1227         const char *name;
1228         bool always_on;
1229         /* power well enable/disable usage count */
1230         int count;
1231         /* cached hw enabled state */
1232         bool hw_enabled;
1233         unsigned long domains;
1234         unsigned long data;
1235         const struct i915_power_well_ops *ops;
1236 };
1237
1238 struct i915_power_domains {
1239         /*
1240          * Power wells needed for initialization at driver init and suspend
1241          * time are on. They are kept on until after the first modeset.
1242          */
1243         bool init_power_on;
1244         bool initializing;
1245         int power_well_count;
1246
1247         struct mutex lock;
1248         int domain_use_count[POWER_DOMAIN_NUM];
1249         struct i915_power_well *power_wells;
1250 };
1251
1252 #define MAX_L3_SLICES 2
1253 struct intel_l3_parity {
1254         u32 *remap_info[MAX_L3_SLICES];
1255         struct work_struct error_work;
1256         int which_slice;
1257 };
1258
1259 struct i915_gem_mm {
1260         /** Memory allocator for GTT stolen memory */
1261         struct drm_mm stolen;
1262         /** Protects the usage of the GTT stolen memory allocator. This is
1263          * always the inner lock when overlapping with struct_mutex. */
1264         struct mutex stolen_lock;
1265
1266         /** List of all objects in gtt_space. Used to restore gtt
1267          * mappings on resume */
1268         struct list_head bound_list;
1269         /**
1270          * List of objects which are not bound to the GTT (thus
1271          * are idle and not used by the GPU) but still have
1272          * (presumably uncached) pages still attached.
1273          */
1274         struct list_head unbound_list;
1275
1276         /** Usable portion of the GTT for GEM */
1277         unsigned long stolen_base; /* limited to low memory (32-bit) */
1278
1279         /** PPGTT used for aliasing the PPGTT with the GTT */
1280         struct i915_hw_ppgtt *aliasing_ppgtt;
1281
1282         struct notifier_block oom_notifier;
1283         struct shrinker shrinker;
1284         bool shrinker_no_lock_stealing;
1285
1286         /** LRU list of objects with fence regs on them. */
1287         struct list_head fence_list;
1288
1289         /**
1290          * We leave the user IRQ off as much as possible,
1291          * but this means that requests will finish and never
1292          * be retired once the system goes idle. Set a timer to
1293          * fire periodically while the ring is running. When it
1294          * fires, go retire requests.
1295          */
1296         struct delayed_work retire_work;
1297
1298         /**
1299          * When we detect an idle GPU, we want to turn on
1300          * powersaving features. So once we see that there
1301          * are no more requests outstanding and no more
1302          * arrive within a small period of time, we fire
1303          * off the idle_work.
1304          */
1305         struct delayed_work idle_work;
1306
1307         /**
1308          * Are we in a non-interruptible section of code like
1309          * modesetting?
1310          */
1311         bool interruptible;
1312
1313         /**
1314          * Is the GPU currently considered idle, or busy executing userspace
1315          * requests?  Whilst idle, we attempt to power down the hardware and
1316          * display clocks. In order to reduce the effect on performance, there
1317          * is a slight delay before we do so.
1318          */
1319         bool busy;
1320
1321         /* the indicator for dispatch video commands on two BSD rings */
1322         int bsd_ring_dispatch_index;
1323
1324         /** Bit 6 swizzling required for X tiling */
1325         uint32_t bit_6_swizzle_x;
1326         /** Bit 6 swizzling required for Y tiling */
1327         uint32_t bit_6_swizzle_y;
1328
1329         /* accounting, useful for userland debugging */
1330         spinlock_t object_stat_lock;
1331         size_t object_memory;
1332         u32 object_count;
1333 };
1334
1335 struct drm_i915_error_state_buf {
1336         struct drm_i915_private *i915;
1337         unsigned bytes;
1338         unsigned size;
1339         int err;
1340         u8 *buf;
1341         loff_t start;
1342         loff_t pos;
1343 };
1344
1345 struct i915_error_state_file_priv {
1346         struct drm_device *dev;
1347         struct drm_i915_error_state *error;
1348 };
1349
1350 struct i915_gpu_error {
1351         /* For hangcheck timer */
1352 #define DRM_I915_HANGCHECK_PERIOD 1500 /* in ms */
1353 #define DRM_I915_HANGCHECK_JIFFIES msecs_to_jiffies(DRM_I915_HANGCHECK_PERIOD)
1354         /* Hang gpu twice in this window and your context gets banned */
1355 #define DRM_I915_CTX_BAN_PERIOD DIV_ROUND_UP(8*DRM_I915_HANGCHECK_PERIOD, 1000)
1356
1357         struct workqueue_struct *hangcheck_wq;
1358         struct delayed_work hangcheck_work;
1359
1360         /* For reset and error_state handling. */
1361         spinlock_t lock;
1362         /* Protected by the above dev->gpu_error.lock. */
1363         struct drm_i915_error_state *first_error;
1364
1365         unsigned long missed_irq_rings;
1366
1367         /**
1368          * State variable controlling the reset flow and count
1369          *
1370          * This is a counter which gets incremented when reset is triggered,
1371          * and again when reset has been handled. So odd values (lowest bit set)
1372          * means that reset is in progress and even values that
1373          * (reset_counter >> 1):th reset was successfully completed.
1374          *
1375          * If reset is not completed succesfully, the I915_WEDGE bit is
1376          * set meaning that hardware is terminally sour and there is no
1377          * recovery. All waiters on the reset_queue will be woken when
1378          * that happens.
1379          *
1380          * This counter is used by the wait_seqno code to notice that reset
1381          * event happened and it needs to restart the entire ioctl (since most
1382          * likely the seqno it waited for won't ever signal anytime soon).
1383          *
1384          * This is important for lock-free wait paths, where no contended lock
1385          * naturally enforces the correct ordering between the bail-out of the
1386          * waiter and the gpu reset work code.
1387          */
1388         atomic_t reset_counter;
1389
1390 #define I915_RESET_IN_PROGRESS_FLAG     1
1391 #define I915_WEDGED                     (1 << 31)
1392
1393         /**
1394          * Waitqueue to signal when the reset has completed. Used by clients
1395          * that wait for dev_priv->mm.wedged to settle.
1396          */
1397         wait_queue_head_t reset_queue;
1398
1399         /* Userspace knobs for gpu hang simulation;
1400          * combines both a ring mask, and extra flags
1401          */
1402         u32 stop_rings;
1403 #define I915_STOP_RING_ALLOW_BAN       (1 << 31)
1404 #define I915_STOP_RING_ALLOW_WARN      (1 << 30)
1405
1406         /* For missed irq/seqno simulation. */
1407         unsigned int test_irq_rings;
1408
1409         /* Used to prevent gem_check_wedged returning -EAGAIN during gpu reset   */
1410         bool reload_in_reset;
1411 };
1412
1413 enum modeset_restore {
1414         MODESET_ON_LID_OPEN,
1415         MODESET_DONE,
1416         MODESET_SUSPENDED,
1417 };
1418
1419 #define DP_AUX_A 0x40
1420 #define DP_AUX_B 0x10
1421 #define DP_AUX_C 0x20
1422 #define DP_AUX_D 0x30
1423
1424 struct ddi_vbt_port_info {
1425         /*
1426          * This is an index in the HDMI/DVI DDI buffer translation table.
1427          * The special value HDMI_LEVEL_SHIFT_UNKNOWN means the VBT didn't
1428          * populate this field.
1429          */
1430 #define HDMI_LEVEL_SHIFT_UNKNOWN        0xff
1431         uint8_t hdmi_level_shift;
1432
1433         uint8_t supports_dvi:1;
1434         uint8_t supports_hdmi:1;
1435         uint8_t supports_dp:1;
1436
1437         uint8_t alternate_aux_channel;
1438
1439         uint8_t dp_boost_level;
1440         uint8_t hdmi_boost_level;
1441 };
1442
1443 enum psr_lines_to_wait {
1444         PSR_0_LINES_TO_WAIT = 0,
1445         PSR_1_LINE_TO_WAIT,
1446         PSR_4_LINES_TO_WAIT,
1447         PSR_8_LINES_TO_WAIT
1448 };
1449
1450 struct intel_vbt_data {
1451         struct drm_display_mode *lfp_lvds_vbt_mode; /* if any */
1452         struct drm_display_mode *sdvo_lvds_vbt_mode; /* if any */
1453
1454         /* Feature bits */
1455         unsigned int int_tv_support:1;
1456         unsigned int lvds_dither:1;
1457         unsigned int lvds_vbt:1;
1458         unsigned int int_crt_support:1;
1459         unsigned int lvds_use_ssc:1;
1460         unsigned int display_clock_mode:1;
1461         unsigned int fdi_rx_polarity_inverted:1;
1462         unsigned int has_mipi:1;
1463         int lvds_ssc_freq;
1464         unsigned int bios_lvds_val; /* initial [PCH_]LVDS reg val in VBIOS */
1465
1466         enum drrs_support_type drrs_type;
1467
1468         /* eDP */
1469         int edp_rate;
1470         int edp_lanes;
1471         int edp_preemphasis;
1472         int edp_vswing;
1473         bool edp_initialized;
1474         bool edp_support;
1475         int edp_bpp;
1476         struct edp_power_seq edp_pps;
1477
1478         struct {
1479                 bool full_link;
1480                 bool require_aux_wakeup;
1481                 int idle_frames;
1482                 enum psr_lines_to_wait lines_to_wait;
1483                 int tp1_wakeup_time;
1484                 int tp2_tp3_wakeup_time;
1485         } psr;
1486
1487         struct {
1488                 u16 pwm_freq_hz;
1489                 bool present;
1490                 bool active_low_pwm;
1491                 u8 min_brightness;      /* min_brightness/255 of max */
1492         } backlight;
1493
1494         /* MIPI DSI */
1495         struct {
1496                 u16 port;
1497                 u16 panel_id;
1498                 struct mipi_config *config;
1499                 struct mipi_pps_data *pps;
1500                 u8 seq_version;
1501                 u32 size;
1502                 u8 *data;
1503                 u8 *sequence[MIPI_SEQ_MAX];
1504         } dsi;
1505
1506         int crt_ddc_pin;
1507
1508         int child_dev_num;
1509         union child_device_config *child_dev;
1510
1511         struct ddi_vbt_port_info ddi_port_info[I915_MAX_PORTS];
1512 };
1513
1514 enum intel_ddb_partitioning {
1515         INTEL_DDB_PART_1_2,
1516         INTEL_DDB_PART_5_6, /* IVB+ */
1517 };
1518
1519 struct intel_wm_level {
1520         bool enable;
1521         uint32_t pri_val;
1522         uint32_t spr_val;
1523         uint32_t cur_val;
1524         uint32_t fbc_val;
1525 };
1526
1527 struct ilk_wm_values {
1528         uint32_t wm_pipe[3];
1529         uint32_t wm_lp[3];
1530         uint32_t wm_lp_spr[3];
1531         uint32_t wm_linetime[3];
1532         bool enable_fbc_wm;
1533         enum intel_ddb_partitioning partitioning;
1534 };
1535
1536 struct vlv_pipe_wm {
1537         uint16_t primary;
1538         uint16_t sprite[2];
1539         uint8_t cursor;
1540 };
1541
1542 struct vlv_sr_wm {
1543         uint16_t plane;
1544         uint8_t cursor;
1545 };
1546
1547 struct vlv_wm_values {
1548         struct vlv_pipe_wm pipe[3];
1549         struct vlv_sr_wm sr;
1550         struct {
1551                 uint8_t cursor;
1552                 uint8_t sprite[2];
1553                 uint8_t primary;
1554         } ddl[3];
1555         uint8_t level;
1556         bool cxsr;
1557 };
1558
1559 struct skl_ddb_entry {
1560         uint16_t start, end;    /* in number of blocks, 'end' is exclusive */
1561 };
1562
1563 static inline uint16_t skl_ddb_entry_size(const struct skl_ddb_entry *entry)
1564 {
1565         return entry->end - entry->start;
1566 }
1567
1568 static inline bool skl_ddb_entry_equal(const struct skl_ddb_entry *e1,
1569                                        const struct skl_ddb_entry *e2)
1570 {
1571         if (e1->start == e2->start && e1->end == e2->end)
1572                 return true;
1573
1574         return false;
1575 }
1576
1577 struct skl_ddb_allocation {
1578         struct skl_ddb_entry pipe[I915_MAX_PIPES];
1579         struct skl_ddb_entry plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* packed/uv */
1580         struct skl_ddb_entry y_plane[I915_MAX_PIPES][I915_MAX_PLANES]; /* y-plane */
1581         struct skl_ddb_entry cursor[I915_MAX_PIPES];
1582 };
1583
1584 struct skl_wm_values {
1585         bool dirty[I915_MAX_PIPES];
1586         struct skl_ddb_allocation ddb;
1587         uint32_t wm_linetime[I915_MAX_PIPES];
1588         uint32_t plane[I915_MAX_PIPES][I915_MAX_PLANES][8];
1589         uint32_t cursor[I915_MAX_PIPES][8];
1590         uint32_t plane_trans[I915_MAX_PIPES][I915_MAX_PLANES];
1591         uint32_t cursor_trans[I915_MAX_PIPES];
1592 };
1593
1594 struct skl_wm_level {
1595         bool plane_en[I915_MAX_PLANES];
1596         bool cursor_en;
1597         uint16_t plane_res_b[I915_MAX_PLANES];
1598         uint8_t plane_res_l[I915_MAX_PLANES];
1599         uint16_t cursor_res_b;
1600         uint8_t cursor_res_l;
1601 };
1602
1603 /*
1604  * This struct helps tracking the state needed for runtime PM, which puts the
1605  * device in PCI D3 state. Notice that when this happens, nothing on the
1606  * graphics device works, even register access, so we don't get interrupts nor
1607  * anything else.
1608  *
1609  * Every piece of our code that needs to actually touch the hardware needs to
1610  * either call intel_runtime_pm_get or call intel_display_power_get with the
1611  * appropriate power domain.
1612  *
1613  * Our driver uses the autosuspend delay feature, which means we'll only really
1614  * suspend if we stay with zero refcount for a certain amount of time. The
1615  * default value is currently very conservative (see intel_runtime_pm_enable), but
1616  * it can be changed with the standard runtime PM files from sysfs.
1617  *
1618  * The irqs_disabled variable becomes true exactly after we disable the IRQs and
1619  * goes back to false exactly before we reenable the IRQs. We use this variable
1620  * to check if someone is trying to enable/disable IRQs while they're supposed
1621  * to be disabled. This shouldn't happen and we'll print some error messages in
1622  * case it happens.
1623  *
1624  * For more, read the Documentation/power/runtime_pm.txt.
1625  */
1626 struct i915_runtime_pm {
1627         bool suspended;
1628         bool irqs_enabled;
1629 };
1630
1631 enum intel_pipe_crc_source {
1632         INTEL_PIPE_CRC_SOURCE_NONE,
1633         INTEL_PIPE_CRC_SOURCE_PLANE1,
1634         INTEL_PIPE_CRC_SOURCE_PLANE2,
1635         INTEL_PIPE_CRC_SOURCE_PF,
1636         INTEL_PIPE_CRC_SOURCE_PIPE,
1637         /* TV/DP on pre-gen5/vlv can't use the pipe source. */
1638         INTEL_PIPE_CRC_SOURCE_TV,
1639         INTEL_PIPE_CRC_SOURCE_DP_B,
1640         INTEL_PIPE_CRC_SOURCE_DP_C,
1641         INTEL_PIPE_CRC_SOURCE_DP_D,
1642         INTEL_PIPE_CRC_SOURCE_AUTO,
1643         INTEL_PIPE_CRC_SOURCE_MAX,
1644 };
1645
1646 struct intel_pipe_crc_entry {
1647         uint32_t frame;
1648         uint32_t crc[5];
1649 };
1650
1651 #define INTEL_PIPE_CRC_ENTRIES_NR       128
1652 struct intel_pipe_crc {
1653         spinlock_t lock;
1654         bool opened;            /* exclusive access to the result file */
1655         struct intel_pipe_crc_entry *entries;
1656         enum intel_pipe_crc_source source;
1657         int head, tail;
1658         wait_queue_head_t wq;
1659 };
1660
1661 struct i915_frontbuffer_tracking {
1662         struct mutex lock;
1663
1664         /*
1665          * Tracking bits for delayed frontbuffer flushing du to gpu activity or
1666          * scheduled flips.
1667          */
1668         unsigned busy_bits;
1669         unsigned flip_bits;
1670 };
1671
1672 struct i915_wa_reg {
1673         u32 addr;
1674         u32 value;
1675         /* bitmask representing WA bits */
1676         u32 mask;
1677 };
1678
1679 #define I915_MAX_WA_REGS 16
1680
1681 struct i915_workarounds {
1682         struct i915_wa_reg reg[I915_MAX_WA_REGS];
1683         u32 count;
1684 };
1685
1686 struct i915_virtual_gpu {
1687         bool active;
1688 };
1689
1690 struct i915_execbuffer_params {
1691         struct drm_device               *dev;
1692         struct drm_file                 *file;
1693         uint32_t                        dispatch_flags;
1694         uint32_t                        args_batch_start_offset;
1695         uint64_t                        batch_obj_vm_offset;
1696         struct intel_engine_cs          *ring;
1697         struct drm_i915_gem_object      *batch_obj;
1698         struct intel_context            *ctx;
1699         struct drm_i915_gem_request     *request;
1700 };
1701
1702 struct drm_i915_private {
1703         struct drm_device *dev;
1704         struct kmem_cache *objects;
1705         struct kmem_cache *vmas;
1706         struct kmem_cache *requests;
1707
1708         const struct intel_device_info info;
1709
1710         int relative_constants_mode;
1711
1712         void __iomem *regs;
1713
1714         struct intel_uncore uncore;
1715
1716         struct i915_virtual_gpu vgpu;
1717
1718         struct intel_guc guc;
1719
1720         struct intel_csr csr;
1721
1722         /* Display CSR-related protection */
1723         struct mutex csr_lock;
1724
1725         struct intel_gmbus gmbus[GMBUS_NUM_PINS];
1726
1727         /** gmbus_mutex protects against concurrent usage of the single hw gmbus
1728          * controller on different i2c buses. */
1729         struct mutex gmbus_mutex;
1730
1731         /**
1732          * Base address of the gmbus and gpio block.
1733          */
1734         uint32_t gpio_mmio_base;
1735
1736         /* MMIO base address for MIPI regs */
1737         uint32_t mipi_mmio_base;
1738
1739         wait_queue_head_t gmbus_wait_queue;
1740
1741         struct pci_dev *bridge_dev;
1742         struct intel_engine_cs ring[I915_NUM_RINGS];
1743         struct drm_i915_gem_object *semaphore_obj;
1744         uint32_t last_seqno, next_seqno;
1745
1746         struct drm_dma_handle *status_page_dmah;
1747         struct resource mch_res;
1748
1749         /* protects the irq masks */
1750         spinlock_t irq_lock;
1751
1752         /* protects the mmio flip data */
1753         spinlock_t mmio_flip_lock;
1754
1755         bool display_irqs_enabled;
1756
1757         /* To control wakeup latency, e.g. for irq-driven dp aux transfers. */
1758         struct pm_qos_request pm_qos;
1759
1760         /* Sideband mailbox protection */
1761         struct mutex sb_lock;
1762
1763         /** Cached value of IMR to avoid reads in updating the bitfield */
1764         union {
1765                 u32 irq_mask;
1766                 u32 de_irq_mask[I915_MAX_PIPES];
1767         };
1768         u32 gt_irq_mask;
1769         u32 pm_irq_mask;
1770         u32 pm_rps_events;
1771         u32 pipestat_irq_mask[I915_MAX_PIPES];
1772
1773         struct i915_hotplug hotplug;
1774         struct i915_fbc fbc;
1775         struct i915_drrs drrs;
1776         struct intel_opregion opregion;
1777         struct intel_vbt_data vbt;
1778
1779         bool preserve_bios_swizzle;
1780
1781         /* overlay */
1782         struct intel_overlay *overlay;
1783
1784         /* backlight registers and fields in struct intel_panel */
1785         struct mutex backlight_lock;
1786
1787         /* LVDS info */
1788         bool no_aux_handshake;
1789
1790         /* protects panel power sequencer state */
1791         struct mutex pps_mutex;
1792
1793         struct drm_i915_fence_reg fence_regs[I915_MAX_NUM_FENCES]; /* assume 965 */
1794         int fence_reg_start; /* 4 if userland hasn't ioctl'd us yet */
1795         int num_fence_regs; /* 8 on pre-965, 16 otherwise */
1796
1797         unsigned int fsb_freq, mem_freq, is_ddr3;
1798         unsigned int skl_boot_cdclk;
1799         unsigned int cdclk_freq, max_cdclk_freq;
1800         unsigned int max_dotclk_freq;
1801         unsigned int hpll_freq;
1802
1803         /**
1804          * wq - Driver workqueue for GEM.
1805          *
1806          * NOTE: Work items scheduled here are not allowed to grab any modeset
1807          * locks, for otherwise the flushing done in the pageflip code will
1808          * result in deadlocks.
1809          */
1810         struct workqueue_struct *wq;
1811
1812         /* Display functions */
1813         struct drm_i915_display_funcs display;
1814
1815         /* PCH chipset type */
1816         enum intel_pch pch_type;
1817         unsigned short pch_id;
1818
1819         unsigned long quirks;
1820
1821         enum modeset_restore modeset_restore;
1822         struct mutex modeset_restore_lock;
1823
1824         struct list_head vm_list; /* Global list of all address spaces */
1825         struct i915_gtt gtt; /* VM representing the global address space */
1826
1827         struct i915_gem_mm mm;
1828         DECLARE_HASHTABLE(mm_structs, 7);
1829         struct mutex mm_lock;
1830
1831         /* Kernel Modesetting */
1832
1833         struct sdvo_device_mapping sdvo_mappings[2];
1834
1835         struct drm_crtc *plane_to_crtc_mapping[I915_MAX_PIPES];
1836         struct drm_crtc *pipe_to_crtc_mapping[I915_MAX_PIPES];
1837         wait_queue_head_t pending_flip_queue;
1838
1839 #ifdef CONFIG_DEBUG_FS
1840         struct intel_pipe_crc pipe_crc[I915_MAX_PIPES];
1841 #endif
1842
1843         int num_shared_dpll;
1844         struct intel_shared_dpll shared_dplls[I915_NUM_PLLS];
1845         int dpio_phy_iosf_port[I915_NUM_PHYS_VLV];
1846
1847         struct i915_workarounds workarounds;
1848
1849         /* Reclocking support */
1850         bool render_reclock_avail;
1851
1852         struct i915_frontbuffer_tracking fb_tracking;
1853
1854         u16 orig_clock;
1855
1856         bool mchbar_need_disable;
1857
1858         struct intel_l3_parity l3_parity;
1859
1860         /* Cannot be determined by PCIID. You must always read a register. */
1861         size_t ellc_size;
1862
1863         /* gen6+ rps state */
1864         struct intel_gen6_power_mgmt rps;
1865
1866         /* ilk-only ips/rps state. Everything in here is protected by the global
1867          * mchdev_lock in intel_pm.c */
1868         struct intel_ilk_power_mgmt ips;
1869
1870         struct i915_power_domains power_domains;
1871
1872         struct i915_psr psr;
1873
1874         struct i915_gpu_error gpu_error;
1875
1876         struct drm_i915_gem_object *vlv_pctx;
1877
1878 #ifdef CONFIG_DRM_I915_FBDEV
1879         /* list of fbdev register on this device */
1880         struct intel_fbdev *fbdev;
1881         struct work_struct fbdev_suspend_work;
1882 #endif
1883
1884         struct drm_property *broadcast_rgb_property;
1885         struct drm_property *force_audio_property;
1886
1887         /* hda/i915 audio component */
1888         bool audio_component_registered;
1889
1890         uint32_t hw_context_size;
1891         struct list_head context_list;
1892
1893         u32 fdi_rx_config;
1894
1895         u32 chv_phy_control;
1896
1897         u32 suspend_count;
1898         struct i915_suspend_saved_registers regfile;
1899         struct vlv_s0ix_state vlv_s0ix_state;
1900
1901         struct {
1902                 /*
1903                  * Raw watermark latency values:
1904                  * in 0.1us units for WM0,
1905                  * in 0.5us units for WM1+.
1906                  */
1907                 /* primary */
1908                 uint16_t pri_latency[5];
1909                 /* sprite */
1910                 uint16_t spr_latency[5];
1911                 /* cursor */
1912                 uint16_t cur_latency[5];
1913                 /*
1914                  * Raw watermark memory latency values
1915                  * for SKL for all 8 levels
1916                  * in 1us units.
1917                  */
1918                 uint16_t skl_latency[8];
1919
1920                 /*
1921                  * The skl_wm_values structure is a bit too big for stack
1922                  * allocation, so we keep the staging struct where we store
1923                  * intermediate results here instead.
1924                  */
1925                 struct skl_wm_values skl_results;
1926
1927                 /* current hardware state */
1928                 union {
1929                         struct ilk_wm_values hw;
1930                         struct skl_wm_values skl_hw;
1931                         struct vlv_wm_values vlv;
1932                 };
1933         } wm;
1934
1935         struct i915_runtime_pm pm;
1936
1937         /* Abstract the submission mechanism (legacy ringbuffer or execlists) away */
1938         struct {
1939                 int (*execbuf_submit)(struct i915_execbuffer_params *params,
1940                                       struct drm_i915_gem_execbuffer2 *args,
1941                                       struct list_head *vmas);
1942                 int (*init_rings)(struct drm_device *dev);
1943                 void (*cleanup_ring)(struct intel_engine_cs *ring);
1944                 void (*stop_ring)(struct intel_engine_cs *ring);
1945         } gt;
1946
1947         bool edp_low_vswing;
1948
1949         /*
1950          * NOTE: This is the dri1/ums dungeon, don't add stuff here. Your patch
1951          * will be rejected. Instead look for a better place.
1952          */
1953 };
1954
1955 static inline struct drm_i915_private *to_i915(const struct drm_device *dev)
1956 {
1957         return dev->dev_private;
1958 }
1959
1960 static inline struct drm_i915_private *dev_to_i915(struct device *dev)
1961 {
1962         return to_i915(dev_get_drvdata(dev));
1963 }
1964
1965 static inline struct drm_i915_private *guc_to_i915(struct intel_guc *guc)
1966 {
1967         return container_of(guc, struct drm_i915_private, guc);
1968 }
1969
1970 /* Iterate over initialised rings */
1971 #define for_each_ring(ring__, dev_priv__, i__) \
1972         for ((i__) = 0; (i__) < I915_NUM_RINGS; (i__)++) \
1973                 if (((ring__) = &(dev_priv__)->ring[(i__)]), intel_ring_initialized((ring__)))
1974
1975 enum hdmi_force_audio {
1976         HDMI_AUDIO_OFF_DVI = -2,        /* no aux data for HDMI-DVI converter */
1977         HDMI_AUDIO_OFF,                 /* force turn off HDMI audio */
1978         HDMI_AUDIO_AUTO,                /* trust EDID */
1979         HDMI_AUDIO_ON,                  /* force turn on HDMI audio */
1980 };
1981
1982 #define I915_GTT_OFFSET_NONE ((u32)-1)
1983
1984 struct drm_i915_gem_object_ops {
1985         /* Interface between the GEM object and its backing storage.
1986          * get_pages() is called once prior to the use of the associated set
1987          * of pages before to binding them into the GTT, and put_pages() is
1988          * called after we no longer need them. As we expect there to be
1989          * associated cost with migrating pages between the backing storage
1990          * and making them available for the GPU (e.g. clflush), we may hold
1991          * onto the pages after they are no longer referenced by the GPU
1992          * in case they may be used again shortly (for example migrating the
1993          * pages to a different memory domain within the GTT). put_pages()
1994          * will therefore most likely be called when the object itself is
1995          * being released or under memory pressure (where we attempt to
1996          * reap pages for the shrinker).
1997          */
1998         int (*get_pages)(struct drm_i915_gem_object *);
1999         void (*put_pages)(struct drm_i915_gem_object *);
2000         int (*dmabuf_export)(struct drm_i915_gem_object *);
2001         void (*release)(struct drm_i915_gem_object *);
2002 };
2003
2004 /*
2005  * Frontbuffer tracking bits. Set in obj->frontbuffer_bits while a gem bo is
2006  * considered to be the frontbuffer for the given plane interface-vise. This
2007  * doesn't mean that the hw necessarily already scans it out, but that any
2008  * rendering (by the cpu or gpu) will land in the frontbuffer eventually.
2009  *
2010  * We have one bit per pipe and per scanout plane type.
2011  */
2012 #define INTEL_FRONTBUFFER_BITS_PER_PIPE 4
2013 #define INTEL_FRONTBUFFER_BITS \
2014         (INTEL_FRONTBUFFER_BITS_PER_PIPE * I915_MAX_PIPES)
2015 #define INTEL_FRONTBUFFER_PRIMARY(pipe) \
2016         (1 << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2017 #define INTEL_FRONTBUFFER_CURSOR(pipe) \
2018         (1 << (1 +(INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2019 #define INTEL_FRONTBUFFER_SPRITE(pipe) \
2020         (1 << (2 +(INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2021 #define INTEL_FRONTBUFFER_OVERLAY(pipe) \
2022         (1 << (3 +(INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe))))
2023 #define INTEL_FRONTBUFFER_ALL_MASK(pipe) \
2024         (0xf << (INTEL_FRONTBUFFER_BITS_PER_PIPE * (pipe)))
2025
2026 struct drm_i915_gem_object {
2027         struct drm_gem_object base;
2028
2029         const struct drm_i915_gem_object_ops *ops;
2030
2031         /** List of VMAs backed by this object */
2032         struct list_head vma_list;
2033
2034         /** Stolen memory for this object, instead of being backed by shmem. */
2035         struct drm_mm_node *stolen;
2036         struct list_head global_list;
2037
2038         struct list_head ring_list[I915_NUM_RINGS];
2039         /** Used in execbuf to temporarily hold a ref */
2040         struct list_head obj_exec_link;
2041
2042         struct list_head batch_pool_link;
2043
2044         /**
2045          * This is set if the object is on the active lists (has pending
2046          * rendering and so a non-zero seqno), and is not set if it i s on
2047          * inactive (ready to be unbound) list.
2048          */
2049         unsigned int active:I915_NUM_RINGS;
2050
2051         /**
2052          * This is set if the object has been written to since last bound
2053          * to the GTT
2054          */
2055         unsigned int dirty:1;
2056
2057         /**
2058          * Fence register bits (if any) for this object.  Will be set
2059          * as needed when mapped into the GTT.
2060          * Protected by dev->struct_mutex.
2061          */
2062         signed int fence_reg:I915_MAX_NUM_FENCE_BITS;
2063
2064         /**
2065          * Advice: are the backing pages purgeable?
2066          */
2067         unsigned int madv:2;
2068
2069         /**
2070          * Current tiling mode for the object.
2071          */
2072         unsigned int tiling_mode:2;
2073         /**
2074          * Whether the tiling parameters for the currently associated fence
2075          * register have changed. Note that for the purposes of tracking
2076          * tiling changes we also treat the unfenced register, the register
2077          * slot that the object occupies whilst it executes a fenced
2078          * command (such as BLT on gen2/3), as a "fence".
2079          */
2080         unsigned int fence_dirty:1;
2081
2082         /**
2083          * Is the object at the current location in the gtt mappable and
2084          * fenceable? Used to avoid costly recalculations.
2085          */
2086         unsigned int map_and_fenceable:1;
2087
2088         /**
2089          * Whether the current gtt mapping needs to be mappable (and isn't just
2090          * mappable by accident). Track pin and fault separate for a more
2091          * accurate mappable working set.
2092          */
2093         unsigned int fault_mappable:1;
2094
2095         /*
2096          * Is the object to be mapped as read-only to the GPU
2097          * Only honoured if hardware has relevant pte bit
2098          */
2099         unsigned long gt_ro:1;
2100         unsigned int cache_level:3;
2101         unsigned int cache_dirty:1;
2102
2103         unsigned int frontbuffer_bits:INTEL_FRONTBUFFER_BITS;
2104
2105         unsigned int pin_display;
2106
2107         struct sg_table *pages;
2108         int pages_pin_count;
2109         struct get_page {
2110                 struct scatterlist *sg;
2111                 int last;
2112         } get_page;
2113
2114         /* prime dma-buf support */
2115         void *dma_buf_vmapping;
2116         int vmapping_count;
2117
2118         /** Breadcrumb of last rendering to the buffer.
2119          * There can only be one writer, but we allow for multiple readers.
2120          * If there is a writer that necessarily implies that all other
2121          * read requests are complete - but we may only be lazily clearing
2122          * the read requests. A read request is naturally the most recent
2123          * request on a ring, so we may have two different write and read
2124          * requests on one ring where the write request is older than the
2125          * read request. This allows for the CPU to read from an active
2126          * buffer by only waiting for the write to complete.
2127          * */
2128         struct drm_i915_gem_request *last_read_req[I915_NUM_RINGS];
2129         struct drm_i915_gem_request *last_write_req;
2130         /** Breadcrumb of last fenced GPU access to the buffer. */
2131         struct drm_i915_gem_request *last_fenced_req;
2132
2133         /** Current tiling stride for the object, if it's tiled. */
2134         uint32_t stride;
2135
2136         /** References from framebuffers, locks out tiling changes. */
2137         unsigned long framebuffer_references;
2138
2139         /** Record of address bit 17 of each page at last unbind. */
2140         unsigned long *bit_17;
2141
2142         union {
2143                 /** for phy allocated objects */
2144                 struct drm_dma_handle *phys_handle;
2145
2146                 struct i915_gem_userptr {
2147                         uintptr_t ptr;
2148                         unsigned read_only :1;
2149                         unsigned workers :4;
2150 #define I915_GEM_USERPTR_MAX_WORKERS 15
2151
2152                         struct i915_mm_struct *mm;
2153                         struct i915_mmu_object *mmu_object;
2154                         struct work_struct *work;
2155                 } userptr;
2156         };
2157 };
2158 #define to_intel_bo(x) container_of(x, struct drm_i915_gem_object, base)
2159
2160 void i915_gem_track_fb(struct drm_i915_gem_object *old,
2161                        struct drm_i915_gem_object *new,
2162                        unsigned frontbuffer_bits);
2163
2164 /**
2165  * Request queue structure.
2166  *
2167  * The request queue allows us to note sequence numbers that have been emitted
2168  * and may be associated with active buffers to be retired.
2169  *
2170  * By keeping this list, we can avoid having to do questionable sequence
2171  * number comparisons on buffer last_read|write_seqno. It also allows an
2172  * emission time to be associated with the request for tracking how far ahead
2173  * of the GPU the submission is.
2174  *
2175  * The requests are reference counted, so upon creation they should have an
2176  * initial reference taken using kref_init
2177  */
2178 struct drm_i915_gem_request {
2179         struct kref ref;
2180
2181         /** On Which ring this request was generated */
2182         struct drm_i915_private *i915;
2183         struct intel_engine_cs *ring;
2184
2185         /** GEM sequence number associated with this request. */
2186         uint32_t seqno;
2187
2188         /** Position in the ringbuffer of the start of the request */
2189         u32 head;
2190
2191         /**
2192          * Position in the ringbuffer of the start of the postfix.
2193          * This is required to calculate the maximum available ringbuffer
2194          * space without overwriting the postfix.
2195          */
2196          u32 postfix;
2197
2198         /** Position in the ringbuffer of the end of the whole request */
2199         u32 tail;
2200
2201         /**
2202          * Context and ring buffer related to this request
2203          * Contexts are refcounted, so when this request is associated with a
2204          * context, we must increment the context's refcount, to guarantee that
2205          * it persists while any request is linked to it. Requests themselves
2206          * are also refcounted, so the request will only be freed when the last
2207          * reference to it is dismissed, and the code in
2208          * i915_gem_request_free() will then decrement the refcount on the
2209          * context.
2210          */
2211         struct intel_context *ctx;
2212         struct intel_ringbuffer *ringbuf;
2213
2214         /** Batch buffer related to this request if any (used for
2215             error state dump only) */
2216         struct drm_i915_gem_object *batch_obj;
2217
2218         /** Time at which this request was emitted, in jiffies. */
2219         unsigned long emitted_jiffies;
2220
2221         /** global list entry for this request */
2222         struct list_head list;
2223
2224         struct drm_i915_file_private *file_priv;
2225         /** file_priv list entry for this request */
2226         struct list_head client_list;
2227
2228         /** process identifier submitting this request */
2229         struct pid *pid;
2230
2231         /**
2232          * The ELSP only accepts two elements at a time, so we queue
2233          * context/tail pairs on a given queue (ring->execlist_queue) until the
2234          * hardware is available. The queue serves a double purpose: we also use
2235          * it to keep track of the up to 2 contexts currently in the hardware
2236          * (usually one in execution and the other queued up by the GPU): We
2237          * only remove elements from the head of the queue when the hardware
2238          * informs us that an element has been completed.
2239          *
2240          * All accesses to the queue are mediated by a spinlock
2241          * (ring->execlist_lock).
2242          */
2243
2244         /** Execlist link in the submission queue.*/
2245         struct list_head execlist_link;
2246
2247         /** Execlists no. of times this request has been sent to the ELSP */
2248         int elsp_submitted;
2249
2250 };
2251
2252 int i915_gem_request_alloc(struct intel_engine_cs *ring,
2253                            struct intel_context *ctx,
2254                            struct drm_i915_gem_request **req_out);
2255 void i915_gem_request_cancel(struct drm_i915_gem_request *req);
2256 void i915_gem_request_free(struct kref *req_ref);
2257 int i915_gem_request_add_to_client(struct drm_i915_gem_request *req,
2258                                    struct drm_file *file);
2259
2260 static inline uint32_t
2261 i915_gem_request_get_seqno(struct drm_i915_gem_request *req)
2262 {
2263         return req ? req->seqno : 0;
2264 }
2265
2266 static inline struct intel_engine_cs *
2267 i915_gem_request_get_ring(struct drm_i915_gem_request *req)
2268 {
2269         return req ? req->ring : NULL;
2270 }
2271
2272 static inline struct drm_i915_gem_request *
2273 i915_gem_request_reference(struct drm_i915_gem_request *req)
2274 {
2275         if (req)
2276                 kref_get(&req->ref);
2277         return req;
2278 }
2279
2280 static inline void
2281 i915_gem_request_unreference(struct drm_i915_gem_request *req)
2282 {
2283         WARN_ON(!mutex_is_locked(&req->ring->dev->struct_mutex));
2284         kref_put(&req->ref, i915_gem_request_free);
2285 }
2286
2287 static inline void
2288 i915_gem_request_unreference__unlocked(struct drm_i915_gem_request *req)
2289 {
2290         struct drm_device *dev;
2291
2292         if (!req)
2293                 return;
2294
2295         dev = req->ring->dev;
2296         if (kref_put_mutex(&req->ref, i915_gem_request_free, &dev->struct_mutex))
2297                 mutex_unlock(&dev->struct_mutex);
2298 }
2299
2300 static inline void i915_gem_request_assign(struct drm_i915_gem_request **pdst,
2301                                            struct drm_i915_gem_request *src)
2302 {
2303         if (src)
2304                 i915_gem_request_reference(src);
2305
2306         if (*pdst)
2307                 i915_gem_request_unreference(*pdst);
2308
2309         *pdst = src;
2310 }
2311
2312 /*
2313  * XXX: i915_gem_request_completed should be here but currently needs the
2314  * definition of i915_seqno_passed() which is below. It will be moved in
2315  * a later patch when the call to i915_seqno_passed() is obsoleted...
2316  */
2317
2318 /*
2319  * A command that requires special handling by the command parser.
2320  */
2321 struct drm_i915_cmd_descriptor {
2322         /*
2323          * Flags describing how the command parser processes the command.
2324          *
2325          * CMD_DESC_FIXED: The command has a fixed length if this is set,
2326          *                 a length mask if not set
2327          * CMD_DESC_SKIP: The command is allowed but does not follow the
2328          *                standard length encoding for the opcode range in
2329          *                which it falls
2330          * CMD_DESC_REJECT: The command is never allowed
2331          * CMD_DESC_REGISTER: The command should be checked against the
2332          *                    register whitelist for the appropriate ring
2333          * CMD_DESC_MASTER: The command is allowed if the submitting process
2334          *                  is the DRM master
2335          */
2336         u32 flags;
2337 #define CMD_DESC_FIXED    (1<<0)
2338 #define CMD_DESC_SKIP     (1<<1)
2339 #define CMD_DESC_REJECT   (1<<2)
2340 #define CMD_DESC_REGISTER (1<<3)
2341 #define CMD_DESC_BITMASK  (1<<4)
2342 #define CMD_DESC_MASTER   (1<<5)
2343
2344         /*
2345          * The command's unique identification bits and the bitmask to get them.
2346          * This isn't strictly the opcode field as defined in the spec and may
2347          * also include type, subtype, and/or subop fields.
2348          */
2349         struct {
2350                 u32 value;
2351                 u32 mask;
2352         } cmd;
2353
2354         /*
2355          * The command's length. The command is either fixed length (i.e. does
2356          * not include a length field) or has a length field mask. The flag
2357          * CMD_DESC_FIXED indicates a fixed length. Otherwise, the command has
2358          * a length mask. All command entries in a command table must include
2359          * length information.
2360          */
2361         union {
2362                 u32 fixed;
2363                 u32 mask;
2364         } length;
2365
2366         /*
2367          * Describes where to find a register address in the command to check
2368          * against the ring's register whitelist. Only valid if flags has the
2369          * CMD_DESC_REGISTER bit set.
2370          *
2371          * A non-zero step value implies that the command may access multiple
2372          * registers in sequence (e.g. LRI), in that case step gives the
2373          * distance in dwords between individual offset fields.
2374          */
2375         struct {
2376                 u32 offset;
2377                 u32 mask;
2378                 u32 step;
2379         } reg;
2380
2381 #define MAX_CMD_DESC_BITMASKS 3
2382         /*
2383          * Describes command checks where a particular dword is masked and
2384          * compared against an expected value. If the command does not match
2385          * the expected value, the parser rejects it. Only valid if flags has
2386          * the CMD_DESC_BITMASK bit set. Only entries where mask is non-zero
2387          * are valid.
2388          *
2389          * If the check specifies a non-zero condition_mask then the parser
2390          * only performs the check when the bits specified by condition_mask
2391          * are non-zero.
2392          */
2393         struct {
2394                 u32 offset;
2395                 u32 mask;
2396                 u32 expected;
2397                 u32 condition_offset;
2398                 u32 condition_mask;
2399         } bits[MAX_CMD_DESC_BITMASKS];
2400 };
2401
2402 /*
2403  * A table of commands requiring special handling by the command parser.
2404  *
2405  * Each ring has an array of tables. Each table consists of an array of command
2406  * descriptors, which must be sorted with command opcodes in ascending order.
2407  */
2408 struct drm_i915_cmd_table {
2409         const struct drm_i915_cmd_descriptor *table;
2410         int count;
2411 };
2412
2413 /* Note that the (struct drm_i915_private *) cast is just to shut up gcc. */
2414 #define __I915__(p) ({ \
2415         struct drm_i915_private *__p; \
2416         if (__builtin_types_compatible_p(typeof(*p), struct drm_i915_private)) \
2417                 __p = (struct drm_i915_private *)p; \
2418         else if (__builtin_types_compatible_p(typeof(*p), struct drm_device)) \
2419                 __p = to_i915((struct drm_device *)p); \
2420         else \
2421                 BUILD_BUG(); \
2422         __p; \
2423 })
2424 #define INTEL_INFO(p)   (&__I915__(p)->info)
2425 #define INTEL_DEVID(p)  (INTEL_INFO(p)->device_id)
2426 #define INTEL_REVID(p)  (__I915__(p)->dev->pdev->revision)
2427
2428 #define IS_I830(dev)            (INTEL_DEVID(dev) == 0x3577)
2429 #define IS_845G(dev)            (INTEL_DEVID(dev) == 0x2562)
2430 #define IS_I85X(dev)            (INTEL_INFO(dev)->is_i85x)
2431 #define IS_I865G(dev)           (INTEL_DEVID(dev) == 0x2572)
2432 #define IS_I915G(dev)           (INTEL_INFO(dev)->is_i915g)
2433 #define IS_I915GM(dev)          (INTEL_DEVID(dev) == 0x2592)
2434 #define IS_I945G(dev)           (INTEL_DEVID(dev) == 0x2772)
2435 #define IS_I945GM(dev)          (INTEL_INFO(dev)->is_i945gm)
2436 #define IS_BROADWATER(dev)      (INTEL_INFO(dev)->is_broadwater)
2437 #define IS_CRESTLINE(dev)       (INTEL_INFO(dev)->is_crestline)
2438 #define IS_GM45(dev)            (INTEL_DEVID(dev) == 0x2A42)
2439 #define IS_G4X(dev)             (INTEL_INFO(dev)->is_g4x)
2440 #define IS_PINEVIEW_G(dev)      (INTEL_DEVID(dev) == 0xa001)
2441 #define IS_PINEVIEW_M(dev)      (INTEL_DEVID(dev) == 0xa011)
2442 #define IS_PINEVIEW(dev)        (INTEL_INFO(dev)->is_pineview)
2443 #define IS_G33(dev)             (INTEL_INFO(dev)->is_g33)
2444 #define IS_IRONLAKE_M(dev)      (INTEL_DEVID(dev) == 0x0046)
2445 #define IS_IVYBRIDGE(dev)       (INTEL_INFO(dev)->is_ivybridge)
2446 #define IS_IVB_GT1(dev)         (INTEL_DEVID(dev) == 0x0156 || \
2447                                  INTEL_DEVID(dev) == 0x0152 || \
2448                                  INTEL_DEVID(dev) == 0x015a)
2449 #define IS_VALLEYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview)
2450 #define IS_CHERRYVIEW(dev)      (INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2451 #define IS_HASWELL(dev) (INTEL_INFO(dev)->is_haswell)
2452 #define IS_BROADWELL(dev)       (!INTEL_INFO(dev)->is_valleyview && IS_GEN8(dev))
2453 #define IS_SKYLAKE(dev) (INTEL_INFO(dev)->is_skylake)
2454 #define IS_BROXTON(dev) (!INTEL_INFO(dev)->is_skylake && IS_GEN9(dev))
2455 #define IS_MOBILE(dev)          (INTEL_INFO(dev)->is_mobile)
2456 #define IS_HSW_EARLY_SDV(dev)   (IS_HASWELL(dev) && \
2457                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0C00)
2458 #define IS_BDW_ULT(dev)         (IS_BROADWELL(dev) && \
2459                                  ((INTEL_DEVID(dev) & 0xf) == 0x6 ||    \
2460                                  (INTEL_DEVID(dev) & 0xf) == 0xb ||     \
2461                                  (INTEL_DEVID(dev) & 0xf) == 0xe))
2462 /* ULX machines are also considered ULT. */
2463 #define IS_BDW_ULX(dev)         (IS_BROADWELL(dev) && \
2464                                  (INTEL_DEVID(dev) & 0xf) == 0xe)
2465 #define IS_BDW_GT3(dev)         (IS_BROADWELL(dev) && \
2466                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2467 #define IS_HSW_ULT(dev)         (IS_HASWELL(dev) && \
2468                                  (INTEL_DEVID(dev) & 0xFF00) == 0x0A00)
2469 #define IS_HSW_GT3(dev)         (IS_HASWELL(dev) && \
2470                                  (INTEL_DEVID(dev) & 0x00F0) == 0x0020)
2471 /* ULX machines are also considered ULT. */
2472 #define IS_HSW_ULX(dev)         (INTEL_DEVID(dev) == 0x0A0E || \
2473                                  INTEL_DEVID(dev) == 0x0A1E)
2474 #define IS_SKL_ULT(dev)         (INTEL_DEVID(dev) == 0x1906 || \
2475                                  INTEL_DEVID(dev) == 0x1913 || \
2476                                  INTEL_DEVID(dev) == 0x1916 || \
2477                                  INTEL_DEVID(dev) == 0x1921 || \
2478                                  INTEL_DEVID(dev) == 0x1926)
2479 #define IS_SKL_ULX(dev)         (INTEL_DEVID(dev) == 0x190E || \
2480                                  INTEL_DEVID(dev) == 0x1915 || \
2481                                  INTEL_DEVID(dev) == 0x191E)
2482 #define IS_PRELIMINARY_HW(intel_info) ((intel_info)->is_preliminary)
2483
2484 #define SKL_REVID_A0            (0x0)
2485 #define SKL_REVID_B0            (0x1)
2486 #define SKL_REVID_C0            (0x2)
2487 #define SKL_REVID_D0            (0x3)
2488 #define SKL_REVID_E0            (0x4)
2489 #define SKL_REVID_F0            (0x5)
2490
2491 #define BXT_REVID_A0            (0x0)
2492 #define BXT_REVID_B0            (0x3)
2493 #define BXT_REVID_C0            (0x6)
2494
2495 /*
2496  * The genX designation typically refers to the render engine, so render
2497  * capability related checks should use IS_GEN, while display and other checks
2498  * have their own (e.g. HAS_PCH_SPLIT for ILK+ display, IS_foo for particular
2499  * chips, etc.).
2500  */
2501 #define IS_GEN2(dev)    (INTEL_INFO(dev)->gen == 2)
2502 #define IS_GEN3(dev)    (INTEL_INFO(dev)->gen == 3)
2503 #define IS_GEN4(dev)    (INTEL_INFO(dev)->gen == 4)
2504 #define IS_GEN5(dev)    (INTEL_INFO(dev)->gen == 5)
2505 #define IS_GEN6(dev)    (INTEL_INFO(dev)->gen == 6)
2506 #define IS_GEN7(dev)    (INTEL_INFO(dev)->gen == 7)
2507 #define IS_GEN8(dev)    (INTEL_INFO(dev)->gen == 8)
2508 #define IS_GEN9(dev)    (INTEL_INFO(dev)->gen == 9)
2509
2510 #define RENDER_RING             (1<<RCS)
2511 #define BSD_RING                (1<<VCS)
2512 #define BLT_RING                (1<<BCS)
2513 #define VEBOX_RING              (1<<VECS)
2514 #define BSD2_RING               (1<<VCS2)
2515 #define HAS_BSD(dev)            (INTEL_INFO(dev)->ring_mask & BSD_RING)
2516 #define HAS_BSD2(dev)           (INTEL_INFO(dev)->ring_mask & BSD2_RING)
2517 #define HAS_BLT(dev)            (INTEL_INFO(dev)->ring_mask & BLT_RING)
2518 #define HAS_VEBOX(dev)          (INTEL_INFO(dev)->ring_mask & VEBOX_RING)
2519 #define HAS_LLC(dev)            (INTEL_INFO(dev)->has_llc)
2520 #define HAS_WT(dev)             ((IS_HASWELL(dev) || IS_BROADWELL(dev)) && \
2521                                  __I915__(dev)->ellc_size)
2522 #define I915_NEED_GFX_HWS(dev)  (INTEL_INFO(dev)->need_gfx_hws)
2523
2524 #define HAS_HW_CONTEXTS(dev)    (INTEL_INFO(dev)->gen >= 6)
2525 #define HAS_LOGICAL_RING_CONTEXTS(dev)  (INTEL_INFO(dev)->gen >= 8)
2526 #define USES_PPGTT(dev)         (i915.enable_ppgtt)
2527 #define USES_FULL_PPGTT(dev)    (i915.enable_ppgtt >= 2)
2528 #define USES_FULL_48BIT_PPGTT(dev)      (i915.enable_ppgtt == 3)
2529
2530 #define HAS_OVERLAY(dev)                (INTEL_INFO(dev)->has_overlay)
2531 #define OVERLAY_NEEDS_PHYSICAL(dev)     (INTEL_INFO(dev)->overlay_needs_physical)
2532
2533 /* Early gen2 have a totally busted CS tlb and require pinned batches. */
2534 #define HAS_BROKEN_CS_TLB(dev)          (IS_I830(dev) || IS_845G(dev))
2535 /*
2536  * dp aux and gmbus irq on gen4 seems to be able to generate legacy interrupts
2537  * even when in MSI mode. This results in spurious interrupt warnings if the
2538  * legacy irq no. is shared with another device. The kernel then disables that
2539  * interrupt source and so prevents the other device from working properly.
2540  */
2541 #define HAS_AUX_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2542 #define HAS_GMBUS_IRQ(dev) (INTEL_INFO(dev)->gen >= 5)
2543
2544 /* With the 945 and later, Y tiling got adjusted so that it was 32 128-byte
2545  * rows, which changed the alignment requirements and fence programming.
2546  */
2547 #define HAS_128_BYTE_Y_TILING(dev) (!IS_GEN2(dev) && !(IS_I915G(dev) || \
2548                                                       IS_I915GM(dev)))
2549 #define SUPPORTS_TV(dev)                (INTEL_INFO(dev)->supports_tv)
2550 #define I915_HAS_HOTPLUG(dev)            (INTEL_INFO(dev)->has_hotplug)
2551
2552 #define HAS_FW_BLC(dev) (INTEL_INFO(dev)->gen > 2)
2553 #define HAS_PIPE_CXSR(dev) (INTEL_INFO(dev)->has_pipe_cxsr)
2554 #define HAS_FBC(dev) (INTEL_INFO(dev)->has_fbc)
2555
2556 #define HAS_IPS(dev)            (IS_HSW_ULT(dev) || IS_BROADWELL(dev))
2557
2558 #define HAS_DP_MST(dev)         (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2559                                  INTEL_INFO(dev)->gen >= 9)
2560
2561 #define HAS_DDI(dev)            (INTEL_INFO(dev)->has_ddi)
2562 #define HAS_FPGA_DBG_UNCLAIMED(dev)     (INTEL_INFO(dev)->has_fpga_dbg)
2563 #define HAS_PSR(dev)            (IS_HASWELL(dev) || IS_BROADWELL(dev) || \
2564                                  IS_VALLEYVIEW(dev) || IS_CHERRYVIEW(dev) || \
2565                                  IS_SKYLAKE(dev))
2566 #define HAS_RUNTIME_PM(dev)     (IS_GEN6(dev) || IS_HASWELL(dev) || \
2567                                  IS_BROADWELL(dev) || IS_VALLEYVIEW(dev) || \
2568                                  IS_SKYLAKE(dev))
2569 #define HAS_RC6(dev)            (INTEL_INFO(dev)->gen >= 6)
2570 #define HAS_RC6p(dev)           (INTEL_INFO(dev)->gen == 6 || IS_IVYBRIDGE(dev))
2571
2572 #define HAS_CSR(dev)    (IS_SKYLAKE(dev))
2573
2574 #define HAS_GUC_UCODE(dev)      (IS_GEN9(dev))
2575 #define HAS_GUC_SCHED(dev)      (IS_GEN9(dev))
2576
2577 #define HAS_RESOURCE_STREAMER(dev) (IS_HASWELL(dev) || \
2578                                     INTEL_INFO(dev)->gen >= 8)
2579
2580 #define HAS_CORE_RING_FREQ(dev) (INTEL_INFO(dev)->gen >= 6 && \
2581                                  !IS_VALLEYVIEW(dev) && !IS_BROXTON(dev))
2582
2583 #define INTEL_PCH_DEVICE_ID_MASK                0xff00
2584 #define INTEL_PCH_IBX_DEVICE_ID_TYPE            0x3b00
2585 #define INTEL_PCH_CPT_DEVICE_ID_TYPE            0x1c00
2586 #define INTEL_PCH_PPT_DEVICE_ID_TYPE            0x1e00
2587 #define INTEL_PCH_LPT_DEVICE_ID_TYPE            0x8c00
2588 #define INTEL_PCH_LPT_LP_DEVICE_ID_TYPE         0x9c00
2589 #define INTEL_PCH_SPT_DEVICE_ID_TYPE            0xA100
2590 #define INTEL_PCH_SPT_LP_DEVICE_ID_TYPE         0x9D00
2591
2592 #define INTEL_PCH_TYPE(dev) (__I915__(dev)->pch_type)
2593 #define HAS_PCH_SPT(dev) (INTEL_PCH_TYPE(dev) == PCH_SPT)
2594 #define HAS_PCH_LPT(dev) (INTEL_PCH_TYPE(dev) == PCH_LPT)
2595 #define HAS_PCH_CPT(dev) (INTEL_PCH_TYPE(dev) == PCH_CPT)
2596 #define HAS_PCH_IBX(dev) (INTEL_PCH_TYPE(dev) == PCH_IBX)
2597 #define HAS_PCH_NOP(dev) (INTEL_PCH_TYPE(dev) == PCH_NOP)
2598 #define HAS_PCH_SPLIT(dev) (INTEL_PCH_TYPE(dev) != PCH_NONE)
2599
2600 #define HAS_GMCH_DISPLAY(dev) (INTEL_INFO(dev)->gen < 5 || IS_VALLEYVIEW(dev))
2601
2602 /* DPF == dynamic parity feature */
2603 #define HAS_L3_DPF(dev) (IS_IVYBRIDGE(dev) || IS_HASWELL(dev))
2604 #define NUM_L3_SLICES(dev) (IS_HSW_GT3(dev) ? 2 : HAS_L3_DPF(dev))
2605
2606 #define GT_FREQUENCY_MULTIPLIER 50
2607 #define GEN9_FREQ_SCALER 3
2608
2609 #include "i915_trace.h"
2610
2611 extern const struct drm_ioctl_desc i915_ioctls[];
2612 extern int i915_max_ioctl;
2613
2614 extern int i915_suspend_switcheroo(struct drm_device *dev, pm_message_t state);
2615 extern int i915_resume_switcheroo(struct drm_device *dev);
2616
2617 /* i915_params.c */
2618 struct i915_params {
2619         int modeset;
2620         int panel_ignore_lid;
2621         int semaphores;
2622         int lvds_channel_mode;
2623         int panel_use_ssc;
2624         int vbt_sdvo_panel_type;
2625         int enable_rc6;
2626         int enable_fbc;
2627         int enable_ppgtt;
2628         int enable_execlists;
2629         int enable_psr;
2630         unsigned int preliminary_hw_support;
2631         int disable_power_well;
2632         int enable_ips;
2633         int invert_brightness;
2634         int enable_cmd_parser;
2635         /* leave bools at the end to not create holes */
2636         bool enable_hangcheck;
2637         bool fastboot;
2638         bool prefault_disable;
2639         bool load_detect_test;
2640         bool reset;
2641         bool disable_display;
2642         bool disable_vtd_wa;
2643         bool enable_guc_submission;
2644         int guc_log_level;
2645         int use_mmio_flip;
2646         int mmio_debug;
2647         bool verbose_state_checks;
2648         bool nuclear_pageflip;
2649         int edp_vswing;
2650 };
2651 extern struct i915_params i915 __read_mostly;
2652
2653                                 /* i915_dma.c */
2654 extern int i915_driver_load(struct drm_device *, unsigned long flags);
2655 extern int i915_driver_unload(struct drm_device *);
2656 extern int i915_driver_open(struct drm_device *dev, struct drm_file *file);
2657 extern void i915_driver_lastclose(struct drm_device * dev);
2658 extern void i915_driver_preclose(struct drm_device *dev,
2659                                  struct drm_file *file);
2660 extern void i915_driver_postclose(struct drm_device *dev,
2661                                   struct drm_file *file);
2662 #ifdef CONFIG_COMPAT
2663 extern long i915_compat_ioctl(struct file *filp, unsigned int cmd,
2664                               unsigned long arg);
2665 #endif
2666 extern int intel_gpu_reset(struct drm_device *dev);
2667 extern bool intel_has_gpu_reset(struct drm_device *dev);
2668 extern int i915_reset(struct drm_device *dev);
2669 extern unsigned long i915_chipset_val(struct drm_i915_private *dev_priv);
2670 extern unsigned long i915_mch_val(struct drm_i915_private *dev_priv);
2671 extern unsigned long i915_gfx_val(struct drm_i915_private *dev_priv);
2672 extern void i915_update_gfx_val(struct drm_i915_private *dev_priv);
2673 int vlv_force_gfx_clock(struct drm_i915_private *dev_priv, bool on);
2674 void i915_firmware_load_error_print(const char *fw_path, int err);
2675
2676 /* intel_hotplug.c */
2677 void intel_hpd_irq_handler(struct drm_device *dev, u32 pin_mask, u32 long_mask);
2678 void intel_hpd_init(struct drm_i915_private *dev_priv);
2679 void intel_hpd_init_work(struct drm_i915_private *dev_priv);
2680 void intel_hpd_cancel_work(struct drm_i915_private *dev_priv);
2681 bool intel_hpd_pin_to_port(enum hpd_pin pin, enum port *port);
2682
2683 /* i915_irq.c */
2684 void i915_queue_hangcheck(struct drm_device *dev);
2685 __printf(3, 4)
2686 void i915_handle_error(struct drm_device *dev, bool wedged,
2687                        const char *fmt, ...);
2688
2689 extern void intel_irq_init(struct drm_i915_private *dev_priv);
2690 int intel_irq_install(struct drm_i915_private *dev_priv);
2691 void intel_irq_uninstall(struct drm_i915_private *dev_priv);
2692
2693 extern void intel_uncore_sanitize(struct drm_device *dev);
2694 extern void intel_uncore_early_sanitize(struct drm_device *dev,
2695                                         bool restore_forcewake);
2696 extern void intel_uncore_init(struct drm_device *dev);
2697 extern void intel_uncore_check_errors(struct drm_device *dev);
2698 extern void intel_uncore_fini(struct drm_device *dev);
2699 extern void intel_uncore_forcewake_reset(struct drm_device *dev, bool restore);
2700 const char *intel_uncore_forcewake_domain_to_str(const enum forcewake_domain_id id);
2701 void intel_uncore_forcewake_get(struct drm_i915_private *dev_priv,
2702                                 enum forcewake_domains domains);
2703 void intel_uncore_forcewake_put(struct drm_i915_private *dev_priv,
2704                                 enum forcewake_domains domains);
2705 /* Like above but the caller must manage the uncore.lock itself.
2706  * Must be used with I915_READ_FW and friends.
2707  */
2708 void intel_uncore_forcewake_get__locked(struct drm_i915_private *dev_priv,
2709                                         enum forcewake_domains domains);
2710 void intel_uncore_forcewake_put__locked(struct drm_i915_private *dev_priv,
2711                                         enum forcewake_domains domains);
2712 void assert_forcewakes_inactive(struct drm_i915_private *dev_priv);
2713 static inline bool intel_vgpu_active(struct drm_device *dev)
2714 {
2715         return to_i915(dev)->vgpu.active;
2716 }
2717
2718 void
2719 i915_enable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2720                      u32 status_mask);
2721
2722 void
2723 i915_disable_pipestat(struct drm_i915_private *dev_priv, enum pipe pipe,
2724                       u32 status_mask);
2725
2726 void valleyview_enable_display_irqs(struct drm_i915_private *dev_priv);
2727 void valleyview_disable_display_irqs(struct drm_i915_private *dev_priv);
2728 void
2729 ironlake_enable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2730 void
2731 ironlake_disable_display_irq(struct drm_i915_private *dev_priv, u32 mask);
2732 void ibx_display_interrupt_update(struct drm_i915_private *dev_priv,
2733                                   uint32_t interrupt_mask,
2734                                   uint32_t enabled_irq_mask);
2735 #define ibx_enable_display_interrupt(dev_priv, bits) \
2736         ibx_display_interrupt_update((dev_priv), (bits), (bits))
2737 #define ibx_disable_display_interrupt(dev_priv, bits) \
2738         ibx_display_interrupt_update((dev_priv), (bits), 0)
2739
2740 /* i915_gem.c */
2741 int i915_gem_create_ioctl(struct drm_device *dev, void *data,
2742                           struct drm_file *file_priv);
2743 int i915_gem_pread_ioctl(struct drm_device *dev, void *data,
2744                          struct drm_file *file_priv);
2745 int i915_gem_pwrite_ioctl(struct drm_device *dev, void *data,
2746                           struct drm_file *file_priv);
2747 int i915_gem_mmap_ioctl(struct drm_device *dev, void *data,
2748                         struct drm_file *file_priv);
2749 int i915_gem_mmap_gtt_ioctl(struct drm_device *dev, void *data,
2750                         struct drm_file *file_priv);
2751 int i915_gem_set_domain_ioctl(struct drm_device *dev, void *data,
2752                               struct drm_file *file_priv);
2753 int i915_gem_sw_finish_ioctl(struct drm_device *dev, void *data,
2754                              struct drm_file *file_priv);
2755 void i915_gem_execbuffer_move_to_active(struct list_head *vmas,
2756                                         struct drm_i915_gem_request *req);
2757 void i915_gem_execbuffer_retire_commands(struct i915_execbuffer_params *params);
2758 int i915_gem_ringbuffer_submission(struct i915_execbuffer_params *params,
2759                                    struct drm_i915_gem_execbuffer2 *args,
2760                                    struct list_head *vmas);
2761 int i915_gem_execbuffer(struct drm_device *dev, void *data,
2762                         struct drm_file *file_priv);
2763 int i915_gem_execbuffer2(struct drm_device *dev, void *data,
2764                          struct drm_file *file_priv);
2765 int i915_gem_busy_ioctl(struct drm_device *dev, void *data,
2766                         struct drm_file *file_priv);
2767 int i915_gem_get_caching_ioctl(struct drm_device *dev, void *data,
2768                                struct drm_file *file);
2769 int i915_gem_set_caching_ioctl(struct drm_device *dev, void *data,
2770                                struct drm_file *file);
2771 int i915_gem_throttle_ioctl(struct drm_device *dev, void *data,
2772                             struct drm_file *file_priv);
2773 int i915_gem_madvise_ioctl(struct drm_device *dev, void *data,
2774                            struct drm_file *file_priv);
2775 int i915_gem_set_tiling(struct drm_device *dev, void *data,
2776                         struct drm_file *file_priv);
2777 int i915_gem_get_tiling(struct drm_device *dev, void *data,
2778                         struct drm_file *file_priv);
2779 int i915_gem_init_userptr(struct drm_device *dev);
2780 int i915_gem_userptr_ioctl(struct drm_device *dev, void *data,
2781                            struct drm_file *file);
2782 int i915_gem_get_aperture_ioctl(struct drm_device *dev, void *data,
2783                                 struct drm_file *file_priv);
2784 int i915_gem_wait_ioctl(struct drm_device *dev, void *data,
2785                         struct drm_file *file_priv);
2786 void i915_gem_load(struct drm_device *dev);
2787 void *i915_gem_object_alloc(struct drm_device *dev);
2788 void i915_gem_object_free(struct drm_i915_gem_object *obj);
2789 void i915_gem_object_init(struct drm_i915_gem_object *obj,
2790                          const struct drm_i915_gem_object_ops *ops);
2791 struct drm_i915_gem_object *i915_gem_alloc_object(struct drm_device *dev,
2792                                                   size_t size);
2793 struct drm_i915_gem_object *i915_gem_object_create_from_data(
2794                 struct drm_device *dev, const void *data, size_t size);
2795 void i915_init_vm(struct drm_i915_private *dev_priv,
2796                   struct i915_address_space *vm);
2797 void i915_gem_free_object(struct drm_gem_object *obj);
2798 void i915_gem_vma_destroy(struct i915_vma *vma);
2799
2800 /* Flags used by pin/bind&friends. */
2801 #define PIN_MAPPABLE    (1<<0)
2802 #define PIN_NONBLOCK    (1<<1)
2803 #define PIN_GLOBAL      (1<<2)
2804 #define PIN_OFFSET_BIAS (1<<3)
2805 #define PIN_USER        (1<<4)
2806 #define PIN_UPDATE      (1<<5)
2807 #define PIN_OFFSET_MASK (~4095)
2808 int __must_check
2809 i915_gem_object_pin(struct drm_i915_gem_object *obj,
2810                     struct i915_address_space *vm,
2811                     uint32_t alignment,
2812                     uint64_t flags);
2813 int __must_check
2814 i915_gem_object_ggtt_pin(struct drm_i915_gem_object *obj,
2815                          const struct i915_ggtt_view *view,
2816                          uint32_t alignment,
2817                          uint64_t flags);
2818
2819 int i915_vma_bind(struct i915_vma *vma, enum i915_cache_level cache_level,
2820                   u32 flags);
2821 int __must_check i915_vma_unbind(struct i915_vma *vma);
2822 int i915_gem_object_put_pages(struct drm_i915_gem_object *obj);
2823 void i915_gem_release_all_mmaps(struct drm_i915_private *dev_priv);
2824 void i915_gem_release_mmap(struct drm_i915_gem_object *obj);
2825
2826 int i915_gem_obj_prepare_shmem_read(struct drm_i915_gem_object *obj,
2827                                     int *needs_clflush);
2828
2829 int __must_check i915_gem_object_get_pages(struct drm_i915_gem_object *obj);
2830
2831 static inline int __sg_page_count(struct scatterlist *sg)
2832 {
2833         return sg->length >> PAGE_SHIFT;
2834 }
2835
2836 static inline struct page *
2837 i915_gem_object_get_page(struct drm_i915_gem_object *obj, int n)
2838 {
2839         if (WARN_ON(n >= obj->base.size >> PAGE_SHIFT))
2840                 return NULL;
2841
2842         if (n < obj->get_page.last) {
2843                 obj->get_page.sg = obj->pages->sgl;
2844                 obj->get_page.last = 0;
2845         }
2846
2847         while (obj->get_page.last + __sg_page_count(obj->get_page.sg) <= n) {
2848                 obj->get_page.last += __sg_page_count(obj->get_page.sg++);
2849                 if (unlikely(sg_is_chain(obj->get_page.sg)))
2850                         obj->get_page.sg = sg_chain_ptr(obj->get_page.sg);
2851         }
2852
2853         return nth_page(sg_page(obj->get_page.sg), n - obj->get_page.last);
2854 }
2855
2856 static inline void i915_gem_object_pin_pages(struct drm_i915_gem_object *obj)
2857 {
2858         BUG_ON(obj->pages == NULL);
2859         obj->pages_pin_count++;
2860 }
2861 static inline void i915_gem_object_unpin_pages(struct drm_i915_gem_object *obj)
2862 {
2863         BUG_ON(obj->pages_pin_count == 0);
2864         obj->pages_pin_count--;
2865 }
2866
2867 int __must_check i915_mutex_lock_interruptible(struct drm_device *dev);
2868 int i915_gem_object_sync(struct drm_i915_gem_object *obj,
2869                          struct intel_engine_cs *to,
2870                          struct drm_i915_gem_request **to_req);
2871 void i915_vma_move_to_active(struct i915_vma *vma,
2872                              struct drm_i915_gem_request *req);
2873 int i915_gem_dumb_create(struct drm_file *file_priv,
2874                          struct drm_device *dev,
2875                          struct drm_mode_create_dumb *args);
2876 int i915_gem_mmap_gtt(struct drm_file *file_priv, struct drm_device *dev,
2877                       uint32_t handle, uint64_t *offset);
2878 /**
2879  * Returns true if seq1 is later than seq2.
2880  */
2881 static inline bool
2882 i915_seqno_passed(uint32_t seq1, uint32_t seq2)
2883 {
2884         return (int32_t)(seq1 - seq2) >= 0;
2885 }
2886
2887 static inline bool i915_gem_request_completed(struct drm_i915_gem_request *req,
2888                                               bool lazy_coherency)
2889 {
2890         u32 seqno;
2891
2892         BUG_ON(req == NULL);
2893
2894         seqno = req->ring->get_seqno(req->ring, lazy_coherency);
2895
2896         return i915_seqno_passed(seqno, req->seqno);
2897 }
2898
2899 int __must_check i915_gem_get_seqno(struct drm_device *dev, u32 *seqno);
2900 int __must_check i915_gem_set_seqno(struct drm_device *dev, u32 seqno);
2901
2902 struct drm_i915_gem_request *
2903 i915_gem_find_active_request(struct intel_engine_cs *ring);
2904
2905 bool i915_gem_retire_requests(struct drm_device *dev);
2906 void i915_gem_retire_requests_ring(struct intel_engine_cs *ring);
2907 int __must_check i915_gem_check_wedge(struct i915_gpu_error *error,
2908                                       bool interruptible);
2909
2910 static inline bool i915_reset_in_progress(struct i915_gpu_error *error)
2911 {
2912         return unlikely(atomic_read(&error->reset_counter)
2913                         & (I915_RESET_IN_PROGRESS_FLAG | I915_WEDGED));
2914 }
2915
2916 static inline bool i915_terminally_wedged(struct i915_gpu_error *error)
2917 {
2918         return atomic_read(&error->reset_counter) & I915_WEDGED;
2919 }
2920
2921 static inline u32 i915_reset_count(struct i915_gpu_error *error)
2922 {
2923         return ((atomic_read(&error->reset_counter) & ~I915_WEDGED) + 1) / 2;
2924 }
2925
2926 static inline bool i915_stop_ring_allow_ban(struct drm_i915_private *dev_priv)
2927 {
2928         return dev_priv->gpu_error.stop_rings == 0 ||
2929                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_BAN;
2930 }
2931
2932 static inline bool i915_stop_ring_allow_warn(struct drm_i915_private *dev_priv)
2933 {
2934         return dev_priv->gpu_error.stop_rings == 0 ||
2935                 dev_priv->gpu_error.stop_rings & I915_STOP_RING_ALLOW_WARN;
2936 }
2937
2938 void i915_gem_reset(struct drm_device *dev);
2939 bool i915_gem_clflush_object(struct drm_i915_gem_object *obj, bool force);
2940 int __must_check i915_gem_init(struct drm_device *dev);
2941 int i915_gem_init_rings(struct drm_device *dev);
2942 int __must_check i915_gem_init_hw(struct drm_device *dev);
2943 int i915_gem_l3_remap(struct drm_i915_gem_request *req, int slice);
2944 void i915_gem_init_swizzling(struct drm_device *dev);
2945 void i915_gem_cleanup_ringbuffer(struct drm_device *dev);
2946 int __must_check i915_gpu_idle(struct drm_device *dev);
2947 int __must_check i915_gem_suspend(struct drm_device *dev);
2948 void __i915_add_request(struct drm_i915_gem_request *req,
2949                         struct drm_i915_gem_object *batch_obj,
2950                         bool flush_caches);
2951 #define i915_add_request(req) \
2952         __i915_add_request(req, NULL, true)
2953 #define i915_add_request_no_flush(req) \
2954         __i915_add_request(req, NULL, false)
2955 int __i915_wait_request(struct drm_i915_gem_request *req,
2956                         unsigned reset_counter,
2957                         bool interruptible,
2958                         s64 *timeout,
2959                         struct intel_rps_client *rps);
2960 int __must_check i915_wait_request(struct drm_i915_gem_request *req);
2961 int i915_gem_fault(struct vm_area_struct *vma, struct vm_fault *vmf);
2962 int __must_check
2963 i915_gem_object_wait_rendering(struct drm_i915_gem_object *obj,
2964                                bool readonly);
2965 int __must_check
2966 i915_gem_object_set_to_gtt_domain(struct drm_i915_gem_object *obj,
2967                                   bool write);
2968 int __must_check
2969 i915_gem_object_set_to_cpu_domain(struct drm_i915_gem_object *obj, bool write);
2970 int __must_check
2971 i915_gem_object_pin_to_display_plane(struct drm_i915_gem_object *obj,
2972                                      u32 alignment,
2973                                      struct intel_engine_cs *pipelined,
2974                                      struct drm_i915_gem_request **pipelined_request,
2975                                      const struct i915_ggtt_view *view);
2976 void i915_gem_object_unpin_from_display_plane(struct drm_i915_gem_object *obj,
2977                                               const struct i915_ggtt_view *view);
2978 int i915_gem_object_attach_phys(struct drm_i915_gem_object *obj,
2979                                 int align);
2980 int i915_gem_open(struct drm_device *dev, struct drm_file *file);
2981 void i915_gem_release(struct drm_device *dev, struct drm_file *file);
2982
2983 uint32_t
2984 i915_gem_get_gtt_size(struct drm_device *dev, uint32_t size, int tiling_mode);
2985 uint32_t
2986 i915_gem_get_gtt_alignment(struct drm_device *dev, uint32_t size,
2987                             int tiling_mode, bool fenced);
2988
2989 int i915_gem_object_set_cache_level(struct drm_i915_gem_object *obj,
2990                                     enum i915_cache_level cache_level);
2991
2992 struct drm_gem_object *i915_gem_prime_import(struct drm_device *dev,
2993                                 struct dma_buf *dma_buf);
2994
2995 struct dma_buf *i915_gem_prime_export(struct drm_device *dev,
2996                                 struct drm_gem_object *gem_obj, int flags);
2997
2998 u64 i915_gem_obj_ggtt_offset_view(struct drm_i915_gem_object *o,
2999                                   const struct i915_ggtt_view *view);
3000 u64 i915_gem_obj_offset(struct drm_i915_gem_object *o,
3001                         struct i915_address_space *vm);
3002 static inline u64
3003 i915_gem_obj_ggtt_offset(struct drm_i915_gem_object *o)
3004 {
3005         return i915_gem_obj_ggtt_offset_view(o, &i915_ggtt_view_normal);
3006 }
3007
3008 bool i915_gem_obj_bound_any(struct drm_i915_gem_object *o);
3009 bool i915_gem_obj_ggtt_bound_view(struct drm_i915_gem_object *o,
3010                                   const struct i915_ggtt_view *view);
3011 bool i915_gem_obj_bound(struct drm_i915_gem_object *o,
3012                         struct i915_address_space *vm);
3013
3014 unsigned long i915_gem_obj_size(struct drm_i915_gem_object *o,
3015                                 struct i915_address_space *vm);
3016 struct i915_vma *
3017 i915_gem_obj_to_vma(struct drm_i915_gem_object *obj,
3018                     struct i915_address_space *vm);
3019 struct i915_vma *
3020 i915_gem_obj_to_ggtt_view(struct drm_i915_gem_object *obj,
3021                           const struct i915_ggtt_view *view);
3022
3023 struct i915_vma *
3024 i915_gem_obj_lookup_or_create_vma(struct drm_i915_gem_object *obj,
3025                                   struct i915_address_space *vm);
3026 struct i915_vma *
3027 i915_gem_obj_lookup_or_create_ggtt_vma(struct drm_i915_gem_object *obj,
3028                                        const struct i915_ggtt_view *view);
3029
3030 static inline struct i915_vma *
3031 i915_gem_obj_to_ggtt(struct drm_i915_gem_object *obj)
3032 {
3033         return i915_gem_obj_to_ggtt_view(obj, &i915_ggtt_view_normal);
3034 }
3035 bool i915_gem_obj_is_pinned(struct drm_i915_gem_object *obj);
3036
3037 /* Some GGTT VM helpers */
3038 #define i915_obj_to_ggtt(obj) \
3039         (&((struct drm_i915_private *)(obj)->base.dev->dev_private)->gtt.base)
3040 static inline bool i915_is_ggtt(struct i915_address_space *vm)
3041 {
3042         struct i915_address_space *ggtt =
3043                 &((struct drm_i915_private *)(vm)->dev->dev_private)->gtt.base;
3044         return vm == ggtt;
3045 }
3046
3047 static inline struct i915_hw_ppgtt *
3048 i915_vm_to_ppgtt(struct i915_address_space *vm)
3049 {
3050         WARN_ON(i915_is_ggtt(vm));
3051
3052         return container_of(vm, struct i915_hw_ppgtt, base);
3053 }
3054
3055
3056 static inline bool i915_gem_obj_ggtt_bound(struct drm_i915_gem_object *obj)
3057 {
3058         return i915_gem_obj_ggtt_bound_view(obj, &i915_ggtt_view_normal);
3059 }
3060
3061 static inline unsigned long
3062 i915_gem_obj_ggtt_size(struct drm_i915_gem_object *obj)
3063 {
3064         return i915_gem_obj_size(obj, i915_obj_to_ggtt(obj));
3065 }
3066
3067 static inline int __must_check
3068 i915_gem_obj_ggtt_pin(struct drm_i915_gem_object *obj,
3069                       uint32_t alignment,
3070                       unsigned flags)
3071 {
3072         return i915_gem_object_pin(obj, i915_obj_to_ggtt(obj),
3073                                    alignment, flags | PIN_GLOBAL);
3074 }
3075
3076 static inline int
3077 i915_gem_object_ggtt_unbind(struct drm_i915_gem_object *obj)
3078 {
3079         return i915_vma_unbind(i915_gem_obj_to_ggtt(obj));
3080 }
3081
3082 void i915_gem_object_ggtt_unpin_view(struct drm_i915_gem_object *obj,
3083                                      const struct i915_ggtt_view *view);
3084 static inline void
3085 i915_gem_object_ggtt_unpin(struct drm_i915_gem_object *obj)
3086 {
3087         i915_gem_object_ggtt_unpin_view(obj, &i915_ggtt_view_normal);
3088 }
3089
3090 /* i915_gem_fence.c */
3091 int __must_check i915_gem_object_get_fence(struct drm_i915_gem_object *obj);
3092 int __must_check i915_gem_object_put_fence(struct drm_i915_gem_object *obj);
3093
3094 bool i915_gem_object_pin_fence(struct drm_i915_gem_object *obj);
3095 void i915_gem_object_unpin_fence(struct drm_i915_gem_object *obj);
3096
3097 void i915_gem_restore_fences(struct drm_device *dev);
3098
3099 void i915_gem_detect_bit_6_swizzle(struct drm_device *dev);
3100 void i915_gem_object_do_bit_17_swizzle(struct drm_i915_gem_object *obj);
3101 void i915_gem_object_save_bit_17_swizzle(struct drm_i915_gem_object *obj);
3102
3103 /* i915_gem_context.c */
3104 int __must_check i915_gem_context_init(struct drm_device *dev);
3105 void i915_gem_context_fini(struct drm_device *dev);
3106 void i915_gem_context_reset(struct drm_device *dev);
3107 int i915_gem_context_open(struct drm_device *dev, struct drm_file *file);
3108 int i915_gem_context_enable(struct drm_i915_gem_request *req);
3109 void i915_gem_context_close(struct drm_device *dev, struct drm_file *file);
3110 int i915_switch_context(struct drm_i915_gem_request *req);
3111 struct intel_context *
3112 i915_gem_context_get(struct drm_i915_file_private *file_priv, u32 id);
3113 void i915_gem_context_free(struct kref *ctx_ref);
3114 struct drm_i915_gem_object *
3115 i915_gem_alloc_context_obj(struct drm_device *dev, size_t size);
3116 static inline void i915_gem_context_reference(struct intel_context *ctx)
3117 {
3118         kref_get(&ctx->ref);
3119 }
3120
3121 static inline void i915_gem_context_unreference(struct intel_context *ctx)
3122 {
3123         kref_put(&ctx->ref, i915_gem_context_free);
3124 }
3125
3126 static inline bool i915_gem_context_is_default(const struct intel_context *c)
3127 {
3128         return c->user_handle == DEFAULT_CONTEXT_HANDLE;
3129 }
3130
3131 int i915_gem_context_create_ioctl(struct drm_device *dev, void *data,
3132                                   struct drm_file *file);
3133 int i915_gem_context_destroy_ioctl(struct drm_device *dev, void *data,
3134                                    struct drm_file *file);
3135 int i915_gem_context_getparam_ioctl(struct drm_device *dev, void *data,
3136                                     struct drm_file *file_priv);
3137 int i915_gem_context_setparam_ioctl(struct drm_device *dev, void *data,
3138                                     struct drm_file *file_priv);
3139
3140 /* i915_gem_evict.c */
3141 int __must_check i915_gem_evict_something(struct drm_device *dev,
3142                                           struct i915_address_space *vm,
3143                                           int min_size,
3144                                           unsigned alignment,
3145                                           unsigned cache_level,
3146                                           unsigned long start,
3147                                           unsigned long end,
3148                                           unsigned flags);
3149 int i915_gem_evict_vm(struct i915_address_space *vm, bool do_idle);
3150 int i915_gem_evict_everything(struct drm_device *dev);
3151
3152 /* belongs in i915_gem_gtt.h */
3153 static inline void i915_gem_chipset_flush(struct drm_device *dev)
3154 {
3155         if (INTEL_INFO(dev)->gen < 6)
3156                 intel_gtt_chipset_flush();
3157 }
3158
3159 /* i915_gem_stolen.c */
3160 int i915_gem_stolen_insert_node(struct drm_i915_private *dev_priv,
3161                                 struct drm_mm_node *node, u64 size,
3162                                 unsigned alignment);
3163 void i915_gem_stolen_remove_node(struct drm_i915_private *dev_priv,
3164                                  struct drm_mm_node *node);
3165 int i915_gem_init_stolen(struct drm_device *dev);
3166 void i915_gem_cleanup_stolen(struct drm_device *dev);
3167 struct drm_i915_gem_object *
3168 i915_gem_object_create_stolen(struct drm_device *dev, u32 size);
3169 struct drm_i915_gem_object *
3170 i915_gem_object_create_stolen_for_preallocated(struct drm_device *dev,
3171                                                u32 stolen_offset,
3172                                                u32 gtt_offset,
3173                                                u32 size);
3174
3175 /* i915_gem_shrinker.c */
3176 unsigned long i915_gem_shrink(struct drm_i915_private *dev_priv,
3177                               long target,
3178                               unsigned flags);
3179 #define I915_SHRINK_PURGEABLE 0x1
3180 #define I915_SHRINK_UNBOUND 0x2
3181 #define I915_SHRINK_BOUND 0x4
3182 unsigned long i915_gem_shrink_all(struct drm_i915_private *dev_priv);
3183 void i915_gem_shrinker_init(struct drm_i915_private *dev_priv);
3184
3185
3186 /* i915_gem_tiling.c */
3187 static inline bool i915_gem_object_needs_bit17_swizzle(struct drm_i915_gem_object *obj)
3188 {
3189         struct drm_i915_private *dev_priv = obj->base.dev->dev_private;
3190
3191         return dev_priv->mm.bit_6_swizzle_x == I915_BIT_6_SWIZZLE_9_10_17 &&
3192                 obj->tiling_mode != I915_TILING_NONE;
3193 }
3194
3195 /* i915_gem_debug.c */
3196 #if WATCH_LISTS
3197 int i915_verify_lists(struct drm_device *dev);
3198 #else
3199 #define i915_verify_lists(dev) 0
3200 #endif
3201
3202 /* i915_debugfs.c */
3203 int i915_debugfs_init(struct drm_minor *minor);
3204 void i915_debugfs_cleanup(struct drm_minor *minor);
3205 #ifdef CONFIG_DEBUG_FS
3206 int i915_debugfs_connector_add(struct drm_connector *connector);
3207 void intel_display_crc_init(struct drm_device *dev);
3208 #else
3209 static inline int i915_debugfs_connector_add(struct drm_connector *connector)
3210 { return 0; }
3211 static inline void intel_display_crc_init(struct drm_device *dev) {}
3212 #endif
3213
3214 /* i915_gpu_error.c */
3215 __printf(2, 3)
3216 void i915_error_printf(struct drm_i915_error_state_buf *e, const char *f, ...);
3217 int i915_error_state_to_str(struct drm_i915_error_state_buf *estr,
3218                             const struct i915_error_state_file_priv *error);
3219 int i915_error_state_buf_init(struct drm_i915_error_state_buf *eb,
3220                               struct drm_i915_private *i915,
3221                               size_t count, loff_t pos);
3222 static inline void i915_error_state_buf_release(
3223         struct drm_i915_error_state_buf *eb)
3224 {
3225         kfree(eb->buf);
3226 }
3227 void i915_capture_error_state(struct drm_device *dev, bool wedge,
3228                               const char *error_msg);
3229 void i915_error_state_get(struct drm_device *dev,
3230                           struct i915_error_state_file_priv *error_priv);
3231 void i915_error_state_put(struct i915_error_state_file_priv *error_priv);
3232 void i915_destroy_error_state(struct drm_device *dev);
3233
3234 void i915_get_extra_instdone(struct drm_device *dev, uint32_t *instdone);
3235 const char *i915_cache_level_str(struct drm_i915_private *i915, int type);
3236
3237 /* i915_cmd_parser.c */
3238 int i915_cmd_parser_get_version(void);
3239 int i915_cmd_parser_init_ring(struct intel_engine_cs *ring);
3240 void i915_cmd_parser_fini_ring(struct intel_engine_cs *ring);
3241 bool i915_needs_cmd_parser(struct intel_engine_cs *ring);
3242 int i915_parse_cmds(struct intel_engine_cs *ring,
3243                     struct drm_i915_gem_object *batch_obj,
3244                     struct drm_i915_gem_object *shadow_batch_obj,
3245                     u32 batch_start_offset,
3246                     u32 batch_len,
3247                     bool is_master);
3248
3249 /* i915_suspend.c */
3250 extern int i915_save_state(struct drm_device *dev);
3251 extern int i915_restore_state(struct drm_device *dev);
3252
3253 /* i915_sysfs.c */
3254 void i915_setup_sysfs(struct drm_device *dev_priv);
3255 void i915_teardown_sysfs(struct drm_device *dev_priv);
3256
3257 /* intel_i2c.c */
3258 extern int intel_setup_gmbus(struct drm_device *dev);
3259 extern void intel_teardown_gmbus(struct drm_device *dev);
3260 extern bool intel_gmbus_is_valid_pin(struct drm_i915_private *dev_priv,
3261                                      unsigned int pin);
3262
3263 extern struct i2c_adapter *
3264 intel_gmbus_get_adapter(struct drm_i915_private *dev_priv, unsigned int pin);
3265 extern void intel_gmbus_set_speed(struct i2c_adapter *adapter, int speed);
3266 extern void intel_gmbus_force_bit(struct i2c_adapter *adapter, bool force_bit);
3267 static inline bool intel_gmbus_is_forced_bit(struct i2c_adapter *adapter)
3268 {
3269         return container_of(adapter, struct intel_gmbus, adapter)->force_bit;
3270 }
3271 extern void intel_i2c_reset(struct drm_device *dev);
3272
3273 /* intel_opregion.c */
3274 #ifdef CONFIG_ACPI
3275 extern int intel_opregion_setup(struct drm_device *dev);
3276 extern void intel_opregion_init(struct drm_device *dev);
3277 extern void intel_opregion_fini(struct drm_device *dev);
3278 extern void intel_opregion_asle_intr(struct drm_device *dev);
3279 extern int intel_opregion_notify_encoder(struct intel_encoder *intel_encoder,
3280                                          bool enable);
3281 extern int intel_opregion_notify_adapter(struct drm_device *dev,
3282                                          pci_power_t state);
3283 #else
3284 static inline int intel_opregion_setup(struct drm_device *dev) { return 0; }
3285 static inline void intel_opregion_init(struct drm_device *dev) { return; }
3286 static inline void intel_opregion_fini(struct drm_device *dev) { return; }
3287 static inline void intel_opregion_asle_intr(struct drm_device *dev) { return; }
3288 static inline int
3289 intel_opregion_notify_encoder(struct intel_encoder *intel_encoder, bool enable)
3290 {
3291         return 0;
3292 }
3293 static inline int
3294 intel_opregion_notify_adapter(struct drm_device *dev, pci_power_t state)
3295 {
3296         return 0;
3297 }
3298 #endif
3299
3300 /* intel_acpi.c */
3301 #ifdef CONFIG_ACPI
3302 extern void intel_register_dsm_handler(void);
3303 extern void intel_unregister_dsm_handler(void);
3304 #else
3305 static inline void intel_register_dsm_handler(void) { return; }
3306 static inline void intel_unregister_dsm_handler(void) { return; }
3307 #endif /* CONFIG_ACPI */
3308
3309 /* modesetting */
3310 extern void intel_modeset_init_hw(struct drm_device *dev);
3311 extern void intel_modeset_init(struct drm_device *dev);
3312 extern void intel_modeset_gem_init(struct drm_device *dev);
3313 extern void intel_modeset_cleanup(struct drm_device *dev);
3314 extern void intel_connector_unregister(struct intel_connector *);
3315 extern int intel_modeset_vga_set_state(struct drm_device *dev, bool state);
3316 extern void intel_display_resume(struct drm_device *dev);
3317 extern void i915_redisable_vga(struct drm_device *dev);
3318 extern void i915_redisable_vga_power_on(struct drm_device *dev);
3319 extern bool ironlake_set_drps(struct drm_device *dev, u8 val);
3320 extern void intel_init_pch_refclk(struct drm_device *dev);
3321 extern void intel_set_rps(struct drm_device *dev, u8 val);
3322 extern void intel_set_memory_cxsr(struct drm_i915_private *dev_priv,
3323                                   bool enable);
3324 extern void intel_detect_pch(struct drm_device *dev);
3325 extern int intel_trans_dp_port_sel(struct drm_crtc *crtc);
3326 extern int intel_enable_rc6(const struct drm_device *dev);
3327
3328 extern bool i915_semaphore_is_enabled(struct drm_device *dev);
3329 int i915_reg_read_ioctl(struct drm_device *dev, void *data,
3330                         struct drm_file *file);
3331 int i915_get_reset_stats_ioctl(struct drm_device *dev, void *data,
3332                                struct drm_file *file);
3333
3334 /* overlay */
3335 extern struct intel_overlay_error_state *intel_overlay_capture_error_state(struct drm_device *dev);
3336 extern void intel_overlay_print_error_state(struct drm_i915_error_state_buf *e,
3337                                             struct intel_overlay_error_state *error);
3338
3339 extern struct intel_display_error_state *intel_display_capture_error_state(struct drm_device *dev);
3340 extern void intel_display_print_error_state(struct drm_i915_error_state_buf *e,
3341                                             struct drm_device *dev,
3342                                             struct intel_display_error_state *error);
3343
3344 int sandybridge_pcode_read(struct drm_i915_private *dev_priv, u32 mbox, u32 *val);
3345 int sandybridge_pcode_write(struct drm_i915_private *dev_priv, u32 mbox, u32 val);
3346
3347 /* intel_sideband.c */
3348 u32 vlv_punit_read(struct drm_i915_private *dev_priv, u32 addr);
3349 void vlv_punit_write(struct drm_i915_private *dev_priv, u32 addr, u32 val);
3350 u32 vlv_nc_read(struct drm_i915_private *dev_priv, u8 addr);
3351 u32 vlv_gpio_nc_read(struct drm_i915_private *dev_priv, u32 reg);
3352 void vlv_gpio_nc_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3353 u32 vlv_cck_read(struct drm_i915_private *dev_priv, u32 reg);
3354 void vlv_cck_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3355 u32 vlv_ccu_read(struct drm_i915_private *dev_priv, u32 reg);
3356 void vlv_ccu_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3357 u32 vlv_bunit_read(struct drm_i915_private *dev_priv, u32 reg);
3358 void vlv_bunit_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3359 u32 vlv_gps_core_read(struct drm_i915_private *dev_priv, u32 reg);
3360 void vlv_gps_core_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3361 u32 vlv_dpio_read(struct drm_i915_private *dev_priv, enum pipe pipe, int reg);
3362 void vlv_dpio_write(struct drm_i915_private *dev_priv, enum pipe pipe, int reg, u32 val);
3363 u32 intel_sbi_read(struct drm_i915_private *dev_priv, u16 reg,
3364                    enum intel_sbi_destination destination);
3365 void intel_sbi_write(struct drm_i915_private *dev_priv, u16 reg, u32 value,
3366                      enum intel_sbi_destination destination);
3367 u32 vlv_flisdsi_read(struct drm_i915_private *dev_priv, u32 reg);
3368 void vlv_flisdsi_write(struct drm_i915_private *dev_priv, u32 reg, u32 val);
3369
3370 int intel_gpu_freq(struct drm_i915_private *dev_priv, int val);
3371 int intel_freq_opcode(struct drm_i915_private *dev_priv, int val);
3372
3373 #define I915_READ8(reg)         dev_priv->uncore.funcs.mmio_readb(dev_priv, (reg), true)
3374 #define I915_WRITE8(reg, val)   dev_priv->uncore.funcs.mmio_writeb(dev_priv, (reg), (val), true)
3375
3376 #define I915_READ16(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), true)
3377 #define I915_WRITE16(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), true)
3378 #define I915_READ16_NOTRACE(reg)        dev_priv->uncore.funcs.mmio_readw(dev_priv, (reg), false)
3379 #define I915_WRITE16_NOTRACE(reg, val)  dev_priv->uncore.funcs.mmio_writew(dev_priv, (reg), (val), false)
3380
3381 #define I915_READ(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), true)
3382 #define I915_WRITE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), true)
3383 #define I915_READ_NOTRACE(reg)          dev_priv->uncore.funcs.mmio_readl(dev_priv, (reg), false)
3384 #define I915_WRITE_NOTRACE(reg, val)    dev_priv->uncore.funcs.mmio_writel(dev_priv, (reg), (val), false)
3385
3386 /* Be very careful with read/write 64-bit values. On 32-bit machines, they
3387  * will be implemented using 2 32-bit writes in an arbitrary order with
3388  * an arbitrary delay between them. This can cause the hardware to
3389  * act upon the intermediate value, possibly leading to corruption and
3390  * machine death. You have been warned.
3391  */
3392 #define I915_WRITE64(reg, val)  dev_priv->uncore.funcs.mmio_writeq(dev_priv, (reg), (val), true)
3393 #define I915_READ64(reg)        dev_priv->uncore.funcs.mmio_readq(dev_priv, (reg), true)
3394
3395 #define I915_READ64_2x32(lower_reg, upper_reg) ({                       \
3396         u32 upper, lower, tmp;                                          \
3397         tmp = I915_READ(upper_reg);                                     \
3398         do {                                                            \
3399                 upper = tmp;                                            \
3400                 lower = I915_READ(lower_reg);                           \
3401                 tmp = I915_READ(upper_reg);                             \
3402         } while (upper != tmp);                                         \
3403         (u64)upper << 32 | lower; })
3404
3405 #define POSTING_READ(reg)       (void)I915_READ_NOTRACE(reg)
3406 #define POSTING_READ16(reg)     (void)I915_READ16_NOTRACE(reg)
3407
3408 /* These are untraced mmio-accessors that are only valid to be used inside
3409  * criticial sections inside IRQ handlers where forcewake is explicitly
3410  * controlled.
3411  * Think twice, and think again, before using these.
3412  * Note: Should only be used between intel_uncore_forcewake_irqlock() and
3413  * intel_uncore_forcewake_irqunlock().
3414  */
3415 #define I915_READ_FW(reg__) readl(dev_priv->regs + (reg__))
3416 #define I915_WRITE_FW(reg__, val__) writel(val__, dev_priv->regs + (reg__))
3417 #define POSTING_READ_FW(reg__) (void)I915_READ_FW(reg__)
3418
3419 /* "Broadcast RGB" property */
3420 #define INTEL_BROADCAST_RGB_AUTO 0
3421 #define INTEL_BROADCAST_RGB_FULL 1
3422 #define INTEL_BROADCAST_RGB_LIMITED 2
3423
3424 static inline uint32_t i915_vgacntrl_reg(struct drm_device *dev)
3425 {
3426         if (IS_VALLEYVIEW(dev))
3427                 return VLV_VGACNTRL;
3428         else if (INTEL_INFO(dev)->gen >= 5)
3429                 return CPU_VGACNTRL;
3430         else
3431                 return VGACNTRL;
3432 }
3433
3434 static inline void __user *to_user_ptr(u64 address)
3435 {
3436         return (void __user *)(uintptr_t)address;
3437 }
3438
3439 static inline unsigned long msecs_to_jiffies_timeout(const unsigned int m)
3440 {
3441         unsigned long j = msecs_to_jiffies(m);
3442
3443         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3444 }
3445
3446 static inline unsigned long nsecs_to_jiffies_timeout(const u64 n)
3447 {
3448         return min_t(u64, MAX_JIFFY_OFFSET, nsecs_to_jiffies64(n) + 1);
3449 }
3450
3451 static inline unsigned long
3452 timespec_to_jiffies_timeout(const struct timespec *value)
3453 {
3454         unsigned long j = timespec_to_jiffies(value);
3455
3456         return min_t(unsigned long, MAX_JIFFY_OFFSET, j + 1);
3457 }
3458
3459 /*
3460  * If you need to wait X milliseconds between events A and B, but event B
3461  * doesn't happen exactly after event A, you record the timestamp (jiffies) of
3462  * when event A happened, then just before event B you call this function and
3463  * pass the timestamp as the first argument, and X as the second argument.
3464  */
3465 static inline void
3466 wait_remaining_ms_from_jiffies(unsigned long timestamp_jiffies, int to_wait_ms)
3467 {
3468         unsigned long target_jiffies, tmp_jiffies, remaining_jiffies;
3469
3470         /*
3471          * Don't re-read the value of "jiffies" every time since it may change
3472          * behind our back and break the math.
3473          */
3474         tmp_jiffies = jiffies;
3475         target_jiffies = timestamp_jiffies +
3476                          msecs_to_jiffies_timeout(to_wait_ms);
3477
3478         if (time_after(target_jiffies, tmp_jiffies)) {
3479                 remaining_jiffies = target_jiffies - tmp_jiffies;
3480                 while (remaining_jiffies)
3481                         remaining_jiffies =
3482                             schedule_timeout_uninterruptible(remaining_jiffies);
3483         }
3484 }
3485
3486 static inline void i915_trace_irq_get(struct intel_engine_cs *ring,
3487                                       struct drm_i915_gem_request *req)
3488 {
3489         if (ring->trace_irq_req == NULL && ring->irq_get(ring))
3490                 i915_gem_request_assign(&ring->trace_irq_req, req);
3491 }
3492
3493 #endif