perf/x86/intel: Use context switch callback to flush LBR stack
[firefly-linux-kernel-4.4.55.git] / arch / x86 / kernel / cpu / perf_event.h
1 /*
2  * Performance events x86 architecture header
3  *
4  *  Copyright (C) 2008 Thomas Gleixner <tglx@linutronix.de>
5  *  Copyright (C) 2008-2009 Red Hat, Inc., Ingo Molnar
6  *  Copyright (C) 2009 Jaswinder Singh Rajput
7  *  Copyright (C) 2009 Advanced Micro Devices, Inc., Robert Richter
8  *  Copyright (C) 2008-2009 Red Hat, Inc., Peter Zijlstra <pzijlstr@redhat.com>
9  *  Copyright (C) 2009 Intel Corporation, <markus.t.metzger@intel.com>
10  *  Copyright (C) 2009 Google, Inc., Stephane Eranian
11  *
12  *  For licencing details see kernel-base/COPYING
13  */
14
15 #include <linux/perf_event.h>
16
17 #if 0
18 #undef wrmsrl
19 #define wrmsrl(msr, val)                                                \
20 do {                                                                    \
21         unsigned int _msr = (msr);                                      \
22         u64 _val = (val);                                               \
23         trace_printk("wrmsrl(%x, %Lx)\n", (unsigned int)(_msr),         \
24                         (unsigned long long)(_val));                    \
25         native_write_msr((_msr), (u32)(_val), (u32)(_val >> 32));       \
26 } while (0)
27 #endif
28
29 /*
30  *          |   NHM/WSM    |      SNB     |
31  * register -------------------------------
32  *          |  HT  | no HT |  HT  | no HT |
33  *-----------------------------------------
34  * offcore  | core | core  | cpu  | core  |
35  * lbr_sel  | core | core  | cpu  | core  |
36  * ld_lat   | cpu  | core  | cpu  | core  |
37  *-----------------------------------------
38  *
39  * Given that there is a small number of shared regs,
40  * we can pre-allocate their slot in the per-cpu
41  * per-core reg tables.
42  */
43 enum extra_reg_type {
44         EXTRA_REG_NONE  = -1,   /* not used */
45
46         EXTRA_REG_RSP_0 = 0,    /* offcore_response_0 */
47         EXTRA_REG_RSP_1 = 1,    /* offcore_response_1 */
48         EXTRA_REG_LBR   = 2,    /* lbr_select */
49         EXTRA_REG_LDLAT = 3,    /* ld_lat_threshold */
50
51         EXTRA_REG_MAX           /* number of entries needed */
52 };
53
54 struct event_constraint {
55         union {
56                 unsigned long   idxmsk[BITS_TO_LONGS(X86_PMC_IDX_MAX)];
57                 u64             idxmsk64;
58         };
59         u64     code;
60         u64     cmask;
61         int     weight;
62         int     overlap;
63         int     flags;
64 };
65 /*
66  * struct hw_perf_event.flags flags
67  */
68 #define PERF_X86_EVENT_PEBS_LDLAT       0x1 /* ld+ldlat data address sampling */
69 #define PERF_X86_EVENT_PEBS_ST          0x2 /* st data address sampling */
70 #define PERF_X86_EVENT_PEBS_ST_HSW      0x4 /* haswell style datala, store */
71 #define PERF_X86_EVENT_COMMITTED        0x8 /* event passed commit_txn */
72 #define PERF_X86_EVENT_PEBS_LD_HSW      0x10 /* haswell style datala, load */
73 #define PERF_X86_EVENT_PEBS_NA_HSW      0x20 /* haswell style datala, unknown */
74 #define PERF_X86_EVENT_RDPMC_ALLOWED    0x40 /* grant rdpmc permission */
75
76
77 struct amd_nb {
78         int nb_id;  /* NorthBridge id */
79         int refcnt; /* reference count */
80         struct perf_event *owners[X86_PMC_IDX_MAX];
81         struct event_constraint event_constraints[X86_PMC_IDX_MAX];
82 };
83
84 /* The maximal number of PEBS events: */
85 #define MAX_PEBS_EVENTS         8
86
87 /*
88  * A debug store configuration.
89  *
90  * We only support architectures that use 64bit fields.
91  */
92 struct debug_store {
93         u64     bts_buffer_base;
94         u64     bts_index;
95         u64     bts_absolute_maximum;
96         u64     bts_interrupt_threshold;
97         u64     pebs_buffer_base;
98         u64     pebs_index;
99         u64     pebs_absolute_maximum;
100         u64     pebs_interrupt_threshold;
101         u64     pebs_event_reset[MAX_PEBS_EVENTS];
102 };
103
104 /*
105  * Per register state.
106  */
107 struct er_account {
108         raw_spinlock_t          lock;   /* per-core: protect structure */
109         u64                 config;     /* extra MSR config */
110         u64                 reg;        /* extra MSR number */
111         atomic_t            ref;        /* reference count */
112 };
113
114 /*
115  * Per core/cpu state
116  *
117  * Used to coordinate shared registers between HT threads or
118  * among events on a single PMU.
119  */
120 struct intel_shared_regs {
121         struct er_account       regs[EXTRA_REG_MAX];
122         int                     refcnt;         /* per-core: #HT threads */
123         unsigned                core_id;        /* per-core: core id */
124 };
125
126 #define MAX_LBR_ENTRIES         16
127
128 struct cpu_hw_events {
129         /*
130          * Generic x86 PMC bits
131          */
132         struct perf_event       *events[X86_PMC_IDX_MAX]; /* in counter order */
133         unsigned long           active_mask[BITS_TO_LONGS(X86_PMC_IDX_MAX)];
134         unsigned long           running[BITS_TO_LONGS(X86_PMC_IDX_MAX)];
135         int                     enabled;
136
137         int                     n_events; /* the # of events in the below arrays */
138         int                     n_added;  /* the # last events in the below arrays;
139                                              they've never been enabled yet */
140         int                     n_txn;    /* the # last events in the below arrays;
141                                              added in the current transaction */
142         int                     assign[X86_PMC_IDX_MAX]; /* event to counter assignment */
143         u64                     tags[X86_PMC_IDX_MAX];
144         struct perf_event       *event_list[X86_PMC_IDX_MAX]; /* in enabled order */
145
146         unsigned int            group_flag;
147         int                     is_fake;
148
149         /*
150          * Intel DebugStore bits
151          */
152         struct debug_store      *ds;
153         u64                     pebs_enabled;
154
155         /*
156          * Intel LBR bits
157          */
158         int                             lbr_users;
159         void                            *lbr_context;
160         struct perf_branch_stack        lbr_stack;
161         struct perf_branch_entry        lbr_entries[MAX_LBR_ENTRIES];
162         struct er_account               *lbr_sel;
163         u64                             br_sel;
164
165         /*
166          * Intel host/guest exclude bits
167          */
168         u64                             intel_ctrl_guest_mask;
169         u64                             intel_ctrl_host_mask;
170         struct perf_guest_switch_msr    guest_switch_msrs[X86_PMC_IDX_MAX];
171
172         /*
173          * Intel checkpoint mask
174          */
175         u64                             intel_cp_status;
176
177         /*
178          * manage shared (per-core, per-cpu) registers
179          * used on Intel NHM/WSM/SNB
180          */
181         struct intel_shared_regs        *shared_regs;
182
183         /*
184          * AMD specific bits
185          */
186         struct amd_nb                   *amd_nb;
187         /* Inverted mask of bits to clear in the perf_ctr ctrl registers */
188         u64                             perf_ctr_virt_mask;
189
190         void                            *kfree_on_online;
191 };
192
193 #define __EVENT_CONSTRAINT(c, n, m, w, o, f) {\
194         { .idxmsk64 = (n) },            \
195         .code = (c),                    \
196         .cmask = (m),                   \
197         .weight = (w),                  \
198         .overlap = (o),                 \
199         .flags = f,                     \
200 }
201
202 #define EVENT_CONSTRAINT(c, n, m)       \
203         __EVENT_CONSTRAINT(c, n, m, HWEIGHT(n), 0, 0)
204
205 /*
206  * The overlap flag marks event constraints with overlapping counter
207  * masks. This is the case if the counter mask of such an event is not
208  * a subset of any other counter mask of a constraint with an equal or
209  * higher weight, e.g.:
210  *
211  *  c_overlaps = EVENT_CONSTRAINT_OVERLAP(0, 0x09, 0);
212  *  c_another1 = EVENT_CONSTRAINT(0, 0x07, 0);
213  *  c_another2 = EVENT_CONSTRAINT(0, 0x38, 0);
214  *
215  * The event scheduler may not select the correct counter in the first
216  * cycle because it needs to know which subsequent events will be
217  * scheduled. It may fail to schedule the events then. So we set the
218  * overlap flag for such constraints to give the scheduler a hint which
219  * events to select for counter rescheduling.
220  *
221  * Care must be taken as the rescheduling algorithm is O(n!) which
222  * will increase scheduling cycles for an over-commited system
223  * dramatically.  The number of such EVENT_CONSTRAINT_OVERLAP() macros
224  * and its counter masks must be kept at a minimum.
225  */
226 #define EVENT_CONSTRAINT_OVERLAP(c, n, m)       \
227         __EVENT_CONSTRAINT(c, n, m, HWEIGHT(n), 1, 0)
228
229 /*
230  * Constraint on the Event code.
231  */
232 #define INTEL_EVENT_CONSTRAINT(c, n)    \
233         EVENT_CONSTRAINT(c, n, ARCH_PERFMON_EVENTSEL_EVENT)
234
235 /*
236  * Constraint on the Event code + UMask + fixed-mask
237  *
238  * filter mask to validate fixed counter events.
239  * the following filters disqualify for fixed counters:
240  *  - inv
241  *  - edge
242  *  - cnt-mask
243  *  - in_tx
244  *  - in_tx_checkpointed
245  *  The other filters are supported by fixed counters.
246  *  The any-thread option is supported starting with v3.
247  */
248 #define FIXED_EVENT_FLAGS (X86_RAW_EVENT_MASK|HSW_IN_TX|HSW_IN_TX_CHECKPOINTED)
249 #define FIXED_EVENT_CONSTRAINT(c, n)    \
250         EVENT_CONSTRAINT(c, (1ULL << (32+n)), FIXED_EVENT_FLAGS)
251
252 /*
253  * Constraint on the Event code + UMask
254  */
255 #define INTEL_UEVENT_CONSTRAINT(c, n)   \
256         EVENT_CONSTRAINT(c, n, INTEL_ARCH_EVENT_MASK)
257
258 /* Like UEVENT_CONSTRAINT, but match flags too */
259 #define INTEL_FLAGS_UEVENT_CONSTRAINT(c, n)     \
260         EVENT_CONSTRAINT(c, n, INTEL_ARCH_EVENT_MASK|X86_ALL_EVENT_FLAGS)
261
262 #define INTEL_PLD_CONSTRAINT(c, n)      \
263         __EVENT_CONSTRAINT(c, n, INTEL_ARCH_EVENT_MASK|X86_ALL_EVENT_FLAGS, \
264                            HWEIGHT(n), 0, PERF_X86_EVENT_PEBS_LDLAT)
265
266 #define INTEL_PST_CONSTRAINT(c, n)      \
267         __EVENT_CONSTRAINT(c, n, INTEL_ARCH_EVENT_MASK|X86_ALL_EVENT_FLAGS, \
268                           HWEIGHT(n), 0, PERF_X86_EVENT_PEBS_ST)
269
270 /* Event constraint, but match on all event flags too. */
271 #define INTEL_FLAGS_EVENT_CONSTRAINT(c, n) \
272         EVENT_CONSTRAINT(c, n, INTEL_ARCH_EVENT_MASK|X86_ALL_EVENT_FLAGS)
273
274 /* Check only flags, but allow all event/umask */
275 #define INTEL_ALL_EVENT_CONSTRAINT(code, n)     \
276         EVENT_CONSTRAINT(code, n, X86_ALL_EVENT_FLAGS)
277
278 /* Check flags and event code, and set the HSW store flag */
279 #define INTEL_FLAGS_EVENT_CONSTRAINT_DATALA_ST(code, n) \
280         __EVENT_CONSTRAINT(code, n,                     \
281                           ARCH_PERFMON_EVENTSEL_EVENT|X86_ALL_EVENT_FLAGS, \
282                           HWEIGHT(n), 0, PERF_X86_EVENT_PEBS_ST_HSW)
283
284 /* Check flags and event code, and set the HSW load flag */
285 #define INTEL_FLAGS_EVENT_CONSTRAINT_DATALA_LD(code, n) \
286         __EVENT_CONSTRAINT(code, n,                     \
287                           ARCH_PERFMON_EVENTSEL_EVENT|X86_ALL_EVENT_FLAGS, \
288                           HWEIGHT(n), 0, PERF_X86_EVENT_PEBS_LD_HSW)
289
290 /* Check flags and event code/umask, and set the HSW store flag */
291 #define INTEL_FLAGS_UEVENT_CONSTRAINT_DATALA_ST(code, n) \
292         __EVENT_CONSTRAINT(code, n,                     \
293                           INTEL_ARCH_EVENT_MASK|X86_ALL_EVENT_FLAGS, \
294                           HWEIGHT(n), 0, PERF_X86_EVENT_PEBS_ST_HSW)
295
296 /* Check flags and event code/umask, and set the HSW load flag */
297 #define INTEL_FLAGS_UEVENT_CONSTRAINT_DATALA_LD(code, n) \
298         __EVENT_CONSTRAINT(code, n,                     \
299                           INTEL_ARCH_EVENT_MASK|X86_ALL_EVENT_FLAGS, \
300                           HWEIGHT(n), 0, PERF_X86_EVENT_PEBS_LD_HSW)
301
302 /* Check flags and event code/umask, and set the HSW N/A flag */
303 #define INTEL_FLAGS_UEVENT_CONSTRAINT_DATALA_NA(code, n) \
304         __EVENT_CONSTRAINT(code, n,                     \
305                           INTEL_ARCH_EVENT_MASK|INTEL_ARCH_EVENT_MASK, \
306                           HWEIGHT(n), 0, PERF_X86_EVENT_PEBS_NA_HSW)
307
308
309 /*
310  * We define the end marker as having a weight of -1
311  * to enable blacklisting of events using a counter bitmask
312  * of zero and thus a weight of zero.
313  * The end marker has a weight that cannot possibly be
314  * obtained from counting the bits in the bitmask.
315  */
316 #define EVENT_CONSTRAINT_END { .weight = -1 }
317
318 /*
319  * Check for end marker with weight == -1
320  */
321 #define for_each_event_constraint(e, c) \
322         for ((e) = (c); (e)->weight != -1; (e)++)
323
324 /*
325  * Extra registers for specific events.
326  *
327  * Some events need large masks and require external MSRs.
328  * Those extra MSRs end up being shared for all events on
329  * a PMU and sometimes between PMU of sibling HT threads.
330  * In either case, the kernel needs to handle conflicting
331  * accesses to those extra, shared, regs. The data structure
332  * to manage those registers is stored in cpu_hw_event.
333  */
334 struct extra_reg {
335         unsigned int            event;
336         unsigned int            msr;
337         u64                     config_mask;
338         u64                     valid_mask;
339         int                     idx;  /* per_xxx->regs[] reg index */
340         bool                    extra_msr_access;
341 };
342
343 #define EVENT_EXTRA_REG(e, ms, m, vm, i) {      \
344         .event = (e),                   \
345         .msr = (ms),                    \
346         .config_mask = (m),             \
347         .valid_mask = (vm),             \
348         .idx = EXTRA_REG_##i,           \
349         .extra_msr_access = true,       \
350         }
351
352 #define INTEL_EVENT_EXTRA_REG(event, msr, vm, idx)      \
353         EVENT_EXTRA_REG(event, msr, ARCH_PERFMON_EVENTSEL_EVENT, vm, idx)
354
355 #define INTEL_UEVENT_EXTRA_REG(event, msr, vm, idx) \
356         EVENT_EXTRA_REG(event, msr, ARCH_PERFMON_EVENTSEL_EVENT | \
357                         ARCH_PERFMON_EVENTSEL_UMASK, vm, idx)
358
359 #define INTEL_UEVENT_PEBS_LDLAT_EXTRA_REG(c) \
360         INTEL_UEVENT_EXTRA_REG(c, \
361                                MSR_PEBS_LD_LAT_THRESHOLD, \
362                                0xffff, \
363                                LDLAT)
364
365 #define EVENT_EXTRA_END EVENT_EXTRA_REG(0, 0, 0, 0, RSP_0)
366
367 union perf_capabilities {
368         struct {
369                 u64     lbr_format:6;
370                 u64     pebs_trap:1;
371                 u64     pebs_arch_reg:1;
372                 u64     pebs_format:4;
373                 u64     smm_freeze:1;
374                 /*
375                  * PMU supports separate counter range for writing
376                  * values > 32bit.
377                  */
378                 u64     full_width_write:1;
379         };
380         u64     capabilities;
381 };
382
383 struct x86_pmu_quirk {
384         struct x86_pmu_quirk *next;
385         void (*func)(void);
386 };
387
388 union x86_pmu_config {
389         struct {
390                 u64 event:8,
391                     umask:8,
392                     usr:1,
393                     os:1,
394                     edge:1,
395                     pc:1,
396                     interrupt:1,
397                     __reserved1:1,
398                     en:1,
399                     inv:1,
400                     cmask:8,
401                     event2:4,
402                     __reserved2:4,
403                     go:1,
404                     ho:1;
405         } bits;
406         u64 value;
407 };
408
409 #define X86_CONFIG(args...) ((union x86_pmu_config){.bits = {args}}).value
410
411 /*
412  * struct x86_pmu - generic x86 pmu
413  */
414 struct x86_pmu {
415         /*
416          * Generic x86 PMC bits
417          */
418         const char      *name;
419         int             version;
420         int             (*handle_irq)(struct pt_regs *);
421         void            (*disable_all)(void);
422         void            (*enable_all)(int added);
423         void            (*enable)(struct perf_event *);
424         void            (*disable)(struct perf_event *);
425         int             (*hw_config)(struct perf_event *event);
426         int             (*schedule_events)(struct cpu_hw_events *cpuc, int n, int *assign);
427         unsigned        eventsel;
428         unsigned        perfctr;
429         int             (*addr_offset)(int index, bool eventsel);
430         int             (*rdpmc_index)(int index);
431         u64             (*event_map)(int);
432         int             max_events;
433         int             num_counters;
434         int             num_counters_fixed;
435         int             cntval_bits;
436         u64             cntval_mask;
437         union {
438                         unsigned long events_maskl;
439                         unsigned long events_mask[BITS_TO_LONGS(ARCH_PERFMON_EVENTS_COUNT)];
440         };
441         int             events_mask_len;
442         int             apic;
443         u64             max_period;
444         struct event_constraint *
445                         (*get_event_constraints)(struct cpu_hw_events *cpuc,
446                                                  struct perf_event *event);
447
448         void            (*put_event_constraints)(struct cpu_hw_events *cpuc,
449                                                  struct perf_event *event);
450         struct event_constraint *event_constraints;
451         struct x86_pmu_quirk *quirks;
452         int             perfctr_second_write;
453         bool            late_ack;
454
455         /*
456          * sysfs attrs
457          */
458         int             attr_rdpmc_broken;
459         int             attr_rdpmc;
460         struct attribute **format_attrs;
461         struct attribute **event_attrs;
462
463         ssize_t         (*events_sysfs_show)(char *page, u64 config);
464         struct attribute **cpu_events;
465
466         /*
467          * CPU Hotplug hooks
468          */
469         int             (*cpu_prepare)(int cpu);
470         void            (*cpu_starting)(int cpu);
471         void            (*cpu_dying)(int cpu);
472         void            (*cpu_dead)(int cpu);
473
474         void            (*check_microcode)(void);
475         void            (*sched_task)(struct perf_event_context *ctx,
476                                       bool sched_in);
477
478         /*
479          * Intel Arch Perfmon v2+
480          */
481         u64                     intel_ctrl;
482         union perf_capabilities intel_cap;
483
484         /*
485          * Intel DebugStore bits
486          */
487         unsigned int    bts             :1,
488                         bts_active      :1,
489                         pebs            :1,
490                         pebs_active     :1,
491                         pebs_broken     :1;
492         int             pebs_record_size;
493         void            (*drain_pebs)(struct pt_regs *regs);
494         struct event_constraint *pebs_constraints;
495         void            (*pebs_aliases)(struct perf_event *event);
496         int             max_pebs_events;
497
498         /*
499          * Intel LBR
500          */
501         unsigned long   lbr_tos, lbr_from, lbr_to; /* MSR base regs       */
502         int             lbr_nr;                    /* hardware stack size */
503         u64             lbr_sel_mask;              /* LBR_SELECT valid bits */
504         const int       *lbr_sel_map;              /* lbr_select mappings */
505         bool            lbr_double_abort;          /* duplicated lbr aborts */
506
507         /*
508          * Extra registers for events
509          */
510         struct extra_reg *extra_regs;
511         unsigned int er_flags;
512
513         /*
514          * Intel host/guest support (KVM)
515          */
516         struct perf_guest_switch_msr *(*guest_get_msrs)(int *nr);
517 };
518
519 enum {
520         PERF_SAMPLE_BRANCH_SELECT_MAP_SIZE = PERF_SAMPLE_BRANCH_MAX_SHIFT,
521 };
522
523 #define x86_add_quirk(func_)                                            \
524 do {                                                                    \
525         static struct x86_pmu_quirk __quirk __initdata = {              \
526                 .func = func_,                                          \
527         };                                                              \
528         __quirk.next = x86_pmu.quirks;                                  \
529         x86_pmu.quirks = &__quirk;                                      \
530 } while (0)
531
532 #define ERF_NO_HT_SHARING       1
533 #define ERF_HAS_RSP_1           2
534
535 #define EVENT_VAR(_id)  event_attr_##_id
536 #define EVENT_PTR(_id) &event_attr_##_id.attr.attr
537
538 #define EVENT_ATTR(_name, _id)                                          \
539 static struct perf_pmu_events_attr EVENT_VAR(_id) = {                   \
540         .attr           = __ATTR(_name, 0444, events_sysfs_show, NULL), \
541         .id             = PERF_COUNT_HW_##_id,                          \
542         .event_str      = NULL,                                         \
543 };
544
545 #define EVENT_ATTR_STR(_name, v, str)                                   \
546 static struct perf_pmu_events_attr event_attr_##v = {                   \
547         .attr           = __ATTR(_name, 0444, events_sysfs_show, NULL), \
548         .id             = 0,                                            \
549         .event_str      = str,                                          \
550 };
551
552 extern struct x86_pmu x86_pmu __read_mostly;
553
554 DECLARE_PER_CPU(struct cpu_hw_events, cpu_hw_events);
555
556 int x86_perf_event_set_period(struct perf_event *event);
557
558 /*
559  * Generalized hw caching related hw_event table, filled
560  * in on a per model basis. A value of 0 means
561  * 'not supported', -1 means 'hw_event makes no sense on
562  * this CPU', any other value means the raw hw_event
563  * ID.
564  */
565
566 #define C(x) PERF_COUNT_HW_CACHE_##x
567
568 extern u64 __read_mostly hw_cache_event_ids
569                                 [PERF_COUNT_HW_CACHE_MAX]
570                                 [PERF_COUNT_HW_CACHE_OP_MAX]
571                                 [PERF_COUNT_HW_CACHE_RESULT_MAX];
572 extern u64 __read_mostly hw_cache_extra_regs
573                                 [PERF_COUNT_HW_CACHE_MAX]
574                                 [PERF_COUNT_HW_CACHE_OP_MAX]
575                                 [PERF_COUNT_HW_CACHE_RESULT_MAX];
576
577 u64 x86_perf_event_update(struct perf_event *event);
578
579 static inline unsigned int x86_pmu_config_addr(int index)
580 {
581         return x86_pmu.eventsel + (x86_pmu.addr_offset ?
582                                    x86_pmu.addr_offset(index, true) : index);
583 }
584
585 static inline unsigned int x86_pmu_event_addr(int index)
586 {
587         return x86_pmu.perfctr + (x86_pmu.addr_offset ?
588                                   x86_pmu.addr_offset(index, false) : index);
589 }
590
591 static inline int x86_pmu_rdpmc_index(int index)
592 {
593         return x86_pmu.rdpmc_index ? x86_pmu.rdpmc_index(index) : index;
594 }
595
596 int x86_setup_perfctr(struct perf_event *event);
597
598 int x86_pmu_hw_config(struct perf_event *event);
599
600 void x86_pmu_disable_all(void);
601
602 static inline void __x86_pmu_enable_event(struct hw_perf_event *hwc,
603                                           u64 enable_mask)
604 {
605         u64 disable_mask = __this_cpu_read(cpu_hw_events.perf_ctr_virt_mask);
606
607         if (hwc->extra_reg.reg)
608                 wrmsrl(hwc->extra_reg.reg, hwc->extra_reg.config);
609         wrmsrl(hwc->config_base, (hwc->config | enable_mask) & ~disable_mask);
610 }
611
612 void x86_pmu_enable_all(int added);
613
614 int perf_assign_events(struct perf_event **events, int n,
615                         int wmin, int wmax, int *assign);
616 int x86_schedule_events(struct cpu_hw_events *cpuc, int n, int *assign);
617
618 void x86_pmu_stop(struct perf_event *event, int flags);
619
620 static inline void x86_pmu_disable_event(struct perf_event *event)
621 {
622         struct hw_perf_event *hwc = &event->hw;
623
624         wrmsrl(hwc->config_base, hwc->config);
625 }
626
627 void x86_pmu_enable_event(struct perf_event *event);
628
629 int x86_pmu_handle_irq(struct pt_regs *regs);
630
631 extern struct event_constraint emptyconstraint;
632
633 extern struct event_constraint unconstrained;
634
635 static inline bool kernel_ip(unsigned long ip)
636 {
637 #ifdef CONFIG_X86_32
638         return ip > PAGE_OFFSET;
639 #else
640         return (long)ip < 0;
641 #endif
642 }
643
644 /*
645  * Not all PMUs provide the right context information to place the reported IP
646  * into full context. Specifically segment registers are typically not
647  * supplied.
648  *
649  * Assuming the address is a linear address (it is for IBS), we fake the CS and
650  * vm86 mode using the known zero-based code segment and 'fix up' the registers
651  * to reflect this.
652  *
653  * Intel PEBS/LBR appear to typically provide the effective address, nothing
654  * much we can do about that but pray and treat it like a linear address.
655  */
656 static inline void set_linear_ip(struct pt_regs *regs, unsigned long ip)
657 {
658         regs->cs = kernel_ip(ip) ? __KERNEL_CS : __USER_CS;
659         if (regs->flags & X86_VM_MASK)
660                 regs->flags ^= (PERF_EFLAGS_VM | X86_VM_MASK);
661         regs->ip = ip;
662 }
663
664 ssize_t x86_event_sysfs_show(char *page, u64 config, u64 event);
665 ssize_t intel_event_sysfs_show(char *page, u64 config);
666
667 #ifdef CONFIG_CPU_SUP_AMD
668
669 int amd_pmu_init(void);
670
671 #else /* CONFIG_CPU_SUP_AMD */
672
673 static inline int amd_pmu_init(void)
674 {
675         return 0;
676 }
677
678 #endif /* CONFIG_CPU_SUP_AMD */
679
680 #ifdef CONFIG_CPU_SUP_INTEL
681
682 int intel_pmu_save_and_restart(struct perf_event *event);
683
684 struct event_constraint *
685 x86_get_event_constraints(struct cpu_hw_events *cpuc, struct perf_event *event);
686
687 struct intel_shared_regs *allocate_shared_regs(int cpu);
688
689 int intel_pmu_init(void);
690
691 void init_debug_store_on_cpu(int cpu);
692
693 void fini_debug_store_on_cpu(int cpu);
694
695 void release_ds_buffers(void);
696
697 void reserve_ds_buffers(void);
698
699 extern struct event_constraint bts_constraint;
700
701 void intel_pmu_enable_bts(u64 config);
702
703 void intel_pmu_disable_bts(void);
704
705 int intel_pmu_drain_bts_buffer(void);
706
707 extern struct event_constraint intel_core2_pebs_event_constraints[];
708
709 extern struct event_constraint intel_atom_pebs_event_constraints[];
710
711 extern struct event_constraint intel_slm_pebs_event_constraints[];
712
713 extern struct event_constraint intel_nehalem_pebs_event_constraints[];
714
715 extern struct event_constraint intel_westmere_pebs_event_constraints[];
716
717 extern struct event_constraint intel_snb_pebs_event_constraints[];
718
719 extern struct event_constraint intel_ivb_pebs_event_constraints[];
720
721 extern struct event_constraint intel_hsw_pebs_event_constraints[];
722
723 struct event_constraint *intel_pebs_constraints(struct perf_event *event);
724
725 void intel_pmu_pebs_enable(struct perf_event *event);
726
727 void intel_pmu_pebs_disable(struct perf_event *event);
728
729 void intel_pmu_pebs_enable_all(void);
730
731 void intel_pmu_pebs_disable_all(void);
732
733 void intel_ds_init(void);
734
735 void intel_pmu_lbr_sched_task(struct perf_event_context *ctx, bool sched_in);
736
737 void intel_pmu_lbr_reset(void);
738
739 void intel_pmu_lbr_enable(struct perf_event *event);
740
741 void intel_pmu_lbr_disable(struct perf_event *event);
742
743 void intel_pmu_lbr_enable_all(void);
744
745 void intel_pmu_lbr_disable_all(void);
746
747 void intel_pmu_lbr_read(void);
748
749 void intel_pmu_lbr_init_core(void);
750
751 void intel_pmu_lbr_init_nhm(void);
752
753 void intel_pmu_lbr_init_atom(void);
754
755 void intel_pmu_lbr_init_snb(void);
756
757 int intel_pmu_setup_lbr_filter(struct perf_event *event);
758
759 int p4_pmu_init(void);
760
761 int p6_pmu_init(void);
762
763 int knc_pmu_init(void);
764
765 ssize_t events_sysfs_show(struct device *dev, struct device_attribute *attr,
766                           char *page);
767
768 #else /* CONFIG_CPU_SUP_INTEL */
769
770 static inline void reserve_ds_buffers(void)
771 {
772 }
773
774 static inline void release_ds_buffers(void)
775 {
776 }
777
778 static inline int intel_pmu_init(void)
779 {
780         return 0;
781 }
782
783 static inline struct intel_shared_regs *allocate_shared_regs(int cpu)
784 {
785         return NULL;
786 }
787
788 #endif /* CONFIG_CPU_SUP_INTEL */