arch: mm: remove obsolete init OOM protection
[firefly-linux-kernel-4.4.55.git] / arch / tile / mm / fault.c
1 /*
2  * Copyright 2010 Tilera Corporation. All Rights Reserved.
3  *
4  *   This program is free software; you can redistribute it and/or
5  *   modify it under the terms of the GNU General Public License
6  *   as published by the Free Software Foundation, version 2.
7  *
8  *   This program is distributed in the hope that it will be useful, but
9  *   WITHOUT ANY WARRANTY; without even the implied warranty of
10  *   MERCHANTABILITY OR FITNESS FOR A PARTICULAR PURPOSE, GOOD TITLE or
11  *   NON INFRINGEMENT.  See the GNU General Public License for
12  *   more details.
13  *
14  * From i386 code copyright (C) 1995  Linus Torvalds
15  */
16
17 #include <linux/signal.h>
18 #include <linux/sched.h>
19 #include <linux/kernel.h>
20 #include <linux/errno.h>
21 #include <linux/string.h>
22 #include <linux/types.h>
23 #include <linux/ptrace.h>
24 #include <linux/mman.h>
25 #include <linux/mm.h>
26 #include <linux/smp.h>
27 #include <linux/interrupt.h>
28 #include <linux/init.h>
29 #include <linux/tty.h>
30 #include <linux/vt_kern.h>              /* For unblank_screen() */
31 #include <linux/highmem.h>
32 #include <linux/module.h>
33 #include <linux/kprobes.h>
34 #include <linux/hugetlb.h>
35 #include <linux/syscalls.h>
36 #include <linux/uaccess.h>
37
38 #include <asm/pgalloc.h>
39 #include <asm/sections.h>
40 #include <asm/traps.h>
41 #include <asm/syscalls.h>
42
43 #include <arch/interrupts.h>
44
45 static noinline void force_sig_info_fault(const char *type, int si_signo,
46                                           int si_code, unsigned long address,
47                                           int fault_num,
48                                           struct task_struct *tsk,
49                                           struct pt_regs *regs)
50 {
51         siginfo_t info;
52
53         if (unlikely(tsk->pid < 2)) {
54                 panic("Signal %d (code %d) at %#lx sent to %s!",
55                       si_signo, si_code & 0xffff, address,
56                       is_idle_task(tsk) ? "the idle task" : "init");
57         }
58
59         info.si_signo = si_signo;
60         info.si_errno = 0;
61         info.si_code = si_code;
62         info.si_addr = (void __user *)address;
63         info.si_trapno = fault_num;
64         trace_unhandled_signal(type, regs, address, si_signo);
65         force_sig_info(si_signo, &info, tsk);
66 }
67
68 #ifndef __tilegx__
69 /*
70  * Synthesize the fault a PL0 process would get by doing a word-load of
71  * an unaligned address or a high kernel address.
72  */
73 SYSCALL_DEFINE1(cmpxchg_badaddr, unsigned long, address)
74 {
75         struct pt_regs *regs = current_pt_regs();
76
77         if (address >= PAGE_OFFSET)
78                 force_sig_info_fault("atomic segfault", SIGSEGV, SEGV_MAPERR,
79                                      address, INT_DTLB_MISS, current, regs);
80         else
81                 force_sig_info_fault("atomic alignment fault", SIGBUS,
82                                      BUS_ADRALN, address,
83                                      INT_UNALIGN_DATA, current, regs);
84
85         /*
86          * Adjust pc to point at the actual instruction, which is unusual
87          * for syscalls normally, but is appropriate when we are claiming
88          * that a syscall swint1 caused a page fault or bus error.
89          */
90         regs->pc -= 8;
91
92         /*
93          * Mark this as a caller-save interrupt, like a normal page fault,
94          * so that when we go through the signal handler path we will
95          * properly restore r0, r1, and r2 for the signal handler arguments.
96          */
97         regs->flags |= PT_FLAGS_CALLER_SAVES;
98
99         return 0;
100 }
101 #endif
102
103 static inline pmd_t *vmalloc_sync_one(pgd_t *pgd, unsigned long address)
104 {
105         unsigned index = pgd_index(address);
106         pgd_t *pgd_k;
107         pud_t *pud, *pud_k;
108         pmd_t *pmd, *pmd_k;
109
110         pgd += index;
111         pgd_k = init_mm.pgd + index;
112
113         if (!pgd_present(*pgd_k))
114                 return NULL;
115
116         pud = pud_offset(pgd, address);
117         pud_k = pud_offset(pgd_k, address);
118         if (!pud_present(*pud_k))
119                 return NULL;
120
121         pmd = pmd_offset(pud, address);
122         pmd_k = pmd_offset(pud_k, address);
123         if (!pmd_present(*pmd_k))
124                 return NULL;
125         if (!pmd_present(*pmd)) {
126                 set_pmd(pmd, *pmd_k);
127                 arch_flush_lazy_mmu_mode();
128         } else
129                 BUG_ON(pmd_ptfn(*pmd) != pmd_ptfn(*pmd_k));
130         return pmd_k;
131 }
132
133 /*
134  * Handle a fault on the vmalloc area.
135  */
136 static inline int vmalloc_fault(pgd_t *pgd, unsigned long address)
137 {
138         pmd_t *pmd_k;
139         pte_t *pte_k;
140
141         /* Make sure we are in vmalloc area */
142         if (!(address >= VMALLOC_START && address < VMALLOC_END))
143                 return -1;
144
145         /*
146          * Synchronize this task's top level page-table
147          * with the 'reference' page table.
148          */
149         pmd_k = vmalloc_sync_one(pgd, address);
150         if (!pmd_k)
151                 return -1;
152         if (pmd_huge(*pmd_k))
153                 return 0;   /* support TILE huge_vmap() API */
154         pte_k = pte_offset_kernel(pmd_k, address);
155         if (!pte_present(*pte_k))
156                 return -1;
157         return 0;
158 }
159
160 /* Wait until this PTE has completed migration. */
161 static void wait_for_migration(pte_t *pte)
162 {
163         if (pte_migrating(*pte)) {
164                 /*
165                  * Wait until the migrater fixes up this pte.
166                  * We scale the loop count by the clock rate so we'll wait for
167                  * a few seconds here.
168                  */
169                 int retries = 0;
170                 int bound = get_clock_rate();
171                 while (pte_migrating(*pte)) {
172                         barrier();
173                         if (++retries > bound)
174                                 panic("Hit migrating PTE (%#llx) and"
175                                       " page PFN %#lx still migrating",
176                                       pte->val, pte_pfn(*pte));
177                 }
178         }
179 }
180
181 /*
182  * It's not generally safe to use "current" to get the page table pointer,
183  * since we might be running an oprofile interrupt in the middle of a
184  * task switch.
185  */
186 static pgd_t *get_current_pgd(void)
187 {
188         HV_Context ctx = hv_inquire_context();
189         unsigned long pgd_pfn = ctx.page_table >> PAGE_SHIFT;
190         struct page *pgd_page = pfn_to_page(pgd_pfn);
191         BUG_ON(PageHighMem(pgd_page));
192         return (pgd_t *) __va(ctx.page_table);
193 }
194
195 /*
196  * We can receive a page fault from a migrating PTE at any time.
197  * Handle it by just waiting until the fault resolves.
198  *
199  * It's also possible to get a migrating kernel PTE that resolves
200  * itself during the downcall from hypervisor to Linux.  We just check
201  * here to see if the PTE seems valid, and if so we retry it.
202  *
203  * NOTE! We MUST NOT take any locks for this case.  We may be in an
204  * interrupt or a critical region, and must do as little as possible.
205  * Similarly, we can't use atomic ops here, since we may be handling a
206  * fault caused by an atomic op access.
207  *
208  * If we find a migrating PTE while we're in an NMI context, and we're
209  * at a PC that has a registered exception handler, we don't wait,
210  * since this thread may (e.g.) have been interrupted while migrating
211  * its own stack, which would then cause us to self-deadlock.
212  */
213 static int handle_migrating_pte(pgd_t *pgd, int fault_num,
214                                 unsigned long address, unsigned long pc,
215                                 int is_kernel_mode, int write)
216 {
217         pud_t *pud;
218         pmd_t *pmd;
219         pte_t *pte;
220         pte_t pteval;
221
222         if (pgd_addr_invalid(address))
223                 return 0;
224
225         pgd += pgd_index(address);
226         pud = pud_offset(pgd, address);
227         if (!pud || !pud_present(*pud))
228                 return 0;
229         pmd = pmd_offset(pud, address);
230         if (!pmd || !pmd_present(*pmd))
231                 return 0;
232         pte = pmd_huge_page(*pmd) ? ((pte_t *)pmd) :
233                 pte_offset_kernel(pmd, address);
234         pteval = *pte;
235         if (pte_migrating(pteval)) {
236                 if (in_nmi() && search_exception_tables(pc))
237                         return 0;
238                 wait_for_migration(pte);
239                 return 1;
240         }
241
242         if (!is_kernel_mode || !pte_present(pteval))
243                 return 0;
244         if (fault_num == INT_ITLB_MISS) {
245                 if (pte_exec(pteval))
246                         return 1;
247         } else if (write) {
248                 if (pte_write(pteval))
249                         return 1;
250         } else {
251                 if (pte_read(pteval))
252                         return 1;
253         }
254
255         return 0;
256 }
257
258 /*
259  * This routine is responsible for faulting in user pages.
260  * It passes the work off to one of the appropriate routines.
261  * It returns true if the fault was successfully handled.
262  */
263 static int handle_page_fault(struct pt_regs *regs,
264                              int fault_num,
265                              int is_page_fault,
266                              unsigned long address,
267                              int write)
268 {
269         struct task_struct *tsk;
270         struct mm_struct *mm;
271         struct vm_area_struct *vma;
272         unsigned long stack_offset;
273         int fault;
274         int si_code;
275         int is_kernel_mode;
276         pgd_t *pgd;
277         unsigned int flags;
278
279         /* on TILE, protection faults are always writes */
280         if (!is_page_fault)
281                 write = 1;
282
283         flags = (FAULT_FLAG_ALLOW_RETRY | FAULT_FLAG_KILLABLE |
284                  (write ? FAULT_FLAG_WRITE : 0));
285
286         is_kernel_mode = (EX1_PL(regs->ex1) != USER_PL);
287
288         tsk = validate_current();
289
290         /*
291          * Check to see if we might be overwriting the stack, and bail
292          * out if so.  The page fault code is a relatively likely
293          * place to get trapped in an infinite regress, and once we
294          * overwrite the whole stack, it becomes very hard to recover.
295          */
296         stack_offset = stack_pointer & (THREAD_SIZE-1);
297         if (stack_offset < THREAD_SIZE / 8) {
298                 pr_alert("Potential stack overrun: sp %#lx\n",
299                        stack_pointer);
300                 show_regs(regs);
301                 pr_alert("Killing current process %d/%s\n",
302                        tsk->pid, tsk->comm);
303                 do_group_exit(SIGKILL);
304         }
305
306         /*
307          * Early on, we need to check for migrating PTE entries;
308          * see homecache.c.  If we find a migrating PTE, we wait until
309          * the backing page claims to be done migrating, then we proceed.
310          * For kernel PTEs, we rewrite the PTE and return and retry.
311          * Otherwise, we treat the fault like a normal "no PTE" fault,
312          * rather than trying to patch up the existing PTE.
313          */
314         pgd = get_current_pgd();
315         if (handle_migrating_pte(pgd, fault_num, address, regs->pc,
316                                  is_kernel_mode, write))
317                 return 1;
318
319         si_code = SEGV_MAPERR;
320
321         /*
322          * We fault-in kernel-space virtual memory on-demand. The
323          * 'reference' page table is init_mm.pgd.
324          *
325          * NOTE! We MUST NOT take any locks for this case. We may
326          * be in an interrupt or a critical region, and should
327          * only copy the information from the master page table,
328          * nothing more.
329          *
330          * This verifies that the fault happens in kernel space
331          * and that the fault was not a protection fault.
332          */
333         if (unlikely(address >= TASK_SIZE &&
334                      !is_arch_mappable_range(address, 0))) {
335                 if (is_kernel_mode && is_page_fault &&
336                     vmalloc_fault(pgd, address) >= 0)
337                         return 1;
338                 /*
339                  * Don't take the mm semaphore here. If we fixup a prefetch
340                  * fault we could otherwise deadlock.
341                  */
342                 mm = NULL;  /* happy compiler */
343                 vma = NULL;
344                 goto bad_area_nosemaphore;
345         }
346
347         /*
348          * If we're trying to touch user-space addresses, we must
349          * be either at PL0, or else with interrupts enabled in the
350          * kernel, so either way we can re-enable interrupts here
351          * unless we are doing atomic access to user space with
352          * interrupts disabled.
353          */
354         if (!(regs->flags & PT_FLAGS_DISABLE_IRQ))
355                 local_irq_enable();
356
357         mm = tsk->mm;
358
359         /*
360          * If we're in an interrupt, have no user context or are running in an
361          * atomic region then we must not take the fault.
362          */
363         if (in_atomic() || !mm) {
364                 vma = NULL;  /* happy compiler */
365                 goto bad_area_nosemaphore;
366         }
367
368         /*
369          * When running in the kernel we expect faults to occur only to
370          * addresses in user space.  All other faults represent errors in the
371          * kernel and should generate an OOPS.  Unfortunately, in the case of an
372          * erroneous fault occurring in a code path which already holds mmap_sem
373          * we will deadlock attempting to validate the fault against the
374          * address space.  Luckily the kernel only validly references user
375          * space from well defined areas of code, which are listed in the
376          * exceptions table.
377          *
378          * As the vast majority of faults will be valid we will only perform
379          * the source reference check when there is a possibility of a deadlock.
380          * Attempt to lock the address space, if we cannot we then validate the
381          * source.  If this is invalid we can skip the address space check,
382          * thus avoiding the deadlock.
383          */
384         if (!down_read_trylock(&mm->mmap_sem)) {
385                 if (is_kernel_mode &&
386                     !search_exception_tables(regs->pc)) {
387                         vma = NULL;  /* happy compiler */
388                         goto bad_area_nosemaphore;
389                 }
390
391 retry:
392                 down_read(&mm->mmap_sem);
393         }
394
395         vma = find_vma(mm, address);
396         if (!vma)
397                 goto bad_area;
398         if (vma->vm_start <= address)
399                 goto good_area;
400         if (!(vma->vm_flags & VM_GROWSDOWN))
401                 goto bad_area;
402         if (regs->sp < PAGE_OFFSET) {
403                 /*
404                  * accessing the stack below sp is always a bug.
405                  */
406                 if (address < regs->sp)
407                         goto bad_area;
408         }
409         if (expand_stack(vma, address))
410                 goto bad_area;
411
412 /*
413  * Ok, we have a good vm_area for this memory access, so
414  * we can handle it..
415  */
416 good_area:
417         si_code = SEGV_ACCERR;
418         if (fault_num == INT_ITLB_MISS) {
419                 if (!(vma->vm_flags & VM_EXEC))
420                         goto bad_area;
421         } else if (write) {
422 #ifdef TEST_VERIFY_AREA
423                 if (!is_page_fault && regs->cs == KERNEL_CS)
424                         pr_err("WP fault at "REGFMT"\n", regs->eip);
425 #endif
426                 if (!(vma->vm_flags & VM_WRITE))
427                         goto bad_area;
428         } else {
429                 if (!is_page_fault || !(vma->vm_flags & VM_READ))
430                         goto bad_area;
431         }
432
433         /*
434          * If for any reason at all we couldn't handle the fault,
435          * make sure we exit gracefully rather than endlessly redo
436          * the fault.
437          */
438         fault = handle_mm_fault(mm, vma, address, flags);
439
440         if ((fault & VM_FAULT_RETRY) && fatal_signal_pending(current))
441                 return 0;
442
443         if (unlikely(fault & VM_FAULT_ERROR)) {
444                 if (fault & VM_FAULT_OOM)
445                         goto out_of_memory;
446                 else if (fault & VM_FAULT_SIGBUS)
447                         goto do_sigbus;
448                 BUG();
449         }
450         if (flags & FAULT_FLAG_ALLOW_RETRY) {
451                 if (fault & VM_FAULT_MAJOR)
452                         tsk->maj_flt++;
453                 else
454                         tsk->min_flt++;
455                 if (fault & VM_FAULT_RETRY) {
456                         flags &= ~FAULT_FLAG_ALLOW_RETRY;
457                         flags |= FAULT_FLAG_TRIED;
458
459                          /*
460                           * No need to up_read(&mm->mmap_sem) as we would
461                           * have already released it in __lock_page_or_retry
462                           * in mm/filemap.c.
463                           */
464                         goto retry;
465                 }
466         }
467
468 #if CHIP_HAS_TILE_DMA() || CHIP_HAS_SN_PROC()
469         /*
470          * If this was an asynchronous fault,
471          * restart the appropriate engine.
472          */
473         switch (fault_num) {
474 #if CHIP_HAS_TILE_DMA()
475         case INT_DMATLB_MISS:
476         case INT_DMATLB_MISS_DWNCL:
477         case INT_DMATLB_ACCESS:
478         case INT_DMATLB_ACCESS_DWNCL:
479                 __insn_mtspr(SPR_DMA_CTR, SPR_DMA_CTR__REQUEST_MASK);
480                 break;
481 #endif
482 #if CHIP_HAS_SN_PROC()
483         case INT_SNITLB_MISS:
484         case INT_SNITLB_MISS_DWNCL:
485                 __insn_mtspr(SPR_SNCTL,
486                              __insn_mfspr(SPR_SNCTL) &
487                              ~SPR_SNCTL__FRZPROC_MASK);
488                 break;
489 #endif
490         }
491 #endif
492
493         up_read(&mm->mmap_sem);
494         return 1;
495
496 /*
497  * Something tried to access memory that isn't in our memory map..
498  * Fix it, but check if it's kernel or user first..
499  */
500 bad_area:
501         up_read(&mm->mmap_sem);
502
503 bad_area_nosemaphore:
504         /* User mode accesses just cause a SIGSEGV */
505         if (!is_kernel_mode) {
506                 /*
507                  * It's possible to have interrupts off here.
508                  */
509                 local_irq_enable();
510
511                 force_sig_info_fault("segfault", SIGSEGV, si_code, address,
512                                      fault_num, tsk, regs);
513                 return 0;
514         }
515
516 no_context:
517         /* Are we prepared to handle this kernel fault?  */
518         if (fixup_exception(regs))
519                 return 0;
520
521 /*
522  * Oops. The kernel tried to access some bad page. We'll have to
523  * terminate things with extreme prejudice.
524  */
525
526         bust_spinlocks(1);
527
528         /* FIXME: no lookup_address() yet */
529 #ifdef SUPPORT_LOOKUP_ADDRESS
530         if (fault_num == INT_ITLB_MISS) {
531                 pte_t *pte = lookup_address(address);
532
533                 if (pte && pte_present(*pte) && !pte_exec_kernel(*pte))
534                         pr_crit("kernel tried to execute"
535                                " non-executable page - exploit attempt?"
536                                " (uid: %d)\n", current->uid);
537         }
538 #endif
539         if (address < PAGE_SIZE)
540                 pr_alert("Unable to handle kernel NULL pointer dereference\n");
541         else
542                 pr_alert("Unable to handle kernel paging request\n");
543         pr_alert(" at virtual address "REGFMT", pc "REGFMT"\n",
544                  address, regs->pc);
545
546         show_regs(regs);
547
548         if (unlikely(tsk->pid < 2)) {
549                 panic("Kernel page fault running %s!",
550                       is_idle_task(tsk) ? "the idle task" : "init");
551         }
552
553         /*
554          * More FIXME: we should probably copy the i386 here and
555          * implement a generic die() routine.  Not today.
556          */
557 #ifdef SUPPORT_DIE
558         die("Oops", regs);
559 #endif
560         bust_spinlocks(1);
561
562         do_group_exit(SIGKILL);
563
564 /*
565  * We ran out of memory, or some other thing happened to us that made
566  * us unable to handle the page fault gracefully.
567  */
568 out_of_memory:
569         up_read(&mm->mmap_sem);
570         if (is_kernel_mode)
571                 goto no_context;
572         pagefault_out_of_memory();
573         return 0;
574
575 do_sigbus:
576         up_read(&mm->mmap_sem);
577
578         /* Kernel mode? Handle exceptions or die */
579         if (is_kernel_mode)
580                 goto no_context;
581
582         force_sig_info_fault("bus error", SIGBUS, BUS_ADRERR, address,
583                              fault_num, tsk, regs);
584         return 0;
585 }
586
587 #ifndef __tilegx__
588
589 /* We must release ICS before panicking or we won't get anywhere. */
590 #define ics_panic(fmt, ...) do { \
591         __insn_mtspr(SPR_INTERRUPT_CRITICAL_SECTION, 0); \
592         panic(fmt, __VA_ARGS__); \
593 } while (0)
594
595 /*
596  * When we take an ITLB or DTLB fault or access violation in the
597  * supervisor while the critical section bit is set, the hypervisor is
598  * reluctant to write new values into the EX_CONTEXT_K_x registers,
599  * since that might indicate we have not yet squirreled the SPR
600  * contents away and can thus safely take a recursive interrupt.
601  * Accordingly, the hypervisor passes us the PC via SYSTEM_SAVE_K_2.
602  *
603  * Note that this routine is called before homecache_tlb_defer_enter(),
604  * which means that we can properly unlock any atomics that might
605  * be used there (good), but also means we must be very sensitive
606  * to not touch any data structures that might be located in memory
607  * that could migrate, as we could be entering the kernel on a dataplane
608  * cpu that has been deferring kernel TLB updates.  This means, for
609  * example, that we can't migrate init_mm or its pgd.
610  */
611 struct intvec_state do_page_fault_ics(struct pt_regs *regs, int fault_num,
612                                       unsigned long address,
613                                       unsigned long info)
614 {
615         unsigned long pc = info & ~1;
616         int write = info & 1;
617         pgd_t *pgd = get_current_pgd();
618
619         /* Retval is 1 at first since we will handle the fault fully. */
620         struct intvec_state state = {
621                 do_page_fault, fault_num, address, write, 1
622         };
623
624         /* Validate that we are plausibly in the right routine. */
625         if ((pc & 0x7) != 0 || pc < PAGE_OFFSET ||
626             (fault_num != INT_DTLB_MISS &&
627              fault_num != INT_DTLB_ACCESS)) {
628                 unsigned long old_pc = regs->pc;
629                 regs->pc = pc;
630                 ics_panic("Bad ICS page fault args:"
631                           " old PC %#lx, fault %d/%d at %#lx\n",
632                           old_pc, fault_num, write, address);
633         }
634
635         /* We might be faulting on a vmalloc page, so check that first. */
636         if (fault_num != INT_DTLB_ACCESS && vmalloc_fault(pgd, address) >= 0)
637                 return state;
638
639         /*
640          * If we faulted with ICS set in sys_cmpxchg, we are providing
641          * a user syscall service that should generate a signal on
642          * fault.  We didn't set up a kernel stack on initial entry to
643          * sys_cmpxchg, but instead had one set up by the fault, which
644          * (because sys_cmpxchg never releases ICS) came to us via the
645          * SYSTEM_SAVE_K_2 mechanism, and thus EX_CONTEXT_K_[01] are
646          * still referencing the original user code.  We release the
647          * atomic lock and rewrite pt_regs so that it appears that we
648          * came from user-space directly, and after we finish the
649          * fault we'll go back to user space and re-issue the swint.
650          * This way the backtrace information is correct if we need to
651          * emit a stack dump at any point while handling this.
652          *
653          * Must match register use in sys_cmpxchg().
654          */
655         if (pc >= (unsigned long) sys_cmpxchg &&
656             pc < (unsigned long) __sys_cmpxchg_end) {
657 #ifdef CONFIG_SMP
658                 /* Don't unlock before we could have locked. */
659                 if (pc >= (unsigned long)__sys_cmpxchg_grab_lock) {
660                         int *lock_ptr = (int *)(regs->regs[ATOMIC_LOCK_REG]);
661                         __atomic_fault_unlock(lock_ptr);
662                 }
663 #endif
664                 regs->sp = regs->regs[27];
665         }
666
667         /*
668          * We can also fault in the atomic assembly, in which
669          * case we use the exception table to do the first-level fixup.
670          * We may re-fixup again in the real fault handler if it
671          * turns out the faulting address is just bad, and not,
672          * for example, migrating.
673          */
674         else if (pc >= (unsigned long) __start_atomic_asm_code &&
675                    pc < (unsigned long) __end_atomic_asm_code) {
676                 const struct exception_table_entry *fixup;
677 #ifdef CONFIG_SMP
678                 /* Unlock the atomic lock. */
679                 int *lock_ptr = (int *)(regs->regs[ATOMIC_LOCK_REG]);
680                 __atomic_fault_unlock(lock_ptr);
681 #endif
682                 fixup = search_exception_tables(pc);
683                 if (!fixup)
684                         ics_panic("ICS atomic fault not in table:"
685                                   " PC %#lx, fault %d", pc, fault_num);
686                 regs->pc = fixup->fixup;
687                 regs->ex1 = PL_ICS_EX1(KERNEL_PL, 0);
688         }
689
690         /*
691          * Now that we have released the atomic lock (if necessary),
692          * it's safe to spin if the PTE that caused the fault was migrating.
693          */
694         if (fault_num == INT_DTLB_ACCESS)
695                 write = 1;
696         if (handle_migrating_pte(pgd, fault_num, address, pc, 1, write))
697                 return state;
698
699         /* Return zero so that we continue on with normal fault handling. */
700         state.retval = 0;
701         return state;
702 }
703
704 #endif /* !__tilegx__ */
705
706 /*
707  * This routine handles page faults.  It determines the address, and the
708  * problem, and then passes it handle_page_fault() for normal DTLB and
709  * ITLB issues, and for DMA or SN processor faults when we are in user
710  * space.  For the latter, if we're in kernel mode, we just save the
711  * interrupt away appropriately and return immediately.  We can't do
712  * page faults for user code while in kernel mode.
713  */
714 void do_page_fault(struct pt_regs *regs, int fault_num,
715                    unsigned long address, unsigned long write)
716 {
717         int is_page_fault;
718
719         /* This case should have been handled by do_page_fault_ics(). */
720         BUG_ON(write & ~1);
721
722 #if CHIP_HAS_TILE_DMA()
723         /*
724          * If it's a DMA fault, suspend the transfer while we're
725          * handling the miss; we'll restart after it's handled.  If we
726          * don't suspend, it's possible that this process could swap
727          * out and back in, and restart the engine since the DMA is
728          * still 'running'.
729          */
730         if (fault_num == INT_DMATLB_MISS ||
731             fault_num == INT_DMATLB_ACCESS ||
732             fault_num == INT_DMATLB_MISS_DWNCL ||
733             fault_num == INT_DMATLB_ACCESS_DWNCL) {
734                 __insn_mtspr(SPR_DMA_CTR, SPR_DMA_CTR__SUSPEND_MASK);
735                 while (__insn_mfspr(SPR_DMA_USER_STATUS) &
736                        SPR_DMA_STATUS__BUSY_MASK)
737                         ;
738         }
739 #endif
740
741         /* Validate fault num and decide if this is a first-time page fault. */
742         switch (fault_num) {
743         case INT_ITLB_MISS:
744         case INT_DTLB_MISS:
745 #if CHIP_HAS_TILE_DMA()
746         case INT_DMATLB_MISS:
747         case INT_DMATLB_MISS_DWNCL:
748 #endif
749 #if CHIP_HAS_SN_PROC()
750         case INT_SNITLB_MISS:
751         case INT_SNITLB_MISS_DWNCL:
752 #endif
753                 is_page_fault = 1;
754                 break;
755
756         case INT_DTLB_ACCESS:
757 #if CHIP_HAS_TILE_DMA()
758         case INT_DMATLB_ACCESS:
759         case INT_DMATLB_ACCESS_DWNCL:
760 #endif
761                 is_page_fault = 0;
762                 break;
763
764         default:
765                 panic("Bad fault number %d in do_page_fault", fault_num);
766         }
767
768 #if CHIP_HAS_TILE_DMA() || CHIP_HAS_SN_PROC()
769         if (EX1_PL(regs->ex1) != USER_PL) {
770                 struct async_tlb *async;
771                 switch (fault_num) {
772 #if CHIP_HAS_TILE_DMA()
773                 case INT_DMATLB_MISS:
774                 case INT_DMATLB_ACCESS:
775                 case INT_DMATLB_MISS_DWNCL:
776                 case INT_DMATLB_ACCESS_DWNCL:
777                         async = &current->thread.dma_async_tlb;
778                         break;
779 #endif
780 #if CHIP_HAS_SN_PROC()
781                 case INT_SNITLB_MISS:
782                 case INT_SNITLB_MISS_DWNCL:
783                         async = &current->thread.sn_async_tlb;
784                         break;
785 #endif
786                 default:
787                         async = NULL;
788                 }
789                 if (async) {
790
791                         /*
792                          * No vmalloc check required, so we can allow
793                          * interrupts immediately at this point.
794                          */
795                         local_irq_enable();
796
797                         set_thread_flag(TIF_ASYNC_TLB);
798                         if (async->fault_num != 0) {
799                                 panic("Second async fault %d;"
800                                       " old fault was %d (%#lx/%ld)",
801                                       fault_num, async->fault_num,
802                                       address, write);
803                         }
804                         BUG_ON(fault_num == 0);
805                         async->fault_num = fault_num;
806                         async->is_fault = is_page_fault;
807                         async->is_write = write;
808                         async->address = address;
809                         return;
810                 }
811         }
812 #endif
813
814         handle_page_fault(regs, fault_num, is_page_fault, address, write);
815 }
816
817
818 #if CHIP_HAS_TILE_DMA() || CHIP_HAS_SN_PROC()
819 /*
820  * Check an async_tlb structure to see if a deferred fault is waiting,
821  * and if so pass it to the page-fault code.
822  */
823 static void handle_async_page_fault(struct pt_regs *regs,
824                                     struct async_tlb *async)
825 {
826         if (async->fault_num) {
827                 /*
828                  * Clear async->fault_num before calling the page-fault
829                  * handler so that if we re-interrupt before returning
830                  * from the function we have somewhere to put the
831                  * information from the new interrupt.
832                  */
833                 int fault_num = async->fault_num;
834                 async->fault_num = 0;
835                 handle_page_fault(regs, fault_num, async->is_fault,
836                                   async->address, async->is_write);
837         }
838 }
839
840 /*
841  * This routine effectively re-issues asynchronous page faults
842  * when we are returning to user space.
843  */
844 void do_async_page_fault(struct pt_regs *regs)
845 {
846         /*
847          * Clear thread flag early.  If we re-interrupt while processing
848          * code here, we will reset it and recall this routine before
849          * returning to user space.
850          */
851         clear_thread_flag(TIF_ASYNC_TLB);
852
853 #if CHIP_HAS_TILE_DMA()
854         handle_async_page_fault(regs, &current->thread.dma_async_tlb);
855 #endif
856 #if CHIP_HAS_SN_PROC()
857         handle_async_page_fault(regs, &current->thread.sn_async_tlb);
858 #endif
859 }
860 #endif /* CHIP_HAS_TILE_DMA() || CHIP_HAS_SN_PROC() */
861
862
863 void vmalloc_sync_all(void)
864 {
865 #ifdef __tilegx__
866         /* Currently all L1 kernel pmd's are static and shared. */
867         BUG_ON(pgd_index(VMALLOC_END) != pgd_index(VMALLOC_START));
868 #else
869         /*
870          * Note that races in the updates of insync and start aren't
871          * problematic: insync can only get set bits added, and updates to
872          * start are only improving performance (without affecting correctness
873          * if undone).
874          */
875         static DECLARE_BITMAP(insync, PTRS_PER_PGD);
876         static unsigned long start = PAGE_OFFSET;
877         unsigned long address;
878
879         BUILD_BUG_ON(PAGE_OFFSET & ~PGDIR_MASK);
880         for (address = start; address >= PAGE_OFFSET; address += PGDIR_SIZE) {
881                 if (!test_bit(pgd_index(address), insync)) {
882                         unsigned long flags;
883                         struct list_head *pos;
884
885                         spin_lock_irqsave(&pgd_lock, flags);
886                         list_for_each(pos, &pgd_list)
887                                 if (!vmalloc_sync_one(list_to_pgd(pos),
888                                                                 address)) {
889                                         /* Must be at first entry in list. */
890                                         BUG_ON(pos != pgd_list.next);
891                                         break;
892                                 }
893                         spin_unlock_irqrestore(&pgd_lock, flags);
894                         if (pos != pgd_list.next)
895                                 set_bit(pgd_index(address), insync);
896                 }
897                 if (address == start && test_bit(pgd_index(address), insync))
898                         start = address + PGDIR_SIZE;
899         }
900 #endif
901 }