034d152c3fbe7a6afce7f7ee827b1d6825b84cde
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / kvm / hyp-init.S
1 /*
2  * Copyright (C) 2012,2013 - ARM Ltd
3  * Author: Marc Zyngier <marc.zyngier@arm.com>
4  *
5  * This program is free software; you can redistribute it and/or modify
6  * it under the terms of the GNU General Public License, version 2, as
7  * published by the Free Software Foundation.
8  *
9  * This program is distributed in the hope that it will be useful,
10  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12  * GNU General Public License for more details.
13  *
14  * You should have received a copy of the GNU General Public License
15  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
16  */
17
18 #include <linux/linkage.h>
19
20 #include <asm/assembler.h>
21 #include <asm/kvm_arm.h>
22 #include <asm/kvm_mmu.h>
23 #include <asm/pgtable-hwdef.h>
24 #include <asm/sysreg.h>
25
26         .text
27         .pushsection    .hyp.idmap.text, "ax"
28
29         .align  11
30
31 ENTRY(__kvm_hyp_init)
32         ventry  __invalid               // Synchronous EL2t
33         ventry  __invalid               // IRQ EL2t
34         ventry  __invalid               // FIQ EL2t
35         ventry  __invalid               // Error EL2t
36
37         ventry  __invalid               // Synchronous EL2h
38         ventry  __invalid               // IRQ EL2h
39         ventry  __invalid               // FIQ EL2h
40         ventry  __invalid               // Error EL2h
41
42         ventry  __do_hyp_init           // Synchronous 64-bit EL1
43         ventry  __invalid               // IRQ 64-bit EL1
44         ventry  __invalid               // FIQ 64-bit EL1
45         ventry  __invalid               // Error 64-bit EL1
46
47         ventry  __invalid               // Synchronous 32-bit EL1
48         ventry  __invalid               // IRQ 32-bit EL1
49         ventry  __invalid               // FIQ 32-bit EL1
50         ventry  __invalid               // Error 32-bit EL1
51
52 __invalid:
53         b       .
54
55         /*
56          * x0: HYP boot pgd
57          * x1: HYP pgd
58          * x2: HYP stack
59          * x3: HYP vectors
60          */
61 __do_hyp_init:
62
63         msr     ttbr0_el2, x0
64
65         mrs     x4, tcr_el1
66         ldr     x5, =TCR_EL2_MASK
67         and     x4, x4, x5
68         mov     x5, #TCR_EL2_RES1
69         orr     x4, x4, x5
70
71 #ifndef CONFIG_ARM64_VA_BITS_48
72         /*
73          * If we are running with VA_BITS < 48, we may be running with an extra
74          * level of translation in the ID map. This is only the case if system
75          * RAM is out of range for the currently configured page size and number
76          * of translation levels, in which case we will also need the extra
77          * level for the HYP ID map, or we won't be able to enable the EL2 MMU.
78          *
79          * However, at EL2, there is only one TTBR register, and we can't switch
80          * between translation tables *and* update TCR_EL2.T0SZ at the same
81          * time. Bottom line: we need the extra level in *both* our translation
82          * tables.
83          *
84          * So use the same T0SZ value we use for the ID map.
85          */
86         ldr_l   x5, idmap_t0sz
87         bfi     x4, x5, TCR_T0SZ_OFFSET, TCR_TxSZ_WIDTH
88 #endif
89         /*
90          * Read the PARange bits from ID_AA64MMFR0_EL1 and set the PS bits in
91          * TCR_EL2 and VTCR_EL2.
92          */
93         mrs     x5, ID_AA64MMFR0_EL1
94         bfi     x4, x5, #16, #3
95
96         msr     tcr_el2, x4
97
98         ldr     x4, =VTCR_EL2_FLAGS
99         bfi     x4, x5, #16, #3
100         /*
101          * Read the VMIDBits bits from ID_AA64MMFR1_EL1 and set the VS bit in
102          * VTCR_EL2.
103          */
104         mrs     x5, ID_AA64MMFR1_EL1
105         ubfx    x5, x5, #5, #1
106         lsl     x5, x5, #VTCR_EL2_VS
107         orr     x4, x4, x5
108
109         msr     vtcr_el2, x4
110
111         mrs     x4, mair_el1
112         msr     mair_el2, x4
113         isb
114
115         /* Invalidate the stale TLBs from Bootloader */
116         tlbi    alle2
117         dsb     sy
118
119         mrs     x4, sctlr_el2
120         and     x4, x4, #SCTLR_ELx_EE   // preserve endianness of EL2
121         ldr     x5, =SCTLR_ELx_FLAGS
122         orr     x4, x4, x5
123         msr     sctlr_el2, x4
124         isb
125
126         /* Skip the trampoline dance if we merged the boot and runtime PGDs */
127         cmp     x0, x1
128         b.eq    merged
129
130         /* MMU is now enabled. Get ready for the trampoline dance */
131         ldr     x4, =TRAMPOLINE_VA
132         adr     x5, target
133         bfi     x4, x5, #0, #PAGE_SHIFT
134         br      x4
135
136 target: /* We're now in the trampoline code, switch page tables */
137         msr     ttbr0_el2, x1
138         isb
139
140         /* Invalidate the old TLBs */
141         tlbi    alle2
142         dsb     sy
143
144 merged:
145         /* Set the stack and new vectors */
146         kern_hyp_va     x2
147         mov     sp, x2
148         kern_hyp_va     x3
149         msr     vbar_el2, x3
150
151         /* Hello, World! */
152         eret
153 ENDPROC(__kvm_hyp_init)
154
155         .ltorg
156
157         .popsection