arm64: move early boot code to the .init segment
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / kernel / head.S
1 /*
2  * Low-level CPU initialisation
3  * Based on arch/arm/kernel/head.S
4  *
5  * Copyright (C) 1994-2002 Russell King
6  * Copyright (C) 2003-2012 ARM Ltd.
7  * Authors:     Catalin Marinas <catalin.marinas@arm.com>
8  *              Will Deacon <will.deacon@arm.com>
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License version 2 as
12  * published by the Free Software Foundation.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
21  */
22
23 #include <linux/linkage.h>
24 #include <linux/init.h>
25 #include <linux/irqchip/arm-gic-v3.h>
26
27 #include <asm/assembler.h>
28 #include <asm/ptrace.h>
29 #include <asm/asm-offsets.h>
30 #include <asm/cache.h>
31 #include <asm/cputype.h>
32 #include <asm/elf.h>
33 #include <asm/kernel-pgtable.h>
34 #include <asm/memory.h>
35 #include <asm/pgtable-hwdef.h>
36 #include <asm/pgtable.h>
37 #include <asm/page.h>
38 #include <asm/sysreg.h>
39 #include <asm/thread_info.h>
40 #include <asm/virt.h>
41
42 #define __PHYS_OFFSET   (KERNEL_START - TEXT_OFFSET)
43
44 #if (TEXT_OFFSET & 0xfff) != 0
45 #error TEXT_OFFSET must be at least 4KB aligned
46 #elif (PAGE_OFFSET & 0x1fffff) != 0
47 #error PAGE_OFFSET must be at least 2MB aligned
48 #elif TEXT_OFFSET > 0x1fffff
49 #error TEXT_OFFSET must be less than 2MB
50 #endif
51
52 #define KERNEL_START    _text
53 #define KERNEL_END      _end
54
55 /*
56  * Kernel startup entry point.
57  * ---------------------------
58  *
59  * The requirements are:
60  *   MMU = off, D-cache = off, I-cache = on or off,
61  *   x0 = physical address to the FDT blob.
62  *
63  * This code is mostly position independent so you call this at
64  * __pa(PAGE_OFFSET + TEXT_OFFSET).
65  *
66  * Note that the callee-saved registers are used for storing variables
67  * that are useful before the MMU is enabled. The allocations are described
68  * in the entry routines.
69  */
70         __HEAD
71 _head:
72         /*
73          * DO NOT MODIFY. Image header expected by Linux boot-loaders.
74          */
75 #ifdef CONFIG_EFI
76         /*
77          * This add instruction has no meaningful effect except that
78          * its opcode forms the magic "MZ" signature required by UEFI.
79          */
80         add     x13, x18, #0x16
81         b       stext
82 #else
83         b       stext                           // branch to kernel start, magic
84         .long   0                               // reserved
85 #endif
86         le64sym _kernel_offset_le               // Image load offset from start of RAM, little-endian
87         le64sym _kernel_size_le                 // Effective size of kernel image, little-endian
88         le64sym _kernel_flags_le                // Informative flags, little-endian
89         .quad   0                               // reserved
90         .quad   0                               // reserved
91         .quad   0                               // reserved
92         .byte   0x41                            // Magic number, "ARM\x64"
93         .byte   0x52
94         .byte   0x4d
95         .byte   0x64
96 #ifdef CONFIG_EFI
97         .long   pe_header - _head               // Offset to the PE header.
98 #else
99         .word   0                               // reserved
100 #endif
101
102 #ifdef CONFIG_EFI
103         .align 3
104 pe_header:
105         .ascii  "PE"
106         .short  0
107 coff_header:
108         .short  0xaa64                          // AArch64
109         .short  2                               // nr_sections
110         .long   0                               // TimeDateStamp
111         .long   0                               // PointerToSymbolTable
112         .long   1                               // NumberOfSymbols
113         .short  section_table - optional_header // SizeOfOptionalHeader
114         .short  0x206                           // Characteristics.
115                                                 // IMAGE_FILE_DEBUG_STRIPPED |
116                                                 // IMAGE_FILE_EXECUTABLE_IMAGE |
117                                                 // IMAGE_FILE_LINE_NUMS_STRIPPED
118 optional_header:
119         .short  0x20b                           // PE32+ format
120         .byte   0x02                            // MajorLinkerVersion
121         .byte   0x14                            // MinorLinkerVersion
122         .long   _end - efi_header_end           // SizeOfCode
123         .long   0                               // SizeOfInitializedData
124         .long   0                               // SizeOfUninitializedData
125         .long   __efistub_entry - _head         // AddressOfEntryPoint
126         .long   efi_header_end - _head          // BaseOfCode
127
128 extra_header_fields:
129         .quad   0                               // ImageBase
130         .long   0x1000                          // SectionAlignment
131         .long   PECOFF_FILE_ALIGNMENT           // FileAlignment
132         .short  0                               // MajorOperatingSystemVersion
133         .short  0                               // MinorOperatingSystemVersion
134         .short  0                               // MajorImageVersion
135         .short  0                               // MinorImageVersion
136         .short  0                               // MajorSubsystemVersion
137         .short  0                               // MinorSubsystemVersion
138         .long   0                               // Win32VersionValue
139
140         .long   _end - _head                    // SizeOfImage
141
142         // Everything before the kernel image is considered part of the header
143         .long   efi_header_end - _head          // SizeOfHeaders
144         .long   0                               // CheckSum
145         .short  0xa                             // Subsystem (EFI application)
146         .short  0                               // DllCharacteristics
147         .quad   0                               // SizeOfStackReserve
148         .quad   0                               // SizeOfStackCommit
149         .quad   0                               // SizeOfHeapReserve
150         .quad   0                               // SizeOfHeapCommit
151         .long   0                               // LoaderFlags
152         .long   0x6                             // NumberOfRvaAndSizes
153
154         .quad   0                               // ExportTable
155         .quad   0                               // ImportTable
156         .quad   0                               // ResourceTable
157         .quad   0                               // ExceptionTable
158         .quad   0                               // CertificationTable
159         .quad   0                               // BaseRelocationTable
160
161         // Section table
162 section_table:
163
164         /*
165          * The EFI application loader requires a relocation section
166          * because EFI applications must be relocatable.  This is a
167          * dummy section as far as we are concerned.
168          */
169         .ascii  ".reloc"
170         .byte   0
171         .byte   0                       // end of 0 padding of section name
172         .long   0
173         .long   0
174         .long   0                       // SizeOfRawData
175         .long   0                       // PointerToRawData
176         .long   0                       // PointerToRelocations
177         .long   0                       // PointerToLineNumbers
178         .short  0                       // NumberOfRelocations
179         .short  0                       // NumberOfLineNumbers
180         .long   0x42100040              // Characteristics (section flags)
181
182
183         .ascii  ".text"
184         .byte   0
185         .byte   0
186         .byte   0                       // end of 0 padding of section name
187         .long   _end - efi_header_end   // VirtualSize
188         .long   efi_header_end - _head  // VirtualAddress
189         .long   _edata - efi_header_end // SizeOfRawData
190         .long   efi_header_end - _head  // PointerToRawData
191
192         .long   0               // PointerToRelocations (0 for executables)
193         .long   0               // PointerToLineNumbers (0 for executables)
194         .short  0               // NumberOfRelocations  (0 for executables)
195         .short  0               // NumberOfLineNumbers  (0 for executables)
196         .long   0xe0500020      // Characteristics (section flags)
197
198         /*
199          * EFI will load .text onwards at the 4k section alignment
200          * described in the PE/COFF header. To ensure that instruction
201          * sequences using an adrp and a :lo12: immediate will function
202          * correctly at this alignment, we must ensure that .text is
203          * placed at a 4k boundary in the Image to begin with.
204          */
205         .align 12
206 efi_header_end:
207 #endif
208
209         __INIT
210
211 ENTRY(stext)
212         bl      preserve_boot_args
213         bl      el2_setup                       // Drop to EL1, w20=cpu_boot_mode
214         mov     x23, xzr                        // KASLR offset, defaults to 0
215         adrp    x24, __PHYS_OFFSET
216         bl      set_cpu_boot_mode_flag
217         bl      __create_page_tables            // x25=TTBR0, x26=TTBR1
218         /*
219          * The following calls CPU setup code, see arch/arm64/mm/proc.S for
220          * details.
221          * On return, the CPU will be ready for the MMU to be turned on and
222          * the TCR will have been set.
223          */
224         ldr     x27, 0f                         // address to jump to after
225         neg     x27, x27                        // MMU has been enabled
226         adr_l   lr, __enable_mmu                // return (PIC) address
227         b       __cpu_setup                     // initialise processor
228 ENDPROC(stext)
229         .align  3
230 0:      .quad   (_text - TEXT_OFFSET) - __mmap_switched - KIMAGE_VADDR
231
232 /*
233  * Preserve the arguments passed by the bootloader in x0 .. x3
234  */
235 preserve_boot_args:
236         mov     x21, x0                         // x21=FDT
237
238         adr_l   x0, boot_args                   // record the contents of
239         stp     x21, x1, [x0]                   // x0 .. x3 at kernel entry
240         stp     x2, x3, [x0, #16]
241
242         dmb     sy                              // needed before dc ivac with
243                                                 // MMU off
244
245         add     x1, x0, #0x20                   // 4 x 8 bytes
246         b       __inval_cache_range             // tail call
247 ENDPROC(preserve_boot_args)
248
249 /*
250  * Macro to create a table entry to the next page.
251  *
252  *      tbl:    page table address
253  *      virt:   virtual address
254  *      shift:  #imm page table shift
255  *      ptrs:   #imm pointers per table page
256  *
257  * Preserves:   virt
258  * Corrupts:    tmp1, tmp2
259  * Returns:     tbl -> next level table page address
260  */
261         .macro  create_table_entry, tbl, virt, shift, ptrs, tmp1, tmp2
262         lsr     \tmp1, \virt, #\shift
263         and     \tmp1, \tmp1, #\ptrs - 1        // table index
264         add     \tmp2, \tbl, #PAGE_SIZE
265         orr     \tmp2, \tmp2, #PMD_TYPE_TABLE   // address of next table and entry type
266         str     \tmp2, [\tbl, \tmp1, lsl #3]
267         add     \tbl, \tbl, #PAGE_SIZE          // next level table page
268         .endm
269
270 /*
271  * Macro to populate the PGD (and possibily PUD) for the corresponding
272  * block entry in the next level (tbl) for the given virtual address.
273  *
274  * Preserves:   tbl, next, virt
275  * Corrupts:    tmp1, tmp2
276  */
277         .macro  create_pgd_entry, tbl, virt, tmp1, tmp2
278         create_table_entry \tbl, \virt, PGDIR_SHIFT, PTRS_PER_PGD, \tmp1, \tmp2
279 #if SWAPPER_PGTABLE_LEVELS > 3
280         create_table_entry \tbl, \virt, PUD_SHIFT, PTRS_PER_PUD, \tmp1, \tmp2
281 #endif
282 #if SWAPPER_PGTABLE_LEVELS > 2
283         create_table_entry \tbl, \virt, SWAPPER_TABLE_SHIFT, PTRS_PER_PTE, \tmp1, \tmp2
284 #endif
285         .endm
286
287 /*
288  * Macro to populate block entries in the page table for the start..end
289  * virtual range (inclusive).
290  *
291  * Preserves:   tbl, flags
292  * Corrupts:    phys, start, end, pstate
293  */
294         .macro  create_block_map, tbl, flags, phys, start, end
295         lsr     \phys, \phys, #SWAPPER_BLOCK_SHIFT
296         lsr     \start, \start, #SWAPPER_BLOCK_SHIFT
297         and     \start, \start, #PTRS_PER_PTE - 1       // table index
298         orr     \phys, \flags, \phys, lsl #SWAPPER_BLOCK_SHIFT  // table entry
299         lsr     \end, \end, #SWAPPER_BLOCK_SHIFT
300         and     \end, \end, #PTRS_PER_PTE - 1           // table end index
301 9999:   str     \phys, [\tbl, \start, lsl #3]           // store the entry
302         add     \start, \start, #1                      // next entry
303         add     \phys, \phys, #SWAPPER_BLOCK_SIZE               // next block
304         cmp     \start, \end
305         b.ls    9999b
306         .endm
307
308 /*
309  * Setup the initial page tables. We only setup the barest amount which is
310  * required to get the kernel running. The following sections are required:
311  *   - identity mapping to enable the MMU (low address, TTBR0)
312  *   - first few MB of the kernel linear mapping to jump to once the MMU has
313  *     been enabled
314  */
315 __create_page_tables:
316         adrp    x25, idmap_pg_dir
317         adrp    x26, swapper_pg_dir
318         mov     x28, lr
319
320         /*
321          * Invalidate the idmap and swapper page tables to avoid potential
322          * dirty cache lines being evicted.
323          */
324         mov     x0, x25
325         add     x1, x26, #SWAPPER_DIR_SIZE
326         bl      __inval_cache_range
327
328         /*
329          * Clear the idmap and swapper page tables.
330          */
331         mov     x0, x25
332         add     x6, x26, #SWAPPER_DIR_SIZE
333 1:      stp     xzr, xzr, [x0], #16
334         stp     xzr, xzr, [x0], #16
335         stp     xzr, xzr, [x0], #16
336         stp     xzr, xzr, [x0], #16
337         cmp     x0, x6
338         b.lo    1b
339
340         ldr     x7, =SWAPPER_MM_MMUFLAGS
341
342         /*
343          * Create the identity mapping.
344          */
345         mov     x0, x25                         // idmap_pg_dir
346         adrp    x3, __idmap_text_start          // __pa(__idmap_text_start)
347
348 #ifndef CONFIG_ARM64_VA_BITS_48
349 #define EXTRA_SHIFT     (PGDIR_SHIFT + PAGE_SHIFT - 3)
350 #define EXTRA_PTRS      (1 << (48 - EXTRA_SHIFT))
351
352         /*
353          * If VA_BITS < 48, it may be too small to allow for an ID mapping to be
354          * created that covers system RAM if that is located sufficiently high
355          * in the physical address space. So for the ID map, use an extended
356          * virtual range in that case, by configuring an additional translation
357          * level.
358          * First, we have to verify our assumption that the current value of
359          * VA_BITS was chosen such that all translation levels are fully
360          * utilised, and that lowering T0SZ will always result in an additional
361          * translation level to be configured.
362          */
363 #if VA_BITS != EXTRA_SHIFT
364 #error "Mismatch between VA_BITS and page size/number of translation levels"
365 #endif
366
367         /*
368          * Calculate the maximum allowed value for TCR_EL1.T0SZ so that the
369          * entire ID map region can be mapped. As T0SZ == (64 - #bits used),
370          * this number conveniently equals the number of leading zeroes in
371          * the physical address of __idmap_text_end.
372          */
373         adrp    x5, __idmap_text_end
374         clz     x5, x5
375         cmp     x5, TCR_T0SZ(VA_BITS)   // default T0SZ small enough?
376         b.ge    1f                      // .. then skip additional level
377
378         adr_l   x6, idmap_t0sz
379         str     x5, [x6]
380         dmb     sy
381         dc      ivac, x6                // Invalidate potentially stale cache line
382
383         create_table_entry x0, x3, EXTRA_SHIFT, EXTRA_PTRS, x5, x6
384 1:
385 #endif
386
387         create_pgd_entry x0, x3, x5, x6
388         mov     x5, x3                          // __pa(__idmap_text_start)
389         adr_l   x6, __idmap_text_end            // __pa(__idmap_text_end)
390         create_block_map x0, x7, x3, x5, x6
391
392         /*
393          * Map the kernel image (starting with PHYS_OFFSET).
394          */
395         mov     x0, x26                         // swapper_pg_dir
396         ldr     x5, =KIMAGE_VADDR
397         add     x5, x5, x23                     // add KASLR displacement
398         create_pgd_entry x0, x5, x3, x6
399         ldr     w6, =kernel_img_size
400         add     x6, x6, x5
401         mov     x3, x24                         // phys offset
402         create_block_map x0, x7, x3, x5, x6
403
404         /*
405          * Since the page tables have been populated with non-cacheable
406          * accesses (MMU disabled), invalidate the idmap and swapper page
407          * tables again to remove any speculatively loaded cache lines.
408          */
409         mov     x0, x25
410         add     x1, x26, #SWAPPER_DIR_SIZE
411         dmb     sy
412         bl      __inval_cache_range
413
414         ret     x28
415 ENDPROC(__create_page_tables)
416         .ltorg
417
418 /*
419  * The following fragment of code is executed with the MMU enabled.
420  */
421         .set    initial_sp, init_thread_union + THREAD_START_SP
422 __mmap_switched:
423         mov     x28, lr                         // preserve LR
424         adr_l   x8, vectors                     // load VBAR_EL1 with virtual
425         msr     vbar_el1, x8                    // vector table address
426         isb
427
428         // Clear BSS
429         adr_l   x0, __bss_start
430         mov     x1, xzr
431         adr_l   x2, __bss_stop
432         sub     x2, x2, x0
433         bl      __pi_memset
434         dsb     ishst                           // Make zero page visible to PTW
435
436 #ifdef CONFIG_RELOCATABLE
437
438         /*
439          * Iterate over each entry in the relocation table, and apply the
440          * relocations in place.
441          */
442         adr_l   x8, __dynsym_start              // start of symbol table
443         adr_l   x9, __reloc_start               // start of reloc table
444         adr_l   x10, __reloc_end                // end of reloc table
445
446 0:      cmp     x9, x10
447         b.hs    2f
448         ldp     x11, x12, [x9], #24
449         ldr     x13, [x9, #-8]
450         cmp     w12, #R_AARCH64_RELATIVE
451         b.ne    1f
452         add     x13, x13, x23                   // relocate
453         str     x13, [x11, x23]
454         b       0b
455
456 1:      cmp     w12, #R_AARCH64_ABS64
457         b.ne    0b
458         add     x12, x12, x12, lsl #1           // symtab offset: 24x top word
459         add     x12, x8, x12, lsr #(32 - 3)     // ... shifted into bottom word
460         ldrsh   w14, [x12, #6]                  // Elf64_Sym::st_shndx
461         ldr     x15, [x12, #8]                  // Elf64_Sym::st_value
462         cmp     w14, #-0xf                      // SHN_ABS (0xfff1) ?
463         add     x14, x15, x23                   // relocate
464         csel    x15, x14, x15, ne
465         add     x15, x13, x15
466         str     x15, [x11, x23]
467         b       0b
468
469 2:      adr_l   x8, kimage_vaddr                // make relocated kimage_vaddr
470         dc      cvac, x8                        // value visible to secondaries
471         dsb     sy                              // with MMU off
472 #endif
473
474         adr_l   sp, initial_sp, x4
475         mov     x4, sp
476         and     x4, x4, #~(THREAD_SIZE - 1)
477         msr     sp_el0, x4                      // Save thread_info
478         str_l   x21, __fdt_pointer, x5          // Save FDT pointer
479
480         ldr_l   x4, kimage_vaddr                // Save the offset between
481         sub     x4, x4, x24                     // the kernel virtual and
482         str_l   x4, kimage_voffset, x5          // physical mappings
483
484         mov     x29, #0
485 #ifdef CONFIG_KASAN
486         bl      kasan_early_init
487 #endif
488 #ifdef CONFIG_RANDOMIZE_BASE
489         cbnz    x23, 0f                         // already running randomized?
490         mov     x0, x21                         // pass FDT address in x0
491         bl      kaslr_early_init                // parse FDT for KASLR options
492         cbz     x0, 0f                          // KASLR disabled? just proceed
493         mov     x23, x0                         // record KASLR offset
494         ret     x28                             // we must enable KASLR, return
495                                                 // to __enable_mmu()
496 0:
497 #endif
498         b       start_kernel
499 ENDPROC(__mmap_switched)
500
501 /*
502  * end early head section, begin head code that is also used for
503  * hotplug and needs to have the same protections as the text region
504  */
505         .section ".text","ax"
506
507 ENTRY(kimage_vaddr)
508         .quad           _text - TEXT_OFFSET
509
510 /*
511  * If we're fortunate enough to boot at EL2, ensure that the world is
512  * sane before dropping to EL1.
513  *
514  * Returns either BOOT_CPU_MODE_EL1 or BOOT_CPU_MODE_EL2 in x20 if
515  * booted in EL1 or EL2 respectively.
516  */
517 ENTRY(el2_setup)
518         mrs     x0, CurrentEL
519         cmp     x0, #CurrentEL_EL2
520         b.ne    1f
521         mrs     x0, sctlr_el2
522 CPU_BE( orr     x0, x0, #(1 << 25)      )       // Set the EE bit for EL2
523 CPU_LE( bic     x0, x0, #(1 << 25)      )       // Clear the EE bit for EL2
524         msr     sctlr_el2, x0
525         b       2f
526 1:      mrs     x0, sctlr_el1
527 CPU_BE( orr     x0, x0, #(3 << 24)      )       // Set the EE and E0E bits for EL1
528 CPU_LE( bic     x0, x0, #(3 << 24)      )       // Clear the EE and E0E bits for EL1
529         msr     sctlr_el1, x0
530         mov     w20, #BOOT_CPU_MODE_EL1         // This cpu booted in EL1
531         isb
532         ret
533
534         /* Hyp configuration. */
535 2:      mov     x0, #(1 << 31)                  // 64-bit EL1
536         msr     hcr_el2, x0
537
538         /* Generic timers. */
539         mrs     x0, cnthctl_el2
540         orr     x0, x0, #3                      // Enable EL1 physical timers
541         msr     cnthctl_el2, x0
542         msr     cntvoff_el2, xzr                // Clear virtual offset
543
544 #ifdef CONFIG_ARM_GIC_V3
545         /* GICv3 system register access */
546         mrs     x0, id_aa64pfr0_el1
547         ubfx    x0, x0, #24, #4
548         cmp     x0, #1
549         b.ne    3f
550
551         mrs_s   x0, ICC_SRE_EL2
552         orr     x0, x0, #ICC_SRE_EL2_SRE        // Set ICC_SRE_EL2.SRE==1
553         orr     x0, x0, #ICC_SRE_EL2_ENABLE     // Set ICC_SRE_EL2.Enable==1
554         msr_s   ICC_SRE_EL2, x0
555         isb                                     // Make sure SRE is now set
556         mrs_s   x0, ICC_SRE_EL2                 // Read SRE back,
557         tbz     x0, #0, 3f                      // and check that it sticks
558         msr_s   ICH_HCR_EL2, xzr                // Reset ICC_HCR_EL2 to defaults
559
560 3:
561 #endif
562
563         /* Populate ID registers. */
564         mrs     x0, midr_el1
565         mrs     x1, mpidr_el1
566         msr     vpidr_el2, x0
567         msr     vmpidr_el2, x1
568
569         /* sctlr_el1 */
570         mov     x0, #0x0800                     // Set/clear RES{1,0} bits
571 CPU_BE( movk    x0, #0x33d0, lsl #16    )       // Set EE and E0E on BE systems
572 CPU_LE( movk    x0, #0x30d0, lsl #16    )       // Clear EE and E0E on LE systems
573         msr     sctlr_el1, x0
574
575         /* Coprocessor traps. */
576         mov     x0, #0x33ff
577         msr     cptr_el2, x0                    // Disable copro. traps to EL2
578
579 #ifdef CONFIG_COMPAT
580         msr     hstr_el2, xzr                   // Disable CP15 traps to EL2
581 #endif
582
583         /* EL2 debug */
584         mrs     x0, id_aa64dfr0_el1             // Check ID_AA64DFR0_EL1 PMUVer
585         sbfx    x0, x0, #8, #4
586         cmp     x0, #1
587         b.lt    4f                              // Skip if no PMU present
588         mrs     x0, pmcr_el0                    // Disable debug access traps
589         ubfx    x0, x0, #11, #5                 // to EL2 and allow access to
590         msr     mdcr_el2, x0                    // all PMU counters from EL1
591 4:
592
593         /* Stage-2 translation */
594         msr     vttbr_el2, xzr
595
596         /* Hypervisor stub */
597         adrp    x0, __hyp_stub_vectors
598         add     x0, x0, #:lo12:__hyp_stub_vectors
599         msr     vbar_el2, x0
600
601         /* spsr */
602         mov     x0, #(PSR_F_BIT | PSR_I_BIT | PSR_A_BIT | PSR_D_BIT |\
603                       PSR_MODE_EL1h)
604         msr     spsr_el2, x0
605         msr     elr_el2, lr
606         mov     w20, #BOOT_CPU_MODE_EL2         // This CPU booted in EL2
607         eret
608 ENDPROC(el2_setup)
609
610 /*
611  * Sets the __boot_cpu_mode flag depending on the CPU boot mode passed
612  * in x20. See arch/arm64/include/asm/virt.h for more info.
613  */
614 ENTRY(set_cpu_boot_mode_flag)
615         adr_l   x1, __boot_cpu_mode
616         cmp     w20, #BOOT_CPU_MODE_EL2
617         b.ne    1f
618         add     x1, x1, #4
619 1:      str     w20, [x1]                       // This CPU has booted in EL1
620         dmb     sy
621         dc      ivac, x1                        // Invalidate potentially stale cache line
622         ret
623 ENDPROC(set_cpu_boot_mode_flag)
624
625 /*
626  * We need to find out the CPU boot mode long after boot, so we need to
627  * store it in a writable variable.
628  *
629  * This is not in .bss, because we set it sufficiently early that the boot-time
630  * zeroing of .bss would clobber it.
631  */
632         .pushsection    .data..cacheline_aligned
633         .align  L1_CACHE_SHIFT
634 ENTRY(__boot_cpu_mode)
635         .long   BOOT_CPU_MODE_EL2
636         .long   BOOT_CPU_MODE_EL1
637         .popsection
638
639         /*
640          * This provides a "holding pen" for platforms to hold all secondary
641          * cores are held until we're ready for them to initialise.
642          */
643 ENTRY(secondary_holding_pen)
644         bl      el2_setup                       // Drop to EL1, w20=cpu_boot_mode
645         bl      set_cpu_boot_mode_flag
646         mrs     x0, mpidr_el1
647         ldr     x1, =MPIDR_HWID_BITMASK
648         and     x0, x0, x1
649         adr_l   x3, secondary_holding_pen_release
650 pen:    ldr     x4, [x3]
651         cmp     x4, x0
652         b.eq    secondary_startup
653         wfe
654         b       pen
655 ENDPROC(secondary_holding_pen)
656
657         /*
658          * Secondary entry point that jumps straight into the kernel. Only to
659          * be used where CPUs are brought online dynamically by the kernel.
660          */
661 ENTRY(secondary_entry)
662         bl      el2_setup                       // Drop to EL1
663         bl      set_cpu_boot_mode_flag
664         b       secondary_startup
665 ENDPROC(secondary_entry)
666
667 ENTRY(secondary_startup)
668         /*
669          * Common entry point for secondary CPUs.
670          */
671         adrp    x25, idmap_pg_dir
672         adrp    x26, swapper_pg_dir
673         bl      __cpu_setup                     // initialise processor
674
675         ldr     x8, kimage_vaddr
676         ldr     w9, 0f
677         sub     x27, x8, w9, sxtw               // address to jump to after enabling the MMU
678         b       __enable_mmu
679 ENDPROC(secondary_startup)
680 0:      .long   (_text - TEXT_OFFSET) - __secondary_switched
681
682 ENTRY(__secondary_switched)
683         adr_l   x5, vectors
684         msr     vbar_el1, x5
685         isb
686
687         ldr_l   x0, secondary_data              // get secondary_data.stack
688         mov     sp, x0
689         and     x0, x0, #~(THREAD_SIZE - 1)
690         msr     sp_el0, x0                      // save thread_info
691         mov     x29, #0
692         b       secondary_start_kernel
693 ENDPROC(__secondary_switched)
694
695 /*
696  * Enable the MMU.
697  *
698  *  x0  = SCTLR_EL1 value for turning on the MMU.
699  *  x27 = *virtual* address to jump to upon completion
700  *
701  * Other registers depend on the function called upon completion.
702  *
703  * Checks if the selected granule size is supported by the CPU.
704  * If it isn't, park the CPU
705  */
706         .section        ".idmap.text", "ax"
707 __enable_mmu:
708         mrs     x18, sctlr_el1                  // preserve old SCTLR_EL1 value
709         mrs     x1, ID_AA64MMFR0_EL1
710         ubfx    x2, x1, #ID_AA64MMFR0_TGRAN_SHIFT, 4
711         cmp     x2, #ID_AA64MMFR0_TGRAN_SUPPORTED
712         b.ne    __no_granule_support
713         msr     ttbr0_el1, x25                  // load TTBR0
714         msr     ttbr1_el1, x26                  // load TTBR1
715         isb
716         msr     sctlr_el1, x0
717         isb
718         /*
719          * Invalidate the local I-cache so that any instructions fetched
720          * speculatively from the PoC are discarded, since they may have
721          * been dynamically patched at the PoU.
722          */
723         ic      iallu
724         dsb     nsh
725         isb
726 #ifdef CONFIG_RANDOMIZE_BASE
727         mov     x19, x0                         // preserve new SCTLR_EL1 value
728         blr     x27
729
730         /*
731          * If we return here, we have a KASLR displacement in x23 which we need
732          * to take into account by discarding the current kernel mapping and
733          * creating a new one.
734          */
735         msr     sctlr_el1, x18                  // disable the MMU
736         isb
737         bl      __create_page_tables            // recreate kernel mapping
738
739         msr     sctlr_el1, x19                  // re-enable the MMU
740         isb
741         ic      iallu                           // flush instructions fetched
742         dsb     nsh                             // via old mapping
743         isb
744         add     x27, x27, x23                   // relocated __mmap_switched
745 #endif
746         br      x27
747 ENDPROC(__enable_mmu)
748
749 __no_granule_support:
750         wfe
751         b __no_granule_support
752 ENDPROC(__no_granule_support)