c0ebe6fade630ef6f124f9a345600290de473055
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / include / asm / ptrace.h
1 /*
2  * Based on arch/arm/include/asm/ptrace.h
3  *
4  * Copyright (C) 1996-2003 Russell King
5  * Copyright (C) 2012 ARM Ltd.
6  *
7  * This program is free software; you can redistribute it and/or modify
8  * it under the terms of the GNU General Public License version 2 as
9  * published by the Free Software Foundation.
10  *
11  * This program is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  *
16  * You should have received a copy of the GNU General Public License
17  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
18  */
19 #ifndef __ASM_PTRACE_H
20 #define __ASM_PTRACE_H
21
22 #include <uapi/asm/ptrace.h>
23
24 /* AArch32-specific ptrace requests */
25 #define COMPAT_PTRACE_GETREGS           12
26 #define COMPAT_PTRACE_SETREGS           13
27 #define COMPAT_PTRACE_GET_THREAD_AREA   22
28 #define COMPAT_PTRACE_SET_SYSCALL       23
29 #define COMPAT_PTRACE_GETVFPREGS        27
30 #define COMPAT_PTRACE_SETVFPREGS        28
31 #define COMPAT_PTRACE_GETHBPREGS        29
32 #define COMPAT_PTRACE_SETHBPREGS        30
33
34 /* AArch32 CPSR bits */
35 #define COMPAT_PSR_MODE_MASK    0x0000001f
36 #define COMPAT_PSR_MODE_USR     0x00000010
37 #define COMPAT_PSR_MODE_FIQ     0x00000011
38 #define COMPAT_PSR_MODE_IRQ     0x00000012
39 #define COMPAT_PSR_MODE_SVC     0x00000013
40 #define COMPAT_PSR_MODE_ABT     0x00000017
41 #define COMPAT_PSR_MODE_HYP     0x0000001a
42 #define COMPAT_PSR_MODE_UND     0x0000001b
43 #define COMPAT_PSR_MODE_SYS     0x0000001f
44 #define COMPAT_PSR_T_BIT        0x00000020
45 #define COMPAT_PSR_F_BIT        0x00000040
46 #define COMPAT_PSR_I_BIT        0x00000080
47 #define COMPAT_PSR_A_BIT        0x00000100
48 #define COMPAT_PSR_E_BIT        0x00000200
49 #define COMPAT_PSR_J_BIT        0x01000000
50 #define COMPAT_PSR_Q_BIT        0x08000000
51 #define COMPAT_PSR_V_BIT        0x10000000
52 #define COMPAT_PSR_C_BIT        0x20000000
53 #define COMPAT_PSR_Z_BIT        0x40000000
54 #define COMPAT_PSR_N_BIT        0x80000000
55 #define COMPAT_PSR_IT_MASK      0x0600fc00      /* If-Then execution state mask */
56 /*
57  * These are 'magic' values for PTRACE_PEEKUSR that return info about where a
58  * process is located in memory.
59  */
60 #define COMPAT_PT_TEXT_ADDR             0x10000
61 #define COMPAT_PT_DATA_ADDR             0x10004
62 #define COMPAT_PT_TEXT_END_ADDR         0x10008
63
64 /*
65  * used to skip a system call when tracer changes its number to -1
66  * with ptrace(PTRACE_SET_SYSCALL)
67  */
68 #define RET_SKIP_SYSCALL        -1
69 #define IS_SKIP_SYSCALL(no)     ((int)(no & 0xffffffff) == -1)
70
71 #ifndef __ASSEMBLY__
72
73 /* sizeof(struct user) for AArch32 */
74 #define COMPAT_USER_SZ  296
75
76 /* Architecturally defined mapping between AArch32 and AArch64 registers */
77 #define compat_usr(x)   regs[(x)]
78 #define compat_sp       regs[13]
79 #define compat_lr       regs[14]
80 #define compat_sp_hyp   regs[15]
81 #define compat_sp_irq   regs[16]
82 #define compat_lr_irq   regs[17]
83 #define compat_sp_svc   regs[18]
84 #define compat_lr_svc   regs[19]
85 #define compat_sp_abt   regs[20]
86 #define compat_lr_abt   regs[21]
87 #define compat_sp_und   regs[22]
88 #define compat_lr_und   regs[23]
89 #define compat_r8_fiq   regs[24]
90 #define compat_r9_fiq   regs[25]
91 #define compat_r10_fiq  regs[26]
92 #define compat_r11_fiq  regs[27]
93 #define compat_r12_fiq  regs[28]
94 #define compat_sp_fiq   regs[29]
95 #define compat_lr_fiq   regs[30]
96
97 /*
98  * This struct defines the way the registers are stored on the stack during an
99  * exception. Note that sizeof(struct pt_regs) has to be a multiple of 16 (for
100  * stack alignment). struct user_pt_regs must form a prefix of struct pt_regs.
101  */
102 struct pt_regs {
103         union {
104                 struct user_pt_regs user_regs;
105                 struct {
106                         u64 regs[31];
107                         u64 sp;
108                         u64 pc;
109                         u64 pstate;
110                 };
111         };
112         u64 orig_x0;
113         u64 syscallno;
114 };
115
116 #define arch_has_single_step()  (1)
117
118 #ifdef CONFIG_COMPAT
119 #define compat_thumb_mode(regs) \
120         (((regs)->pstate & COMPAT_PSR_T_BIT))
121 #else
122 #define compat_thumb_mode(regs) (0)
123 #endif
124
125 #define user_mode(regs) \
126         (((regs)->pstate & PSR_MODE_MASK) == PSR_MODE_EL0t)
127
128 #define compat_user_mode(regs)  \
129         (((regs)->pstate & (PSR_MODE32_BIT | PSR_MODE_MASK)) == \
130          (PSR_MODE32_BIT | PSR_MODE_EL0t))
131
132 #define processor_mode(regs) \
133         ((regs)->pstate & PSR_MODE_MASK)
134
135 #define interrupts_enabled(regs) \
136         (!((regs)->pstate & PSR_I_BIT))
137
138 #define fast_interrupts_enabled(regs) \
139         (!((regs)->pstate & PSR_F_BIT))
140
141 #define user_stack_pointer(regs) \
142         (!compat_user_mode(regs) ? (regs)->sp : (regs)->compat_sp)
143
144 static inline unsigned long regs_return_value(struct pt_regs *regs)
145 {
146         return regs->regs[0];
147 }
148
149 /*
150  * Are the current registers suitable for user mode? (used to maintain
151  * security in signal handlers)
152  */
153 static inline int valid_user_regs(struct user_pt_regs *regs)
154 {
155         if (user_mode(regs) && (regs->pstate & PSR_I_BIT) == 0) {
156                 regs->pstate &= ~(PSR_F_BIT | PSR_A_BIT);
157
158                 /* The T bit is reserved for AArch64 */
159                 if (!(regs->pstate & PSR_MODE32_BIT))
160                         regs->pstate &= ~COMPAT_PSR_T_BIT;
161
162                 return 1;
163         }
164
165         /*
166          * Force PSR to something logical...
167          */
168         regs->pstate &= PSR_f | PSR_s | (PSR_x & ~PSR_A_BIT) | \
169                         COMPAT_PSR_T_BIT | PSR_MODE32_BIT;
170
171         if (!(regs->pstate & PSR_MODE32_BIT)) {
172                 regs->pstate &= ~COMPAT_PSR_T_BIT;
173                 regs->pstate |= PSR_MODE_EL0t;
174         }
175
176         return 0;
177 }
178
179 #define instruction_pointer(regs)       (regs)->pc
180
181 #ifdef CONFIG_SMP
182 extern unsigned long profile_pc(struct pt_regs *regs);
183 #else
184 #define profile_pc(regs) instruction_pointer(regs)
185 #endif
186
187 /*
188  * True if instr is a 32-bit thumb instruction. This works if instr
189  * is the first or only half-word of a thumb instruction. It also works
190  * when instr holds all 32-bits of a wide thumb instruction if stored
191  * in the form (first_half<<16)|(second_half)
192  */
193 #define is_wide_instruction(instr)      ((unsigned)(instr) >= 0xe800)
194
195 #endif /* __ASSEMBLY__ */
196 #endif