arm64: mm: move pte_* macros
[firefly-linux-kernel-4.4.55.git] / arch / arm64 / include / asm / pgtable.h
1 /*
2  * Copyright (C) 2012 ARM Ltd.
3  *
4  * This program is free software; you can redistribute it and/or modify
5  * it under the terms of the GNU General Public License version 2 as
6  * published by the Free Software Foundation.
7  *
8  * This program is distributed in the hope that it will be useful,
9  * but WITHOUT ANY WARRANTY; without even the implied warranty of
10  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
11  * GNU General Public License for more details.
12  *
13  * You should have received a copy of the GNU General Public License
14  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
15  */
16 #ifndef __ASM_PGTABLE_H
17 #define __ASM_PGTABLE_H
18
19 #include <asm/bug.h>
20 #include <asm/proc-fns.h>
21
22 #include <asm/memory.h>
23 #include <asm/pgtable-hwdef.h>
24
25 /*
26  * Software defined PTE bits definition.
27  */
28 #define PTE_VALID               (_AT(pteval_t, 1) << 0)
29 #define PTE_WRITE               (PTE_DBM)                /* same as DBM (51) */
30 #define PTE_DIRTY               (_AT(pteval_t, 1) << 55)
31 #define PTE_SPECIAL             (_AT(pteval_t, 1) << 56)
32 #define PTE_PROT_NONE           (_AT(pteval_t, 1) << 58) /* only when !PTE_VALID */
33
34 /*
35  * VMALLOC and SPARSEMEM_VMEMMAP ranges.
36  *
37  * VMEMAP_SIZE: allows the whole linear region to be covered by a struct page array
38  *      (rounded up to PUD_SIZE).
39  * VMALLOC_START: beginning of the kernel VA space
40  * VMALLOC_END: extends to the available space below vmmemmap, PCI I/O space,
41  *      fixed mappings and modules
42  */
43 #define VMEMMAP_SIZE            ALIGN((1UL << (VA_BITS - PAGE_SHIFT)) * sizeof(struct page), PUD_SIZE)
44
45 #ifndef CONFIG_KASAN
46 #define VMALLOC_START           (VA_START)
47 #else
48 #include <asm/kasan.h>
49 #define VMALLOC_START           (KASAN_SHADOW_END + SZ_64K)
50 #endif
51
52 #define VMALLOC_END             (PAGE_OFFSET - PUD_SIZE - VMEMMAP_SIZE - SZ_64K)
53
54 #define VMEMMAP_START           (VMALLOC_END + SZ_64K)
55 #define vmemmap                 ((struct page *)VMEMMAP_START - \
56                                  SECTION_ALIGN_DOWN(memstart_addr >> PAGE_SHIFT))
57
58 #define FIRST_USER_ADDRESS      0UL
59
60 #ifndef __ASSEMBLY__
61
62 #include <linux/mmdebug.h>
63
64 extern void __pte_error(const char *file, int line, unsigned long val);
65 extern void __pmd_error(const char *file, int line, unsigned long val);
66 extern void __pud_error(const char *file, int line, unsigned long val);
67 extern void __pgd_error(const char *file, int line, unsigned long val);
68
69 #define PROT_DEFAULT            (PTE_TYPE_PAGE | PTE_AF | PTE_SHARED)
70 #define PROT_SECT_DEFAULT       (PMD_TYPE_SECT | PMD_SECT_AF | PMD_SECT_S)
71
72 #define PROT_DEVICE_nGnRnE      (PROT_DEFAULT | PTE_PXN | PTE_UXN | PTE_DIRTY | PTE_WRITE | PTE_ATTRINDX(MT_DEVICE_nGnRnE))
73 #define PROT_DEVICE_nGnRE       (PROT_DEFAULT | PTE_PXN | PTE_UXN | PTE_DIRTY | PTE_WRITE | PTE_ATTRINDX(MT_DEVICE_nGnRE))
74 #define PROT_NORMAL_NC          (PROT_DEFAULT | PTE_PXN | PTE_UXN | PTE_DIRTY | PTE_WRITE | PTE_ATTRINDX(MT_NORMAL_NC))
75 #define PROT_NORMAL_WT          (PROT_DEFAULT | PTE_PXN | PTE_UXN | PTE_DIRTY | PTE_WRITE | PTE_ATTRINDX(MT_NORMAL_WT))
76 #define PROT_NORMAL             (PROT_DEFAULT | PTE_PXN | PTE_UXN | PTE_DIRTY | PTE_WRITE | PTE_ATTRINDX(MT_NORMAL))
77
78 #define PROT_SECT_DEVICE_nGnRE  (PROT_SECT_DEFAULT | PMD_SECT_PXN | PMD_SECT_UXN | PMD_ATTRINDX(MT_DEVICE_nGnRE))
79 #define PROT_SECT_NORMAL        (PROT_SECT_DEFAULT | PMD_SECT_PXN | PMD_SECT_UXN | PMD_ATTRINDX(MT_NORMAL))
80 #define PROT_SECT_NORMAL_EXEC   (PROT_SECT_DEFAULT | PMD_SECT_UXN | PMD_ATTRINDX(MT_NORMAL))
81
82 #define _PAGE_DEFAULT           (PROT_DEFAULT | PTE_ATTRINDX(MT_NORMAL))
83
84 #define PAGE_KERNEL             __pgprot(_PAGE_DEFAULT | PTE_PXN | PTE_UXN | PTE_DIRTY | PTE_WRITE)
85 #define PAGE_KERNEL_RO          __pgprot(_PAGE_DEFAULT | PTE_PXN | PTE_UXN | PTE_DIRTY | PTE_RDONLY)
86 #define PAGE_KERNEL_ROX         __pgprot(_PAGE_DEFAULT | PTE_UXN | PTE_DIRTY | PTE_RDONLY)
87 #define PAGE_KERNEL_EXEC        __pgprot(_PAGE_DEFAULT | PTE_UXN | PTE_DIRTY | PTE_WRITE)
88 #define PAGE_KERNEL_EXEC_CONT   __pgprot(_PAGE_DEFAULT | PTE_UXN | PTE_DIRTY | PTE_WRITE | PTE_CONT)
89
90 #define PAGE_HYP                __pgprot(_PAGE_DEFAULT | PTE_HYP)
91 #define PAGE_HYP_DEVICE         __pgprot(PROT_DEVICE_nGnRE | PTE_HYP)
92
93 #define PAGE_S2                 __pgprot(PROT_DEFAULT | PTE_S2_MEMATTR(MT_S2_NORMAL) | PTE_S2_RDONLY)
94 #define PAGE_S2_DEVICE          __pgprot(PROT_DEFAULT | PTE_S2_MEMATTR(MT_S2_DEVICE_nGnRE) | PTE_S2_RDONLY | PTE_UXN)
95
96 #define PAGE_NONE               __pgprot(((_PAGE_DEFAULT) & ~PTE_VALID) | PTE_PROT_NONE | PTE_PXN | PTE_UXN)
97 #define PAGE_SHARED             __pgprot(_PAGE_DEFAULT | PTE_USER | PTE_NG | PTE_PXN | PTE_UXN | PTE_WRITE)
98 #define PAGE_SHARED_EXEC        __pgprot(_PAGE_DEFAULT | PTE_USER | PTE_NG | PTE_PXN | PTE_WRITE)
99 #define PAGE_COPY               __pgprot(_PAGE_DEFAULT | PTE_USER | PTE_NG | PTE_PXN | PTE_UXN)
100 #define PAGE_COPY_EXEC          __pgprot(_PAGE_DEFAULT | PTE_USER | PTE_NG | PTE_PXN)
101 #define PAGE_READONLY           __pgprot(_PAGE_DEFAULT | PTE_USER | PTE_NG | PTE_PXN | PTE_UXN)
102 #define PAGE_READONLY_EXEC      __pgprot(_PAGE_DEFAULT | PTE_USER | PTE_NG | PTE_PXN)
103
104 #define __P000  PAGE_NONE
105 #define __P001  PAGE_READONLY
106 #define __P010  PAGE_COPY
107 #define __P011  PAGE_COPY
108 #define __P100  PAGE_READONLY_EXEC
109 #define __P101  PAGE_READONLY_EXEC
110 #define __P110  PAGE_COPY_EXEC
111 #define __P111  PAGE_COPY_EXEC
112
113 #define __S000  PAGE_NONE
114 #define __S001  PAGE_READONLY
115 #define __S010  PAGE_SHARED
116 #define __S011  PAGE_SHARED
117 #define __S100  PAGE_READONLY_EXEC
118 #define __S101  PAGE_READONLY_EXEC
119 #define __S110  PAGE_SHARED_EXEC
120 #define __S111  PAGE_SHARED_EXEC
121
122 /*
123  * ZERO_PAGE is a global shared page that is always zero: used
124  * for zero-mapped memory areas etc..
125  */
126 extern unsigned long empty_zero_page[PAGE_SIZE / sizeof(unsigned long)];
127 #define ZERO_PAGE(vaddr)        virt_to_page(empty_zero_page)
128
129 #define pte_ERROR(pte)          __pte_error(__FILE__, __LINE__, pte_val(pte))
130
131 #define pte_pfn(pte)            ((pte_val(pte) & PHYS_MASK) >> PAGE_SHIFT)
132
133 #define pfn_pte(pfn,prot)       (__pte(((phys_addr_t)(pfn) << PAGE_SHIFT) | pgprot_val(prot)))
134
135 #define pte_none(pte)           (!pte_val(pte))
136 #define pte_clear(mm,addr,ptep) set_pte(ptep, __pte(0))
137 #define pte_page(pte)           (pfn_to_page(pte_pfn(pte)))
138
139 /*
140  * The following only work if pte_present(). Undefined behaviour otherwise.
141  */
142 #define pte_present(pte)        (!!(pte_val(pte) & (PTE_VALID | PTE_PROT_NONE)))
143 #define pte_young(pte)          (!!(pte_val(pte) & PTE_AF))
144 #define pte_special(pte)        (!!(pte_val(pte) & PTE_SPECIAL))
145 #define pte_write(pte)          (!!(pte_val(pte) & PTE_WRITE))
146 #define pte_exec(pte)           (!(pte_val(pte) & PTE_UXN))
147 #define pte_cont(pte)           (!!(pte_val(pte) & PTE_CONT))
148 #define pte_user(pte)           (!!(pte_val(pte) & PTE_USER))
149
150 #ifdef CONFIG_ARM64_HW_AFDBM
151 #define pte_hw_dirty(pte)       (pte_write(pte) && !(pte_val(pte) & PTE_RDONLY))
152 #else
153 #define pte_hw_dirty(pte)       (0)
154 #endif
155 #define pte_sw_dirty(pte)       (!!(pte_val(pte) & PTE_DIRTY))
156 #define pte_dirty(pte)          (pte_sw_dirty(pte) || pte_hw_dirty(pte))
157
158 #define pte_valid(pte)          (!!(pte_val(pte) & PTE_VALID))
159 #define pte_valid_not_user(pte) \
160         ((pte_val(pte) & (PTE_VALID | PTE_USER)) == PTE_VALID)
161 #define pte_valid_young(pte) \
162         ((pte_val(pte) & (PTE_VALID | PTE_AF)) == (PTE_VALID | PTE_AF))
163
164 /*
165  * Could the pte be present in the TLB? We must check mm_tlb_flush_pending
166  * so that we don't erroneously return false for pages that have been
167  * remapped as PROT_NONE but are yet to be flushed from the TLB.
168  */
169 #define pte_accessible(mm, pte) \
170         (mm_tlb_flush_pending(mm) ? pte_present(pte) : pte_valid_young(pte))
171
172 static inline pte_t clear_pte_bit(pte_t pte, pgprot_t prot)
173 {
174         pte_val(pte) &= ~pgprot_val(prot);
175         return pte;
176 }
177
178 static inline pte_t set_pte_bit(pte_t pte, pgprot_t prot)
179 {
180         pte_val(pte) |= pgprot_val(prot);
181         return pte;
182 }
183
184 static inline pte_t pte_wrprotect(pte_t pte)
185 {
186         return clear_pte_bit(pte, __pgprot(PTE_WRITE));
187 }
188
189 static inline pte_t pte_mkwrite(pte_t pte)
190 {
191         return set_pte_bit(pte, __pgprot(PTE_WRITE));
192 }
193
194 static inline pte_t pte_mkclean(pte_t pte)
195 {
196         return clear_pte_bit(pte, __pgprot(PTE_DIRTY));
197 }
198
199 static inline pte_t pte_mkdirty(pte_t pte)
200 {
201         return set_pte_bit(pte, __pgprot(PTE_DIRTY));
202 }
203
204 static inline pte_t pte_mkold(pte_t pte)
205 {
206         return clear_pte_bit(pte, __pgprot(PTE_AF));
207 }
208
209 static inline pte_t pte_mkyoung(pte_t pte)
210 {
211         return set_pte_bit(pte, __pgprot(PTE_AF));
212 }
213
214 static inline pte_t pte_mkspecial(pte_t pte)
215 {
216         return set_pte_bit(pte, __pgprot(PTE_SPECIAL));
217 }
218
219 static inline pte_t pte_mkcont(pte_t pte)
220 {
221         pte = set_pte_bit(pte, __pgprot(PTE_CONT));
222         return set_pte_bit(pte, __pgprot(PTE_TYPE_PAGE));
223 }
224
225 static inline pte_t pte_mknoncont(pte_t pte)
226 {
227         return clear_pte_bit(pte, __pgprot(PTE_CONT));
228 }
229
230 static inline pmd_t pmd_mkcont(pmd_t pmd)
231 {
232         return __pmd(pmd_val(pmd) | PMD_SECT_CONT);
233 }
234
235 static inline void set_pte(pte_t *ptep, pte_t pte)
236 {
237         *ptep = pte;
238
239         /*
240          * Only if the new pte is valid and kernel, otherwise TLB maintenance
241          * or update_mmu_cache() have the necessary barriers.
242          */
243         if (pte_valid_not_user(pte)) {
244                 dsb(ishst);
245                 isb();
246         }
247 }
248
249 struct mm_struct;
250 struct vm_area_struct;
251
252 extern void __sync_icache_dcache(pte_t pteval, unsigned long addr);
253
254 /*
255  * PTE bits configuration in the presence of hardware Dirty Bit Management
256  * (PTE_WRITE == PTE_DBM):
257  *
258  * Dirty  Writable | PTE_RDONLY  PTE_WRITE  PTE_DIRTY (sw)
259  *   0      0      |   1           0          0
260  *   0      1      |   1           1          0
261  *   1      0      |   1           0          1
262  *   1      1      |   0           1          x
263  *
264  * When hardware DBM is not present, the sofware PTE_DIRTY bit is updated via
265  * the page fault mechanism. Checking the dirty status of a pte becomes:
266  *
267  *   PTE_DIRTY || (PTE_WRITE && !PTE_RDONLY)
268  */
269 static inline void set_pte_at(struct mm_struct *mm, unsigned long addr,
270                               pte_t *ptep, pte_t pte)
271 {
272         if (pte_present(pte)) {
273                 if (pte_sw_dirty(pte) && pte_write(pte))
274                         pte_val(pte) &= ~PTE_RDONLY;
275                 else
276                         pte_val(pte) |= PTE_RDONLY;
277                 if (pte_user(pte) && pte_exec(pte) && !pte_special(pte))
278                         __sync_icache_dcache(pte, addr);
279         }
280
281         /*
282          * If the existing pte is valid, check for potential race with
283          * hardware updates of the pte (ptep_set_access_flags safely changes
284          * valid ptes without going through an invalid entry).
285          */
286         if (IS_ENABLED(CONFIG_ARM64_HW_AFDBM) &&
287             pte_valid(*ptep) && pte_valid(pte)) {
288                 VM_WARN_ONCE(!pte_young(pte),
289                              "%s: racy access flag clearing: 0x%016llx -> 0x%016llx",
290                              __func__, pte_val(*ptep), pte_val(pte));
291                 VM_WARN_ONCE(pte_write(*ptep) && !pte_dirty(pte),
292                              "%s: racy dirty state clearing: 0x%016llx -> 0x%016llx",
293                              __func__, pte_val(*ptep), pte_val(pte));
294         }
295
296         set_pte(ptep, pte);
297 }
298
299 /*
300  * Huge pte definitions.
301  */
302 #define pte_huge(pte)           (!(pte_val(pte) & PTE_TABLE_BIT))
303 #define pte_mkhuge(pte)         (__pte(pte_val(pte) & ~PTE_TABLE_BIT))
304
305 /*
306  * Hugetlb definitions.
307  */
308 #define HUGE_MAX_HSTATE         4
309 #define HPAGE_SHIFT             PMD_SHIFT
310 #define HPAGE_SIZE              (_AC(1, UL) << HPAGE_SHIFT)
311 #define HPAGE_MASK              (~(HPAGE_SIZE - 1))
312 #define HUGETLB_PAGE_ORDER      (HPAGE_SHIFT - PAGE_SHIFT)
313
314 #define __HAVE_ARCH_PTE_SPECIAL
315
316 static inline pte_t pud_pte(pud_t pud)
317 {
318         return __pte(pud_val(pud));
319 }
320
321 static inline pmd_t pud_pmd(pud_t pud)
322 {
323         return __pmd(pud_val(pud));
324 }
325
326 static inline pte_t pmd_pte(pmd_t pmd)
327 {
328         return __pte(pmd_val(pmd));
329 }
330
331 static inline pmd_t pte_pmd(pte_t pte)
332 {
333         return __pmd(pte_val(pte));
334 }
335
336 static inline pgprot_t mk_sect_prot(pgprot_t prot)
337 {
338         return __pgprot(pgprot_val(prot) & ~PTE_TABLE_BIT);
339 }
340
341 /*
342  * THP definitions.
343  */
344
345 #ifdef CONFIG_TRANSPARENT_HUGEPAGE
346 #define pmd_trans_huge(pmd)     (pmd_val(pmd) && !(pmd_val(pmd) & PMD_TABLE_BIT))
347 #define pmd_trans_splitting(pmd)        pte_special(pmd_pte(pmd))
348 #ifdef CONFIG_HAVE_RCU_TABLE_FREE
349 #define __HAVE_ARCH_PMDP_SPLITTING_FLUSH
350 struct vm_area_struct;
351 void pmdp_splitting_flush(struct vm_area_struct *vma, unsigned long address,
352                           pmd_t *pmdp);
353 #endif /* CONFIG_HAVE_RCU_TABLE_FREE */
354 #endif /* CONFIG_TRANSPARENT_HUGEPAGE */
355
356 #define pmd_dirty(pmd)          pte_dirty(pmd_pte(pmd))
357 #define pmd_young(pmd)          pte_young(pmd_pte(pmd))
358 #define pmd_wrprotect(pmd)      pte_pmd(pte_wrprotect(pmd_pte(pmd)))
359 #define pmd_mksplitting(pmd)    pte_pmd(pte_mkspecial(pmd_pte(pmd)))
360 #define pmd_mkold(pmd)          pte_pmd(pte_mkold(pmd_pte(pmd)))
361 #define pmd_mkwrite(pmd)        pte_pmd(pte_mkwrite(pmd_pte(pmd)))
362 #define pmd_mkclean(pmd)       pte_pmd(pte_mkclean(pmd_pte(pmd)))
363 #define pmd_mkdirty(pmd)        pte_pmd(pte_mkdirty(pmd_pte(pmd)))
364 #define pmd_mkyoung(pmd)        pte_pmd(pte_mkyoung(pmd_pte(pmd)))
365 #define pmd_mknotpresent(pmd)   (__pmd(pmd_val(pmd) & ~PMD_TYPE_MASK))
366
367 #define __HAVE_ARCH_PMD_WRITE
368 #define pmd_write(pmd)          pte_write(pmd_pte(pmd))
369
370 #define pmd_mkhuge(pmd)         (__pmd(pmd_val(pmd) & ~PMD_TABLE_BIT))
371
372 #define pmd_pfn(pmd)            (((pmd_val(pmd) & PMD_MASK) & PHYS_MASK) >> PAGE_SHIFT)
373 #define pfn_pmd(pfn,prot)       (__pmd(((phys_addr_t)(pfn) << PAGE_SHIFT) | pgprot_val(prot)))
374 #define mk_pmd(page,prot)       pfn_pmd(page_to_pfn(page),prot)
375
376 #define pud_write(pud)          pte_write(pud_pte(pud))
377 #define pud_pfn(pud)            (((pud_val(pud) & PUD_MASK) & PHYS_MASK) >> PAGE_SHIFT)
378
379 #define set_pmd_at(mm, addr, pmdp, pmd) set_pte_at(mm, addr, (pte_t *)pmdp, pmd_pte(pmd))
380
381 static inline int has_transparent_hugepage(void)
382 {
383         return 1;
384 }
385
386 #define __pgprot_modify(prot,mask,bits) \
387         __pgprot((pgprot_val(prot) & ~(mask)) | (bits))
388
389 /*
390  * Mark the prot value as uncacheable and unbufferable.
391  */
392 #define pgprot_noncached(prot) \
393         __pgprot_modify(prot, PTE_ATTRINDX_MASK, PTE_ATTRINDX(MT_DEVICE_nGnRnE) | PTE_PXN | PTE_UXN)
394 #define pgprot_writecombine(prot) \
395         __pgprot_modify(prot, PTE_ATTRINDX_MASK, PTE_ATTRINDX(MT_NORMAL_NC) | PTE_PXN | PTE_UXN)
396 #define pgprot_device(prot) \
397         __pgprot_modify(prot, PTE_ATTRINDX_MASK, PTE_ATTRINDX(MT_DEVICE_nGnRE) | PTE_PXN | PTE_UXN)
398 #define __HAVE_PHYS_MEM_ACCESS_PROT
399 struct file;
400 extern pgprot_t phys_mem_access_prot(struct file *file, unsigned long pfn,
401                                      unsigned long size, pgprot_t vma_prot);
402
403 #define pmd_none(pmd)           (!pmd_val(pmd))
404 #define pmd_present(pmd)        (pmd_val(pmd))
405
406 #define pmd_bad(pmd)            (!(pmd_val(pmd) & 2))
407
408 #define pmd_table(pmd)          ((pmd_val(pmd) & PMD_TYPE_MASK) == \
409                                  PMD_TYPE_TABLE)
410 #define pmd_sect(pmd)           ((pmd_val(pmd) & PMD_TYPE_MASK) == \
411                                  PMD_TYPE_SECT)
412
413 #ifdef CONFIG_ARM64_64K_PAGES
414 #define pud_sect(pud)           (0)
415 #define pud_table(pud)          (1)
416 #else
417 #define pud_sect(pud)           ((pud_val(pud) & PUD_TYPE_MASK) == \
418                                  PUD_TYPE_SECT)
419 #define pud_table(pud)          ((pud_val(pud) & PUD_TYPE_MASK) == \
420                                  PUD_TYPE_TABLE)
421 #endif
422
423 static inline void set_pmd(pmd_t *pmdp, pmd_t pmd)
424 {
425         *pmdp = pmd;
426         dsb(ishst);
427         isb();
428 }
429
430 static inline void pmd_clear(pmd_t *pmdp)
431 {
432         set_pmd(pmdp, __pmd(0));
433 }
434
435 static inline pte_t *pmd_page_vaddr(pmd_t pmd)
436 {
437         return __va(pmd_val(pmd) & PHYS_MASK & (s32)PAGE_MASK);
438 }
439
440 /* Find an entry in the third-level page table. */
441 #define pte_index(addr)         (((addr) >> PAGE_SHIFT) & (PTRS_PER_PTE - 1))
442
443 #define pte_offset_kernel(dir,addr)     (pmd_page_vaddr(*(dir)) + pte_index(addr))
444
445 #define pte_offset_map(dir,addr)        pte_offset_kernel((dir), (addr))
446 #define pte_offset_map_nested(dir,addr) pte_offset_kernel((dir), (addr))
447 #define pte_unmap(pte)                  do { } while (0)
448 #define pte_unmap_nested(pte)           do { } while (0)
449
450 #define pmd_page(pmd)           pfn_to_page(__phys_to_pfn(pmd_val(pmd) & PHYS_MASK))
451
452 /*
453  * Conversion functions: convert a page and protection to a page entry,
454  * and a page entry and page directory to the page they refer to.
455  */
456 #define mk_pte(page,prot)       pfn_pte(page_to_pfn(page),prot)
457
458 #if CONFIG_PGTABLE_LEVELS > 2
459
460 #define pmd_ERROR(pmd)          __pmd_error(__FILE__, __LINE__, pmd_val(pmd))
461
462 #define pud_none(pud)           (!pud_val(pud))
463 #define pud_bad(pud)            (!(pud_val(pud) & 2))
464 #define pud_present(pud)        (pud_val(pud))
465
466 static inline void set_pud(pud_t *pudp, pud_t pud)
467 {
468         *pudp = pud;
469         dsb(ishst);
470         isb();
471 }
472
473 static inline void pud_clear(pud_t *pudp)
474 {
475         set_pud(pudp, __pud(0));
476 }
477
478 static inline pmd_t *pud_page_vaddr(pud_t pud)
479 {
480         return __va(pud_val(pud) & PHYS_MASK & (s32)PAGE_MASK);
481 }
482
483 /* Find an entry in the second-level page table. */
484 #define pmd_index(addr)         (((addr) >> PMD_SHIFT) & (PTRS_PER_PMD - 1))
485
486 static inline pmd_t *pmd_offset(pud_t *pud, unsigned long addr)
487 {
488         return (pmd_t *)pud_page_vaddr(*pud) + pmd_index(addr);
489 }
490
491 #define pud_page(pud)           pfn_to_page(__phys_to_pfn(pud_val(pud) & PHYS_MASK))
492
493 #endif  /* CONFIG_PGTABLE_LEVELS > 2 */
494
495 #if CONFIG_PGTABLE_LEVELS > 3
496
497 #define pud_ERROR(pud)          __pud_error(__FILE__, __LINE__, pud_val(pud))
498
499 #define pgd_none(pgd)           (!pgd_val(pgd))
500 #define pgd_bad(pgd)            (!(pgd_val(pgd) & 2))
501 #define pgd_present(pgd)        (pgd_val(pgd))
502
503 static inline void set_pgd(pgd_t *pgdp, pgd_t pgd)
504 {
505         *pgdp = pgd;
506         dsb(ishst);
507 }
508
509 static inline void pgd_clear(pgd_t *pgdp)
510 {
511         set_pgd(pgdp, __pgd(0));
512 }
513
514 static inline pud_t *pgd_page_vaddr(pgd_t pgd)
515 {
516         return __va(pgd_val(pgd) & PHYS_MASK & (s32)PAGE_MASK);
517 }
518
519 /* Find an entry in the frst-level page table. */
520 #define pud_index(addr)         (((addr) >> PUD_SHIFT) & (PTRS_PER_PUD - 1))
521
522 static inline pud_t *pud_offset(pgd_t *pgd, unsigned long addr)
523 {
524         return (pud_t *)pgd_page_vaddr(*pgd) + pud_index(addr);
525 }
526
527 #define pgd_page(pgd)           pfn_to_page(__phys_to_pfn(pgd_val(pgd) & PHYS_MASK))
528
529 #endif  /* CONFIG_PGTABLE_LEVELS > 3 */
530
531 #define pgd_ERROR(pgd)          __pgd_error(__FILE__, __LINE__, pgd_val(pgd))
532
533 /* to find an entry in a page-table-directory */
534 #define pgd_index(addr)         (((addr) >> PGDIR_SHIFT) & (PTRS_PER_PGD - 1))
535
536 #define pgd_offset(mm, addr)    ((mm)->pgd+pgd_index(addr))
537
538 /* to find an entry in a kernel page-table-directory */
539 #define pgd_offset_k(addr)      pgd_offset(&init_mm, addr)
540
541 static inline pte_t pte_modify(pte_t pte, pgprot_t newprot)
542 {
543         const pteval_t mask = PTE_USER | PTE_PXN | PTE_UXN | PTE_RDONLY |
544                               PTE_PROT_NONE | PTE_VALID | PTE_WRITE;
545         /* preserve the hardware dirty information */
546         if (pte_hw_dirty(pte))
547                 pte = pte_mkdirty(pte);
548         pte_val(pte) = (pte_val(pte) & ~mask) | (pgprot_val(newprot) & mask);
549         return pte;
550 }
551
552 static inline pmd_t pmd_modify(pmd_t pmd, pgprot_t newprot)
553 {
554         return pte_pmd(pte_modify(pmd_pte(pmd), newprot));
555 }
556
557 #ifdef CONFIG_ARM64_HW_AFDBM
558 /*
559  * Atomic pte/pmd modifications.
560  */
561 #define __HAVE_ARCH_PTEP_TEST_AND_CLEAR_YOUNG
562 static inline int ptep_test_and_clear_young(struct vm_area_struct *vma,
563                                             unsigned long address,
564                                             pte_t *ptep)
565 {
566         pteval_t pteval;
567         unsigned int tmp, res;
568
569         asm volatile("//        ptep_test_and_clear_young\n"
570         "       prfm    pstl1strm, %2\n"
571         "1:     ldxr    %0, %2\n"
572         "       ubfx    %w3, %w0, %5, #1        // extract PTE_AF (young)\n"
573         "       and     %0, %0, %4              // clear PTE_AF\n"
574         "       stxr    %w1, %0, %2\n"
575         "       cbnz    %w1, 1b\n"
576         : "=&r" (pteval), "=&r" (tmp), "+Q" (pte_val(*ptep)), "=&r" (res)
577         : "L" (~PTE_AF), "I" (ilog2(PTE_AF)));
578
579         return res;
580 }
581
582 #ifdef CONFIG_TRANSPARENT_HUGEPAGE
583 #define __HAVE_ARCH_PMDP_TEST_AND_CLEAR_YOUNG
584 static inline int pmdp_test_and_clear_young(struct vm_area_struct *vma,
585                                             unsigned long address,
586                                             pmd_t *pmdp)
587 {
588         return ptep_test_and_clear_young(vma, address, (pte_t *)pmdp);
589 }
590 #endif /* CONFIG_TRANSPARENT_HUGEPAGE */
591
592 #define __HAVE_ARCH_PTEP_GET_AND_CLEAR
593 static inline pte_t ptep_get_and_clear(struct mm_struct *mm,
594                                        unsigned long address, pte_t *ptep)
595 {
596         pteval_t old_pteval;
597         unsigned int tmp;
598
599         asm volatile("//        ptep_get_and_clear\n"
600         "       prfm    pstl1strm, %2\n"
601         "1:     ldxr    %0, %2\n"
602         "       stxr    %w1, xzr, %2\n"
603         "       cbnz    %w1, 1b\n"
604         : "=&r" (old_pteval), "=&r" (tmp), "+Q" (pte_val(*ptep)));
605
606         return __pte(old_pteval);
607 }
608
609 #ifdef CONFIG_TRANSPARENT_HUGEPAGE
610 #define __HAVE_ARCH_PMDP_GET_AND_CLEAR
611 static inline pmd_t pmdp_get_and_clear(struct mm_struct *mm,
612                                        unsigned long address, pmd_t *pmdp)
613 {
614         return pte_pmd(ptep_get_and_clear(mm, address, (pte_t *)pmdp));
615 }
616 #endif /* CONFIG_TRANSPARENT_HUGEPAGE */
617
618 /*
619  * ptep_set_wrprotect - mark read-only while trasferring potential hardware
620  * dirty status (PTE_DBM && !PTE_RDONLY) to the software PTE_DIRTY bit.
621  */
622 #define __HAVE_ARCH_PTEP_SET_WRPROTECT
623 static inline void ptep_set_wrprotect(struct mm_struct *mm, unsigned long address, pte_t *ptep)
624 {
625         pteval_t pteval;
626         unsigned long tmp;
627
628         asm volatile("//        ptep_set_wrprotect\n"
629         "       prfm    pstl1strm, %2\n"
630         "1:     ldxr    %0, %2\n"
631         "       tst     %0, %4                  // check for hw dirty (!PTE_RDONLY)\n"
632         "       csel    %1, %3, xzr, eq         // set PTE_DIRTY|PTE_RDONLY if dirty\n"
633         "       orr     %0, %0, %1              // if !dirty, PTE_RDONLY is already set\n"
634         "       and     %0, %0, %5              // clear PTE_WRITE/PTE_DBM\n"
635         "       stxr    %w1, %0, %2\n"
636         "       cbnz    %w1, 1b\n"
637         : "=&r" (pteval), "=&r" (tmp), "+Q" (pte_val(*ptep))
638         : "r" (PTE_DIRTY|PTE_RDONLY), "L" (PTE_RDONLY), "L" (~PTE_WRITE)
639         : "cc");
640 }
641
642 #ifdef CONFIG_TRANSPARENT_HUGEPAGE
643 #define __HAVE_ARCH_PMDP_SET_WRPROTECT
644 static inline void pmdp_set_wrprotect(struct mm_struct *mm,
645                                       unsigned long address, pmd_t *pmdp)
646 {
647         ptep_set_wrprotect(mm, address, (pte_t *)pmdp);
648 }
649 #endif
650 #endif  /* CONFIG_ARM64_HW_AFDBM */
651
652 extern pgd_t swapper_pg_dir[PTRS_PER_PGD];
653 extern pgd_t idmap_pg_dir[PTRS_PER_PGD];
654
655 /*
656  * Encode and decode a swap entry:
657  *      bits 0-1:       present (must be zero)
658  *      bits 2-7:       swap type
659  *      bits 8-57:      swap offset
660  *      bit  58:        PTE_PROT_NONE (must be zero)
661  */
662 #define __SWP_TYPE_SHIFT        2
663 #define __SWP_TYPE_BITS         6
664 #define __SWP_OFFSET_BITS       50
665 #define __SWP_TYPE_MASK         ((1 << __SWP_TYPE_BITS) - 1)
666 #define __SWP_OFFSET_SHIFT      (__SWP_TYPE_BITS + __SWP_TYPE_SHIFT)
667 #define __SWP_OFFSET_MASK       ((1UL << __SWP_OFFSET_BITS) - 1)
668
669 #define __swp_type(x)           (((x).val >> __SWP_TYPE_SHIFT) & __SWP_TYPE_MASK)
670 #define __swp_offset(x)         (((x).val >> __SWP_OFFSET_SHIFT) & __SWP_OFFSET_MASK)
671 #define __swp_entry(type,offset) ((swp_entry_t) { ((type) << __SWP_TYPE_SHIFT) | ((offset) << __SWP_OFFSET_SHIFT) })
672
673 #define __pte_to_swp_entry(pte) ((swp_entry_t) { pte_val(pte) })
674 #define __swp_entry_to_pte(swp) ((pte_t) { (swp).val })
675
676 /*
677  * Ensure that there are not more swap files than can be encoded in the kernel
678  * PTEs.
679  */
680 #define MAX_SWAPFILES_CHECK() BUILD_BUG_ON(MAX_SWAPFILES_SHIFT > __SWP_TYPE_BITS)
681
682 extern int kern_addr_valid(unsigned long addr);
683
684 #include <asm-generic/pgtable.h>
685
686 void pgd_cache_init(void);
687 #define pgtable_cache_init      pgd_cache_init
688
689 /*
690  * On AArch64, the cache coherency is handled via the set_pte_at() function.
691  */
692 static inline void update_mmu_cache(struct vm_area_struct *vma,
693                                     unsigned long addr, pte_t *ptep)
694 {
695         /*
696          * We don't do anything here, so there's a very small chance of
697          * us retaking a user fault which we just fixed up. The alternative
698          * is doing a dsb(ishst), but that penalises the fastpath.
699          */
700 }
701
702 #define update_mmu_cache_pmd(vma, address, pmd) do { } while (0)
703
704 #define kc_vaddr_to_offset(v)   ((v) & ~VA_START)
705 #define kc_offset_to_vaddr(o)   ((o) | VA_START)
706
707 #endif /* !__ASSEMBLY__ */
708
709 #endif /* __ASM_PGTABLE_H */