Merge branch 'for-3.5-fixes' of git://git.kernel.org/pub/scm/linux/kernel/git/tj...
[firefly-linux-kernel-4.4.55.git] / arch / arm / plat-omap / counter_32k.c
1 /*
2  * OMAP 32ksynctimer/counter_32k-related code
3  *
4  * Copyright (C) 2009 Texas Instruments
5  * Copyright (C) 2010 Nokia Corporation
6  * Tony Lindgren <tony@atomide.com>
7  * Added OMAP4 support - Santosh Shilimkar <santosh.shilimkar@ti.com>
8  *
9  * This program is free software; you can redistribute it and/or modify
10  * it under the terms of the GNU General Public License version 2 as
11  * published by the Free Software Foundation.
12  *
13  * NOTE: This timer is not the same timer as the old OMAP1 MPU timer.
14  */
15 #include <linux/kernel.h>
16 #include <linux/init.h>
17 #include <linux/clk.h>
18 #include <linux/err.h>
19 #include <linux/io.h>
20 #include <linux/clocksource.h>
21
22 #include <asm/mach/time.h>
23 #include <asm/sched_clock.h>
24
25 #include <plat/hardware.h>
26 #include <plat/common.h>
27 #include <plat/board.h>
28
29 #include <plat/clock.h>
30
31 /* OMAP2_32KSYNCNT_CR_OFF: offset of 32ksync counter register */
32 #define OMAP2_32KSYNCNT_CR_OFF          0x10
33
34 /*
35  * 32KHz clocksource ... always available, on pretty most chips except
36  * OMAP 730 and 1510.  Other timers could be used as clocksources, with
37  * higher resolution in free-running counter modes (e.g. 12 MHz xtal),
38  * but systems won't necessarily want to spend resources that way.
39  */
40 static void __iomem *sync32k_cnt_reg;
41
42 static u32 notrace omap_32k_read_sched_clock(void)
43 {
44         return sync32k_cnt_reg ? __raw_readl(sync32k_cnt_reg) : 0;
45 }
46
47 /**
48  * omap_read_persistent_clock -  Return time from a persistent clock.
49  *
50  * Reads the time from a source which isn't disabled during PM, the
51  * 32k sync timer.  Convert the cycles elapsed since last read into
52  * nsecs and adds to a monotonically increasing timespec.
53  */
54 static struct timespec persistent_ts;
55 static cycles_t cycles, last_cycles;
56 static unsigned int persistent_mult, persistent_shift;
57 static void omap_read_persistent_clock(struct timespec *ts)
58 {
59         unsigned long long nsecs;
60         cycles_t delta;
61         struct timespec *tsp = &persistent_ts;
62
63         last_cycles = cycles;
64         cycles = sync32k_cnt_reg ? __raw_readl(sync32k_cnt_reg) : 0;
65         delta = cycles - last_cycles;
66
67         nsecs = clocksource_cyc2ns(delta, persistent_mult, persistent_shift);
68
69         timespec_add_ns(tsp, nsecs);
70         *ts = *tsp;
71 }
72
73 /**
74  * omap_init_clocksource_32k - setup and register counter 32k as a
75  * kernel clocksource
76  * @pbase: base addr of counter_32k module
77  * @size: size of counter_32k to map
78  *
79  * Returns 0 upon success or negative error code upon failure.
80  *
81  */
82 int __init omap_init_clocksource_32k(void __iomem *vbase)
83 {
84         int ret;
85
86         /*
87          * 32k sync Counter register offset is at 0x10
88          */
89         sync32k_cnt_reg = vbase + OMAP2_32KSYNCNT_CR_OFF;
90
91         /*
92          * 120000 rough estimate from the calculations in
93          * __clocksource_updatefreq_scale.
94          */
95         clocks_calc_mult_shift(&persistent_mult, &persistent_shift,
96                         32768, NSEC_PER_SEC, 120000);
97
98         ret = clocksource_mmio_init(sync32k_cnt_reg, "32k_counter", 32768,
99                                 250, 32, clocksource_mmio_readl_up);
100         if (ret) {
101                 pr_err("32k_counter: can't register clocksource\n");
102                 return ret;
103         }
104
105         setup_sched_clock(omap_32k_read_sched_clock, 32, 32768);
106         register_persistent_clock(NULL, omap_read_persistent_clock);
107         pr_info("OMAP clocksource: 32k_counter at 32768 Hz\n");
108
109         return 0;
110 }