Merge tag 'v3.10.72' into linux-linaro-lsk
[firefly-linux-kernel-4.4.55.git] / arch / arm / mm / proc-v7.S
1 /*
2  *  linux/arch/arm/mm/proc-v7.S
3  *
4  *  Copyright (C) 2001 Deep Blue Solutions Ltd.
5  *
6  * This program is free software; you can redistribute it and/or modify
7  * it under the terms of the GNU General Public License version 2 as
8  * published by the Free Software Foundation.
9  *
10  *  This is the "shell" of the ARMv7 processor support.
11  */
12 #include <linux/init.h>
13 #include <linux/linkage.h>
14 #include <asm/assembler.h>
15 #include <asm/asm-offsets.h>
16 #include <asm/hwcap.h>
17 #include <asm/pgtable-hwdef.h>
18 #include <asm/pgtable.h>
19
20 #include "proc-macros.S"
21
22 #ifdef CONFIG_ARM_LPAE
23 #include "proc-v7-3level.S"
24 #else
25 #include "proc-v7-2level.S"
26 #endif
27
28 ENTRY(cpu_v7_proc_init)
29         mov     pc, lr
30 ENDPROC(cpu_v7_proc_init)
31
32 ENTRY(cpu_v7_proc_fin)
33         mrc     p15, 0, r0, c1, c0, 0           @ ctrl register
34         bic     r0, r0, #0x1000                 @ ...i............
35         bic     r0, r0, #0x0006                 @ .............ca.
36         mcr     p15, 0, r0, c1, c0, 0           @ disable caches
37         mov     pc, lr
38 ENDPROC(cpu_v7_proc_fin)
39
40 /*
41  *      cpu_v7_reset(loc)
42  *
43  *      Perform a soft reset of the system.  Put the CPU into the
44  *      same state as it would be if it had been reset, and branch
45  *      to what would be the reset vector.
46  *
47  *      - loc   - location to jump to for soft reset
48  *
49  *      This code must be executed using a flat identity mapping with
50  *      caches disabled.
51  */
52         .align  5
53         .pushsection    .idmap.text, "ax"
54 ENTRY(cpu_v7_reset)
55         mrc     p15, 0, r1, c1, c0, 0           @ ctrl register
56         bic     r1, r1, #0x1                    @ ...............m
57  THUMB( bic     r1, r1, #1 << 30 )              @ SCTLR.TE (Thumb exceptions)
58         mcr     p15, 0, r1, c1, c0, 0           @ disable MMU
59         isb
60         bx      r0
61 ENDPROC(cpu_v7_reset)
62         .popsection
63
64 /*
65  *      cpu_v7_do_idle()
66  *
67  *      Idle the processor (eg, wait for interrupt).
68  *
69  *      IRQs are already disabled.
70  */
71 ENTRY(cpu_v7_do_idle)
72         dsb                                     @ WFI may enter a low-power mode
73         wfi
74         mov     pc, lr
75 ENDPROC(cpu_v7_do_idle)
76
77 ENTRY(cpu_v7_dcache_clean_area)
78         ALT_SMP(W(nop))                 @ MP extensions imply L1 PTW
79         ALT_UP_B(1f)
80         mov     pc, lr
81 1:      dcache_line_size r2, r3
82 2:      mcr     p15, 0, r0, c7, c10, 1          @ clean D entry
83         add     r0, r0, r2
84         subs    r1, r1, r2
85         bhi     2b
86         dsb
87         mov     pc, lr
88 ENDPROC(cpu_v7_dcache_clean_area)
89
90         string  cpu_v7_name, "ARMv7 Processor"
91         .align
92
93 /* Suspend/resume support: derived from arch/arm/mach-s5pv210/sleep.S */
94 .globl  cpu_v7_suspend_size
95 .equ    cpu_v7_suspend_size, 4 * 8
96 #ifdef CONFIG_ARM_CPU_SUSPEND
97 ENTRY(cpu_v7_do_suspend)
98         stmfd   sp!, {r4 - r10, lr}
99         mrc     p15, 0, r4, c13, c0, 0  @ FCSE/PID
100         mrc     p15, 0, r5, c13, c0, 3  @ User r/o thread ID
101         stmia   r0!, {r4 - r5}
102         mrc     p15, 0, r6, c3, c0, 0   @ Domain ID
103         mrc     p15, 0, r7, c2, c0, 1   @ TTB 1
104         mrc     p15, 0, r11, c2, c0, 2  @ TTB control register
105         mrc     p15, 0, r8, c1, c0, 0   @ Control register
106         mrc     p15, 0, r9, c1, c0, 1   @ Auxiliary control register
107         mrc     p15, 0, r10, c1, c0, 2  @ Co-processor access control
108         stmia   r0, {r6 - r11}
109         ldmfd   sp!, {r4 - r10, pc}
110 ENDPROC(cpu_v7_do_suspend)
111
112 ENTRY(cpu_v7_do_resume)
113         mov     ip, #0
114         mcr     p15, 0, ip, c8, c7, 0   @ invalidate TLBs
115         mcr     p15, 0, ip, c7, c5, 0   @ invalidate I cache
116         mcr     p15, 0, ip, c13, c0, 1  @ set reserved context ID
117         ldmia   r0!, {r4 - r5}
118         mcr     p15, 0, r4, c13, c0, 0  @ FCSE/PID
119         mcr     p15, 0, r5, c13, c0, 3  @ User r/o thread ID
120         ldmia   r0, {r6 - r11}
121         mcr     p15, 0, r6, c3, c0, 0   @ Domain ID
122 #ifndef CONFIG_ARM_LPAE
123         ALT_SMP(orr     r1, r1, #TTB_FLAGS_SMP)
124         ALT_UP(orr      r1, r1, #TTB_FLAGS_UP)
125 #endif
126         mcr     p15, 0, r1, c2, c0, 0   @ TTB 0
127         mcr     p15, 0, r7, c2, c0, 1   @ TTB 1
128         mcr     p15, 0, r11, c2, c0, 2  @ TTB control register
129         mrc     p15, 0, r4, c1, c0, 1   @ Read Auxiliary control register
130         teq     r4, r9                  @ Is it already set?
131         mcrne   p15, 0, r9, c1, c0, 1   @ No, so write it
132         mcr     p15, 0, r10, c1, c0, 2  @ Co-processor access control
133         ldr     r4, =PRRR               @ PRRR
134         ldr     r5, =NMRR               @ NMRR
135         mcr     p15, 0, r4, c10, c2, 0  @ write PRRR
136         mcr     p15, 0, r5, c10, c2, 1  @ write NMRR
137         isb
138         dsb
139         mov     r0, r8                  @ control register
140         b       cpu_resume_mmu
141 ENDPROC(cpu_v7_do_resume)
142 #endif
143
144 #ifdef CONFIG_CPU_PJ4B
145         globl_equ       cpu_pj4b_switch_mm,     cpu_v7_switch_mm
146         globl_equ       cpu_pj4b_set_pte_ext,   cpu_v7_set_pte_ext
147         globl_equ       cpu_pj4b_proc_init,     cpu_v7_proc_init
148         globl_equ       cpu_pj4b_proc_fin,      cpu_v7_proc_fin
149         globl_equ       cpu_pj4b_reset,         cpu_v7_reset
150 #ifdef CONFIG_PJ4B_ERRATA_4742
151 ENTRY(cpu_pj4b_do_idle)
152         dsb                                     @ WFI may enter a low-power mode
153         wfi
154         dsb                                     @barrier
155         mov     pc, lr
156 ENDPROC(cpu_pj4b_do_idle)
157 #else
158         globl_equ       cpu_pj4b_do_idle,       cpu_v7_do_idle
159 #endif
160         globl_equ       cpu_pj4b_dcache_clean_area,     cpu_v7_dcache_clean_area
161         globl_equ       cpu_pj4b_do_suspend,    cpu_v7_do_suspend
162         globl_equ       cpu_pj4b_do_resume,     cpu_v7_do_resume
163         globl_equ       cpu_pj4b_suspend_size,  cpu_v7_suspend_size
164
165 #endif
166
167         __CPUINIT
168
169 /*
170  *      __v7_setup
171  *
172  *      Initialise TLB, Caches, and MMU state ready to switch the MMU
173  *      on.  Return in r0 the new CP15 C1 control register setting.
174  *
175  *      This should be able to cover all ARMv7 cores.
176  *
177  *      It is assumed that:
178  *      - cache type register is implemented
179  */
180 __v7_ca5mp_setup:
181 __v7_ca9mp_setup:
182         mov     r10, #(1 << 0)                  @ TLB ops broadcasting
183         b       1f
184 __v7_ca7mp_setup:
185 __v7_ca15mp_setup:
186         mov     r10, #0
187 1:
188 #ifdef CONFIG_SMP
189         ALT_SMP(mrc     p15, 0, r0, c1, c0, 1)
190         ALT_UP(mov      r0, #(1 << 6))          @ fake it for UP
191         tst     r0, #(1 << 6)                   @ SMP/nAMP mode enabled?
192         orreq   r0, r0, #(1 << 6)               @ Enable SMP/nAMP mode
193         orreq   r0, r0, r10                     @ Enable CPU-specific SMP bits
194         mcreq   p15, 0, r0, c1, c0, 1
195 #endif
196         b       __v7_setup
197
198 __v7_pj4b_setup:
199 #ifdef CONFIG_CPU_PJ4B
200
201 /* Auxiliary Debug Modes Control 1 Register */
202 #define PJ4B_STATIC_BP (1 << 2) /* Enable Static BP */
203 #define PJ4B_INTER_PARITY (1 << 8) /* Disable Internal Parity Handling */
204 #define PJ4B_CLEAN_LINE (1 << 16) /* Disable data transfer for clean line */
205
206 /* Auxiliary Debug Modes Control 2 Register */
207 #define PJ4B_FAST_LDR (1 << 23) /* Disable fast LDR */
208 #define PJ4B_SNOOP_DATA (1 << 25) /* Do not interleave write and snoop data */
209 #define PJ4B_CWF (1 << 27) /* Disable Critical Word First feature */
210 #define PJ4B_OUTSDNG_NC (1 << 29) /* Disable outstanding non cacheable rqst */
211 #define PJ4B_L1_REP_RR (1 << 30) /* L1 replacement - Strict round robin */
212 #define PJ4B_AUX_DBG_CTRL2 (PJ4B_SNOOP_DATA | PJ4B_CWF |\
213                             PJ4B_OUTSDNG_NC | PJ4B_L1_REP_RR)
214
215 /* Auxiliary Functional Modes Control Register 0 */
216 #define PJ4B_SMP_CFB (1 << 1) /* Set SMP mode. Join the coherency fabric */
217 #define PJ4B_L1_PAR_CHK (1 << 2) /* Support L1 parity checking */
218 #define PJ4B_BROADCAST_CACHE (1 << 8) /* Broadcast Cache and TLB maintenance */
219
220 /* Auxiliary Debug Modes Control 0 Register */
221 #define PJ4B_WFI_WFE (1 << 22) /* WFI/WFE - serve the DVM and back to idle */
222
223         /* Auxiliary Debug Modes Control 1 Register */
224         mrc     p15, 1, r0, c15, c1, 1
225         orr     r0, r0, #PJ4B_CLEAN_LINE
226         orr     r0, r0, #PJ4B_INTER_PARITY
227         bic     r0, r0, #PJ4B_STATIC_BP
228         mcr     p15, 1, r0, c15, c1, 1
229
230         /* Auxiliary Debug Modes Control 2 Register */
231         mrc     p15, 1, r0, c15, c1, 2
232         bic     r0, r0, #PJ4B_FAST_LDR
233         orr     r0, r0, #PJ4B_AUX_DBG_CTRL2
234         mcr     p15, 1, r0, c15, c1, 2
235
236         /* Auxiliary Functional Modes Control Register 0 */
237         mrc     p15, 1, r0, c15, c2, 0
238 #ifdef CONFIG_SMP
239         orr     r0, r0, #PJ4B_SMP_CFB
240 #endif
241         orr     r0, r0, #PJ4B_L1_PAR_CHK
242         orr     r0, r0, #PJ4B_BROADCAST_CACHE
243         mcr     p15, 1, r0, c15, c2, 0
244
245         /* Auxiliary Debug Modes Control 0 Register */
246         mrc     p15, 1, r0, c15, c1, 0
247         orr     r0, r0, #PJ4B_WFI_WFE
248         mcr     p15, 1, r0, c15, c1, 0
249
250 #endif /* CONFIG_CPU_PJ4B */
251
252 __v7_setup:
253         adr     r12, __v7_setup_stack           @ the local stack
254         stmia   r12, {r0-r5, r7, r9, r11, lr}
255         bl      v7_flush_dcache_louis
256         ldmia   r12, {r0-r5, r7, r9, r11, lr}
257
258         mrc     p15, 0, r0, c0, c0, 0           @ read main ID register
259         and     r10, r0, #0xff000000            @ ARM?
260         teq     r10, #0x41000000
261         bne     3f
262         and     r5, r0, #0x00f00000             @ variant
263         and     r6, r0, #0x0000000f             @ revision
264         orr     r6, r6, r5, lsr #20-4           @ combine variant and revision
265         ubfx    r0, r0, #4, #12                 @ primary part number
266
267         /* Cortex-A8 Errata */
268         ldr     r10, =0x00000c08                @ Cortex-A8 primary part number
269         teq     r0, r10
270         bne     2f
271 #if defined(CONFIG_ARM_ERRATA_430973) && !defined(CONFIG_ARCH_MULTIPLATFORM)
272
273         teq     r5, #0x00100000                 @ only present in r1p*
274         mrceq   p15, 0, r10, c1, c0, 1          @ read aux control register
275         orreq   r10, r10, #(1 << 6)             @ set IBE to 1
276         mcreq   p15, 0, r10, c1, c0, 1          @ write aux control register
277 #endif
278 #ifdef CONFIG_ARM_ERRATA_458693
279         teq     r6, #0x20                       @ only present in r2p0
280         mrceq   p15, 0, r10, c1, c0, 1          @ read aux control register
281         orreq   r10, r10, #(1 << 5)             @ set L1NEON to 1
282         orreq   r10, r10, #(1 << 9)             @ set PLDNOP to 1
283         mcreq   p15, 0, r10, c1, c0, 1          @ write aux control register
284 #endif
285 #ifdef CONFIG_ARM_ERRATA_460075
286         teq     r6, #0x20                       @ only present in r2p0
287         mrceq   p15, 1, r10, c9, c0, 2          @ read L2 cache aux ctrl register
288         tsteq   r10, #1 << 22
289         orreq   r10, r10, #(1 << 22)            @ set the Write Allocate disable bit
290         mcreq   p15, 1, r10, c9, c0, 2          @ write the L2 cache aux ctrl register
291 #endif
292         b       3f
293
294         /* Cortex-A9 Errata */
295 2:      ldr     r10, =0x00000c09                @ Cortex-A9 primary part number
296         teq     r0, r10
297         bne     3f
298 #ifdef CONFIG_ARM_ERRATA_742230
299         cmp     r6, #0x22                       @ only present up to r2p2
300         mrcle   p15, 0, r10, c15, c0, 1         @ read diagnostic register
301         orrle   r10, r10, #1 << 4               @ set bit #4
302         mcrle   p15, 0, r10, c15, c0, 1         @ write diagnostic register
303 #endif
304 #ifdef CONFIG_ARM_ERRATA_742231
305         teq     r6, #0x20                       @ present in r2p0
306         teqne   r6, #0x21                       @ present in r2p1
307         teqne   r6, #0x22                       @ present in r2p2
308         mrceq   p15, 0, r10, c15, c0, 1         @ read diagnostic register
309         orreq   r10, r10, #1 << 12              @ set bit #12
310         orreq   r10, r10, #1 << 22              @ set bit #22
311         mcreq   p15, 0, r10, c15, c0, 1         @ write diagnostic register
312 #endif
313 #ifdef CONFIG_ARM_ERRATA_743622
314         teq     r5, #0x00200000                 @ only present in r2p*
315         mrceq   p15, 0, r10, c15, c0, 1         @ read diagnostic register
316         orreq   r10, r10, #1 << 6               @ set bit #6
317         mcreq   p15, 0, r10, c15, c0, 1         @ write diagnostic register
318 #endif
319 #if defined(CONFIG_ARM_ERRATA_751472) && defined(CONFIG_SMP)
320         ALT_SMP(cmp r6, #0x30)                  @ present prior to r3p0
321         ALT_UP_B(1f)
322         mrclt   p15, 0, r10, c15, c0, 1         @ read diagnostic register
323         orrlt   r10, r10, #1 << 11              @ set bit #11
324         mcrlt   p15, 0, r10, c15, c0, 1         @ write diagnostic register
325 1:
326 #endif
327
328 3:      mov     r10, #0
329         mcr     p15, 0, r10, c7, c5, 0          @ I+BTB cache invalidate
330 #ifdef CONFIG_MMU
331         mcr     p15, 0, r10, c8, c7, 0          @ invalidate I + D TLBs
332         v7_ttb_setup r10, r4, r8, r5            @ TTBCR, TTBRx setup
333         ldr     r5, =PRRR                       @ PRRR
334         ldr     r6, =NMRR                       @ NMRR
335         mcr     p15, 0, r5, c10, c2, 0          @ write PRRR
336         mcr     p15, 0, r6, c10, c2, 1          @ write NMRR
337 #endif
338         dsb                                     @ Complete invalidations
339 #ifndef CONFIG_ARM_THUMBEE
340         mrc     p15, 0, r0, c0, c1, 0           @ read ID_PFR0 for ThumbEE
341         and     r0, r0, #(0xf << 12)            @ ThumbEE enabled field
342         teq     r0, #(1 << 12)                  @ check if ThumbEE is present
343         bne     1f
344         mov     r5, #0
345         mcr     p14, 6, r5, c1, c0, 0           @ Initialize TEEHBR to 0
346         mrc     p14, 6, r0, c0, c0, 0           @ load TEECR
347         orr     r0, r0, #1                      @ set the 1st bit in order to
348         mcr     p14, 6, r0, c0, c0, 0           @ stop userspace TEEHBR access
349 1:
350 #endif
351         adr     r5, v7_crval
352         ldmia   r5, {r5, r6}
353  ARM_BE8(orr    r6, r6, #1 << 25)               @ big-endian page tables
354 #ifdef CONFIG_SWP_EMULATE
355         orr     r5, r5, #(1 << 10)              @ set SW bit in "clear"
356         bic     r6, r6, #(1 << 10)              @ clear it in "mmuset"
357 #endif
358         mrc     p15, 0, r0, c1, c0, 0           @ read control register
359         bic     r0, r0, r5                      @ clear bits them
360         orr     r0, r0, r6                      @ set them
361  THUMB( orr     r0, r0, #1 << 30        )       @ Thumb exceptions
362         mov     pc, lr                          @ return to head.S:__ret
363 ENDPROC(__v7_setup)
364
365         .align  2
366 __v7_setup_stack:
367         .space  4 * 11                          @ 11 registers
368
369         __INITDATA
370
371         @ define struct processor (see <asm/proc-fns.h> and proc-macros.S)
372         define_processor_functions v7, dabort=v7_early_abort, pabort=v7_pabort, suspend=1
373 #ifdef CONFIG_CPU_PJ4B
374         define_processor_functions pj4b, dabort=v7_early_abort, pabort=v7_pabort, suspend=1
375 #endif
376
377         .section ".rodata"
378
379         string  cpu_arch_name, "armv7"
380         string  cpu_elf_name, "v7"
381         .align
382
383         .section ".proc.info.init", #alloc, #execinstr
384
385         /*
386          * Standard v7 proc info content
387          */
388 .macro __v7_proc initfunc, mm_mmuflags = 0, io_mmuflags = 0, hwcaps = 0, proc_fns = v7_processor_functions
389         ALT_SMP(.long   PMD_TYPE_SECT | PMD_SECT_AP_WRITE | PMD_SECT_AP_READ | \
390                         PMD_SECT_AF | PMD_FLAGS_SMP | \mm_mmuflags)
391         ALT_UP(.long    PMD_TYPE_SECT | PMD_SECT_AP_WRITE | PMD_SECT_AP_READ | \
392                         PMD_SECT_AF | PMD_FLAGS_UP | \mm_mmuflags)
393         .long   PMD_TYPE_SECT | PMD_SECT_AP_WRITE | \
394                 PMD_SECT_AP_READ | PMD_SECT_AF | \io_mmuflags
395         W(b)    \initfunc
396         .long   cpu_arch_name
397         .long   cpu_elf_name
398         .long   HWCAP_SWP | HWCAP_HALF | HWCAP_THUMB | HWCAP_FAST_MULT | \
399                 HWCAP_EDSP | HWCAP_TLS | \hwcaps
400         .long   cpu_v7_name
401         .long   \proc_fns
402         .long   v7wbi_tlb_fns
403         .long   v6_user_fns
404         .long   v7_cache_fns
405 .endm
406
407 #ifndef CONFIG_ARM_LPAE
408         /*
409          * ARM Ltd. Cortex A5 processor.
410          */
411         .type   __v7_ca5mp_proc_info, #object
412 __v7_ca5mp_proc_info:
413         .long   0x410fc050
414         .long   0xff0ffff0
415         __v7_proc __v7_ca5mp_setup
416         .size   __v7_ca5mp_proc_info, . - __v7_ca5mp_proc_info
417
418         /*
419          * ARM Ltd. Cortex A9 processor.
420          */
421         .type   __v7_ca9mp_proc_info, #object
422 __v7_ca9mp_proc_info:
423         .long   0x410fc090
424         .long   0xff0ffff0
425         __v7_proc __v7_ca9mp_setup
426         .size   __v7_ca9mp_proc_info, . - __v7_ca9mp_proc_info
427
428 #endif  /* CONFIG_ARM_LPAE */
429
430         /*
431          * Marvell PJ4B processor.
432          */
433 #ifdef CONFIG_CPU_PJ4B
434         .type   __v7_pj4b_proc_info, #object
435 __v7_pj4b_proc_info:
436         .long   0x560f5800
437         .long   0xff0fff00
438         __v7_proc __v7_pj4b_setup, proc_fns = pj4b_processor_functions
439         .size   __v7_pj4b_proc_info, . - __v7_pj4b_proc_info
440 #endif
441
442         /*
443          * ARM Ltd. Cortex A7 processor.
444          */
445         .type   __v7_ca7mp_proc_info, #object
446 __v7_ca7mp_proc_info:
447         .long   0x410fc070
448         .long   0xff0ffff0
449         __v7_proc __v7_ca7mp_setup
450         .size   __v7_ca7mp_proc_info, . - __v7_ca7mp_proc_info
451
452         /*
453          * ARM Ltd. Cortex A15 processor.
454          */
455         .type   __v7_ca15mp_proc_info, #object
456 __v7_ca15mp_proc_info:
457         .long   0x410fc0f0
458         .long   0xff0ffff0
459         __v7_proc __v7_ca15mp_setup
460         .size   __v7_ca15mp_proc_info, . - __v7_ca15mp_proc_info
461
462         /*
463          * Qualcomm Inc. Krait processors.
464          */
465         .type   __krait_proc_info, #object
466 __krait_proc_info:
467         .long   0x510f0400              @ Required ID value
468         .long   0xff0ffc00              @ Mask for ID
469         /*
470          * Some Krait processors don't indicate support for SDIV and UDIV
471          * instructions in the ARM instruction set, even though they actually
472          * do support them.
473          */
474         __v7_proc __v7_setup, hwcaps = HWCAP_IDIV
475         .size   __krait_proc_info, . - __krait_proc_info
476
477         /*
478          * Match any ARMv7 processor core.
479          */
480         .type   __v7_proc_info, #object
481 __v7_proc_info:
482         .long   0x000f0000              @ Required ID value
483         .long   0x000f0000              @ Mask for ID
484         __v7_proc __v7_setup
485         .size   __v7_proc_info, . - __v7_proc_info