Merge tag 'imx-soc-3.15' of git://git.linaro.org/people/shawnguo/linux-2.6 into next/soc
[firefly-linux-kernel-4.4.55.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
5         select ARCH_HAS_ATOMIC64_DEC_IF_POSITIVE
6         select ARCH_HAS_TICK_BROADCAST if GENERIC_CLOCKEVENTS_BROADCAST
7         select ARCH_HAVE_CUSTOM_GPIO_H
8         select ARCH_MIGHT_HAVE_PC_PARPORT
9         select ARCH_USE_BUILTIN_BSWAP
10         select ARCH_USE_CMPXCHG_LOCKREF
11         select ARCH_WANT_IPC_PARSE_VERSION
12         select BUILDTIME_EXTABLE_SORT if MMU
13         select CLONE_BACKWARDS
14         select CPU_PM if (SUSPEND || CPU_IDLE)
15         select DCACHE_WORD_ACCESS if HAVE_EFFICIENT_UNALIGNED_ACCESS
16         select GENERIC_ATOMIC64 if (CPU_V7M || CPU_V6 || !CPU_32v6K || !AEABI)
17         select GENERIC_CLOCKEVENTS_BROADCAST if SMP
18         select GENERIC_IDLE_POLL_SETUP
19         select GENERIC_IRQ_PROBE
20         select GENERIC_IRQ_SHOW
21         select GENERIC_PCI_IOMAP
22         select GENERIC_SCHED_CLOCK
23         select GENERIC_SMP_IDLE_THREAD
24         select GENERIC_STRNCPY_FROM_USER
25         select GENERIC_STRNLEN_USER
26         select HARDIRQS_SW_RESEND
27         select HAVE_ARCH_JUMP_LABEL if !XIP_KERNEL
28         select HAVE_ARCH_KGDB
29         select HAVE_ARCH_SECCOMP_FILTER if (AEABI && !OABI_COMPAT)
30         select HAVE_ARCH_TRACEHOOK
31         select HAVE_BPF_JIT
32         select HAVE_CONTEXT_TRACKING
33         select HAVE_C_RECORDMCOUNT
34         select HAVE_CC_STACKPROTECTOR
35         select HAVE_DEBUG_KMEMLEAK
36         select HAVE_DMA_API_DEBUG
37         select HAVE_DMA_ATTRS
38         select HAVE_DMA_CONTIGUOUS if MMU
39         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
40         select HAVE_EFFICIENT_UNALIGNED_ACCESS if (CPU_V6 || CPU_V6K || CPU_V7) && MMU
41         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
42         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
43         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
44         select HAVE_GENERIC_DMA_COHERENT
45         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
46         select HAVE_IDE if PCI || ISA || PCMCIA
47         select HAVE_IRQ_TIME_ACCOUNTING
48         select HAVE_KERNEL_GZIP
49         select HAVE_KERNEL_LZ4
50         select HAVE_KERNEL_LZMA
51         select HAVE_KERNEL_LZO
52         select HAVE_KERNEL_XZ
53         select HAVE_KPROBES if !XIP_KERNEL
54         select HAVE_KRETPROBES if (HAVE_KPROBES)
55         select HAVE_MEMBLOCK
56         select HAVE_MOD_ARCH_SPECIFIC if ARM_UNWIND
57         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
58         select HAVE_PERF_EVENTS
59         select HAVE_PERF_REGS
60         select HAVE_PERF_USER_STACK_DUMP
61         select HAVE_REGS_AND_STACK_ACCESS_API
62         select HAVE_SYSCALL_TRACEPOINTS
63         select HAVE_UID16
64         select HAVE_VIRT_CPU_ACCOUNTING_GEN
65         select IRQ_FORCED_THREADING
66         select KTIME_SCALAR
67         select MODULES_USE_ELF_REL
68         select NO_BOOTMEM
69         select OLD_SIGACTION
70         select OLD_SIGSUSPEND3
71         select PERF_USE_VMALLOC
72         select RTC_LIB
73         select SYS_SUPPORTS_APM_EMULATION
74         # Above selects are sorted alphabetically; please add new ones
75         # according to that.  Thanks.
76         help
77           The ARM series is a line of low-power-consumption RISC chip designs
78           licensed by ARM Ltd and targeted at embedded applications and
79           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
80           manufactured, but legacy ARM-based PC hardware remains popular in
81           Europe.  There is an ARM Linux project with a web page at
82           <http://www.arm.linux.org.uk/>.
83
84 config ARM_HAS_SG_CHAIN
85         bool
86
87 config NEED_SG_DMA_LENGTH
88         bool
89
90 config ARM_DMA_USE_IOMMU
91         bool
92         select ARM_HAS_SG_CHAIN
93         select NEED_SG_DMA_LENGTH
94
95 if ARM_DMA_USE_IOMMU
96
97 config ARM_DMA_IOMMU_ALIGNMENT
98         int "Maximum PAGE_SIZE order of alignment for DMA IOMMU buffers"
99         range 4 9
100         default 8
101         help
102           DMA mapping framework by default aligns all buffers to the smallest
103           PAGE_SIZE order which is greater than or equal to the requested buffer
104           size. This works well for buffers up to a few hundreds kilobytes, but
105           for larger buffers it just a waste of address space. Drivers which has
106           relatively small addressing window (like 64Mib) might run out of
107           virtual space with just a few allocations.
108
109           With this parameter you can specify the maximum PAGE_SIZE order for
110           DMA IOMMU buffers. Larger buffers will be aligned only to this
111           specified order. The order is expressed as a power of two multiplied
112           by the PAGE_SIZE.
113
114 endif
115
116 config HAVE_PWM
117         bool
118
119 config MIGHT_HAVE_PCI
120         bool
121
122 config SYS_SUPPORTS_APM_EMULATION
123         bool
124
125 config HAVE_TCM
126         bool
127         select GENERIC_ALLOCATOR
128
129 config HAVE_PROC_CPU
130         bool
131
132 config NO_IOPORT
133         bool
134
135 config EISA
136         bool
137         ---help---
138           The Extended Industry Standard Architecture (EISA) bus was
139           developed as an open alternative to the IBM MicroChannel bus.
140
141           The EISA bus provided some of the features of the IBM MicroChannel
142           bus while maintaining backward compatibility with cards made for
143           the older ISA bus.  The EISA bus saw limited use between 1988 and
144           1995 when it was made obsolete by the PCI bus.
145
146           Say Y here if you are building a kernel for an EISA-based machine.
147
148           Otherwise, say N.
149
150 config SBUS
151         bool
152
153 config STACKTRACE_SUPPORT
154         bool
155         default y
156
157 config HAVE_LATENCYTOP_SUPPORT
158         bool
159         depends on !SMP
160         default y
161
162 config LOCKDEP_SUPPORT
163         bool
164         default y
165
166 config TRACE_IRQFLAGS_SUPPORT
167         bool
168         default y
169
170 config RWSEM_GENERIC_SPINLOCK
171         bool
172         default y
173
174 config RWSEM_XCHGADD_ALGORITHM
175         bool
176
177 config ARCH_HAS_ILOG2_U32
178         bool
179
180 config ARCH_HAS_ILOG2_U64
181         bool
182
183 config ARCH_HAS_CPUFREQ
184         bool
185         help
186           Internal node to signify that the ARCH has CPUFREQ support
187           and that the relevant menu configurations are displayed for
188           it.
189
190 config ARCH_HAS_BANDGAP
191         bool
192
193 config GENERIC_HWEIGHT
194         bool
195         default y
196
197 config GENERIC_CALIBRATE_DELAY
198         bool
199         default y
200
201 config ARCH_MAY_HAVE_PC_FDC
202         bool
203
204 config ZONE_DMA
205         bool
206
207 config NEED_DMA_MAP_STATE
208        def_bool y
209
210 config ARCH_HAS_DMA_SET_COHERENT_MASK
211         bool
212
213 config GENERIC_ISA_DMA
214         bool
215
216 config FIQ
217         bool
218
219 config NEED_RET_TO_USER
220         bool
221
222 config ARCH_MTD_XIP
223         bool
224
225 config VECTORS_BASE
226         hex
227         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
228         default DRAM_BASE if REMAP_VECTORS_TO_RAM
229         default 0x00000000
230         help
231           The base address of exception vectors.  This must be two pages
232           in size.
233
234 config ARM_PATCH_PHYS_VIRT
235         bool "Patch physical to virtual translations at runtime" if EMBEDDED
236         default y
237         depends on !XIP_KERNEL && MMU
238         depends on !ARCH_REALVIEW || !SPARSEMEM
239         help
240           Patch phys-to-virt and virt-to-phys translation functions at
241           boot and module load time according to the position of the
242           kernel in system memory.
243
244           This can only be used with non-XIP MMU kernels where the base
245           of physical memory is at a 16MB boundary.
246
247           Only disable this option if you know that you do not require
248           this feature (eg, building a kernel for a single machine) and
249           you need to shrink the kernel to the minimal size.
250
251 config NEED_MACH_GPIO_H
252         bool
253         help
254           Select this when mach/gpio.h is required to provide special
255           definitions for this platform. The need for mach/gpio.h should
256           be avoided when possible.
257
258 config NEED_MACH_IO_H
259         bool
260         help
261           Select this when mach/io.h is required to provide special
262           definitions for this platform.  The need for mach/io.h should
263           be avoided when possible.
264
265 config NEED_MACH_MEMORY_H
266         bool
267         help
268           Select this when mach/memory.h is required to provide special
269           definitions for this platform.  The need for mach/memory.h should
270           be avoided when possible.
271
272 config PHYS_OFFSET
273         hex "Physical address of main memory" if MMU
274         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
275         default DRAM_BASE if !MMU
276         help
277           Please provide the physical address corresponding to the
278           location of main memory in your system.
279
280 config GENERIC_BUG
281         def_bool y
282         depends on BUG
283
284 source "init/Kconfig"
285
286 source "kernel/Kconfig.freezer"
287
288 menu "System Type"
289
290 config MMU
291         bool "MMU-based Paged Memory Management Support"
292         default y
293         help
294           Select if you want MMU-based virtualised addressing space
295           support by paged memory management. If unsure, say 'Y'.
296
297 #
298 # The "ARM system type" choice list is ordered alphabetically by option
299 # text.  Please add new entries in the option alphabetic order.
300 #
301 choice
302         prompt "ARM system type"
303         default ARCH_VERSATILE if !MMU
304         default ARCH_MULTIPLATFORM if MMU
305
306 config ARCH_MULTIPLATFORM
307         bool "Allow multiple platforms to be selected"
308         depends on MMU
309         select ARCH_WANT_OPTIONAL_GPIOLIB
310         select ARM_PATCH_PHYS_VIRT
311         select AUTO_ZRELADDR
312         select COMMON_CLK
313         select GENERIC_CLOCKEVENTS
314         select MULTI_IRQ_HANDLER
315         select SPARSE_IRQ
316         select USE_OF
317
318 config ARCH_INTEGRATOR
319         bool "ARM Ltd. Integrator family"
320         select ARCH_HAS_CPUFREQ
321         select ARM_AMBA
322         select ARM_PATCH_PHYS_VIRT
323         select AUTO_ZRELADDR
324         select COMMON_CLK
325         select COMMON_CLK_VERSATILE
326         select GENERIC_CLOCKEVENTS
327         select HAVE_TCM
328         select ICST
329         select MULTI_IRQ_HANDLER
330         select NEED_MACH_MEMORY_H
331         select PLAT_VERSATILE
332         select SPARSE_IRQ
333         select USE_OF
334         select VERSATILE_FPGA_IRQ
335         help
336           Support for ARM's Integrator platform.
337
338 config ARCH_REALVIEW
339         bool "ARM Ltd. RealView family"
340         select ARCH_WANT_OPTIONAL_GPIOLIB
341         select ARM_AMBA
342         select ARM_TIMER_SP804
343         select COMMON_CLK
344         select COMMON_CLK_VERSATILE
345         select GENERIC_CLOCKEVENTS
346         select GPIO_PL061 if GPIOLIB
347         select ICST
348         select NEED_MACH_MEMORY_H
349         select PLAT_VERSATILE
350         select PLAT_VERSATILE_CLCD
351         help
352           This enables support for ARM Ltd RealView boards.
353
354 config ARCH_VERSATILE
355         bool "ARM Ltd. Versatile family"
356         select ARCH_WANT_OPTIONAL_GPIOLIB
357         select ARM_AMBA
358         select ARM_TIMER_SP804
359         select ARM_VIC
360         select CLKDEV_LOOKUP
361         select GENERIC_CLOCKEVENTS
362         select HAVE_MACH_CLKDEV
363         select ICST
364         select PLAT_VERSATILE
365         select PLAT_VERSATILE_CLCD
366         select PLAT_VERSATILE_CLOCK
367         select VERSATILE_FPGA_IRQ
368         help
369           This enables support for ARM Ltd Versatile board.
370
371 config ARCH_AT91
372         bool "Atmel AT91"
373         select ARCH_REQUIRE_GPIOLIB
374         select CLKDEV_LOOKUP
375         select IRQ_DOMAIN
376         select NEED_MACH_GPIO_H
377         select NEED_MACH_IO_H if PCCARD
378         select PINCTRL
379         select PINCTRL_AT91 if USE_OF
380         help
381           This enables support for systems based on Atmel
382           AT91RM9200 and AT91SAM9* processors.
383
384 config ARCH_CLPS711X
385         bool "Cirrus Logic CLPS711x/EP721x/EP731x-based"
386         select ARCH_REQUIRE_GPIOLIB
387         select AUTO_ZRELADDR
388         select CLKSRC_MMIO
389         select COMMON_CLK
390         select CPU_ARM720T
391         select GENERIC_CLOCKEVENTS
392         select MFD_SYSCON
393         help
394           Support for Cirrus Logic 711x/721x/731x based boards.
395
396 config ARCH_GEMINI
397         bool "Cortina Systems Gemini"
398         select ARCH_REQUIRE_GPIOLIB
399         select CLKSRC_MMIO
400         select CPU_FA526
401         select GENERIC_CLOCKEVENTS
402         help
403           Support for the Cortina Systems Gemini family SoCs
404
405 config ARCH_EBSA110
406         bool "EBSA-110"
407         select ARCH_USES_GETTIMEOFFSET
408         select CPU_SA110
409         select ISA
410         select NEED_MACH_IO_H
411         select NEED_MACH_MEMORY_H
412         select NO_IOPORT
413         help
414           This is an evaluation board for the StrongARM processor available
415           from Digital. It has limited hardware on-board, including an
416           Ethernet interface, two PCMCIA sockets, two serial ports and a
417           parallel port.
418
419 config ARCH_EFM32
420         bool "Energy Micro efm32"
421         depends on !MMU
422         select ARCH_REQUIRE_GPIOLIB
423         select ARM_NVIC
424         # CLKSRC_MMIO is wrong here, but needed until a proper fix is merged,
425         # i.e. CLKSRC_EFM32 selecting CLKSRC_MMIO
426         select CLKSRC_MMIO
427         select CLKSRC_OF
428         select COMMON_CLK
429         select CPU_V7M
430         select GENERIC_CLOCKEVENTS
431         select NO_DMA
432         select NO_IOPORT
433         select SPARSE_IRQ
434         select USE_OF
435         help
436           Support for Energy Micro's (now Silicon Labs) efm32 Giant Gecko
437           processors.
438
439 config ARCH_EP93XX
440         bool "EP93xx-based"
441         select ARCH_HAS_HOLES_MEMORYMODEL
442         select ARCH_REQUIRE_GPIOLIB
443         select ARCH_USES_GETTIMEOFFSET
444         select ARM_AMBA
445         select ARM_VIC
446         select CLKDEV_LOOKUP
447         select CPU_ARM920T
448         select NEED_MACH_MEMORY_H
449         help
450           This enables support for the Cirrus EP93xx series of CPUs.
451
452 config ARCH_FOOTBRIDGE
453         bool "FootBridge"
454         select CPU_SA110
455         select FOOTBRIDGE
456         select GENERIC_CLOCKEVENTS
457         select HAVE_IDE
458         select NEED_MACH_IO_H if !MMU
459         select NEED_MACH_MEMORY_H
460         help
461           Support for systems based on the DC21285 companion chip
462           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
463
464 config ARCH_NETX
465         bool "Hilscher NetX based"
466         select ARM_VIC
467         select CLKSRC_MMIO
468         select CPU_ARM926T
469         select GENERIC_CLOCKEVENTS
470         help
471           This enables support for systems based on the Hilscher NetX Soc
472
473 config ARCH_IOP13XX
474         bool "IOP13xx-based"
475         depends on MMU
476         select CPU_XSC3
477         select NEED_MACH_MEMORY_H
478         select NEED_RET_TO_USER
479         select PCI
480         select PLAT_IOP
481         select VMSPLIT_1G
482         help
483           Support for Intel's IOP13XX (XScale) family of processors.
484
485 config ARCH_IOP32X
486         bool "IOP32x-based"
487         depends on MMU
488         select ARCH_REQUIRE_GPIOLIB
489         select CPU_XSCALE
490         select GPIO_IOP
491         select NEED_RET_TO_USER
492         select PCI
493         select PLAT_IOP
494         help
495           Support for Intel's 80219 and IOP32X (XScale) family of
496           processors.
497
498 config ARCH_IOP33X
499         bool "IOP33x-based"
500         depends on MMU
501         select ARCH_REQUIRE_GPIOLIB
502         select CPU_XSCALE
503         select GPIO_IOP
504         select NEED_RET_TO_USER
505         select PCI
506         select PLAT_IOP
507         help
508           Support for Intel's IOP33X (XScale) family of processors.
509
510 config ARCH_IXP4XX
511         bool "IXP4xx-based"
512         depends on MMU
513         select ARCH_HAS_DMA_SET_COHERENT_MASK
514         select ARCH_SUPPORTS_BIG_ENDIAN
515         select ARCH_REQUIRE_GPIOLIB
516         select CLKSRC_MMIO
517         select CPU_XSCALE
518         select DMABOUNCE if PCI
519         select GENERIC_CLOCKEVENTS
520         select MIGHT_HAVE_PCI
521         select NEED_MACH_IO_H
522         select USB_EHCI_BIG_ENDIAN_DESC
523         select USB_EHCI_BIG_ENDIAN_MMIO
524         help
525           Support for Intel's IXP4XX (XScale) family of processors.
526
527 config ARCH_DOVE
528         bool "Marvell Dove"
529         select ARCH_REQUIRE_GPIOLIB
530         select CPU_PJ4
531         select GENERIC_CLOCKEVENTS
532         select MIGHT_HAVE_PCI
533         select MVEBU_MBUS
534         select PINCTRL
535         select PINCTRL_DOVE
536         select PLAT_ORION_LEGACY
537         select USB_ARCH_HAS_EHCI
538         help
539           Support for the Marvell Dove SoC 88AP510
540
541 config ARCH_KIRKWOOD
542         bool "Marvell Kirkwood"
543         select ARCH_HAS_CPUFREQ
544         select ARCH_REQUIRE_GPIOLIB
545         select CPU_FEROCEON
546         select GENERIC_CLOCKEVENTS
547         select MVEBU_MBUS
548         select PCI
549         select PCI_QUIRKS
550         select PINCTRL
551         select PINCTRL_KIRKWOOD
552         select PLAT_ORION_LEGACY
553         help
554           Support for the following Marvell Kirkwood series SoCs:
555           88F6180, 88F6192 and 88F6281.
556
557 config ARCH_MV78XX0
558         bool "Marvell MV78xx0"
559         select ARCH_REQUIRE_GPIOLIB
560         select CPU_FEROCEON
561         select GENERIC_CLOCKEVENTS
562         select MVEBU_MBUS
563         select PCI
564         select PLAT_ORION_LEGACY
565         help
566           Support for the following Marvell MV78xx0 series SoCs:
567           MV781x0, MV782x0.
568
569 config ARCH_ORION5X
570         bool "Marvell Orion"
571         depends on MMU
572         select ARCH_REQUIRE_GPIOLIB
573         select CPU_FEROCEON
574         select GENERIC_CLOCKEVENTS
575         select MVEBU_MBUS
576         select PCI
577         select PLAT_ORION_LEGACY
578         help
579           Support for the following Marvell Orion 5x series SoCs:
580           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
581           Orion-2 (5281), Orion-1-90 (6183).
582
583 config ARCH_MMP
584         bool "Marvell PXA168/910/MMP2"
585         depends on MMU
586         select ARCH_REQUIRE_GPIOLIB
587         select CLKDEV_LOOKUP
588         select GENERIC_ALLOCATOR
589         select GENERIC_CLOCKEVENTS
590         select GPIO_PXA
591         select IRQ_DOMAIN
592         select MULTI_IRQ_HANDLER
593         select PINCTRL
594         select PLAT_PXA
595         select SPARSE_IRQ
596         help
597           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
598
599 config ARCH_KS8695
600         bool "Micrel/Kendin KS8695"
601         select ARCH_REQUIRE_GPIOLIB
602         select CLKSRC_MMIO
603         select CPU_ARM922T
604         select GENERIC_CLOCKEVENTS
605         select NEED_MACH_MEMORY_H
606         help
607           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
608           System-on-Chip devices.
609
610 config ARCH_W90X900
611         bool "Nuvoton W90X900 CPU"
612         select ARCH_REQUIRE_GPIOLIB
613         select CLKDEV_LOOKUP
614         select CLKSRC_MMIO
615         select CPU_ARM926T
616         select GENERIC_CLOCKEVENTS
617         help
618           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
619           At present, the w90x900 has been renamed nuc900, regarding
620           the ARM series product line, you can login the following
621           link address to know more.
622
623           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
624                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
625
626 config ARCH_LPC32XX
627         bool "NXP LPC32XX"
628         select ARCH_REQUIRE_GPIOLIB
629         select ARM_AMBA
630         select CLKDEV_LOOKUP
631         select CLKSRC_MMIO
632         select CPU_ARM926T
633         select GENERIC_CLOCKEVENTS
634         select HAVE_IDE
635         select HAVE_PWM
636         select USB_ARCH_HAS_OHCI
637         select USE_OF
638         help
639           Support for the NXP LPC32XX family of processors
640
641 config ARCH_PXA
642         bool "PXA2xx/PXA3xx-based"
643         depends on MMU
644         select ARCH_HAS_CPUFREQ
645         select ARCH_MTD_XIP
646         select ARCH_REQUIRE_GPIOLIB
647         select ARM_CPU_SUSPEND if PM
648         select AUTO_ZRELADDR
649         select CLKDEV_LOOKUP
650         select CLKSRC_MMIO
651         select GENERIC_CLOCKEVENTS
652         select GPIO_PXA
653         select HAVE_IDE
654         select MULTI_IRQ_HANDLER
655         select PLAT_PXA
656         select SPARSE_IRQ
657         help
658           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
659
660 config ARCH_MSM
661         bool "Qualcomm MSM (non-multiplatform)"
662         select ARCH_REQUIRE_GPIOLIB
663         select COMMON_CLK
664         select GENERIC_CLOCKEVENTS
665         help
666           Support for Qualcomm MSM/QSD based systems.  This runs on the
667           apps processor of the MSM/QSD and depends on a shared memory
668           interface to the modem processor which runs the baseband
669           stack and controls some vital subsystems
670           (clock and power control, etc).
671
672 config ARCH_SHMOBILE_LEGACY
673         bool "Renesas ARM SoCs (non-multiplatform)"
674         select ARCH_SHMOBILE
675         select ARM_PATCH_PHYS_VIRT
676         select CLKDEV_LOOKUP
677         select GENERIC_CLOCKEVENTS
678         select HAVE_ARM_SCU if SMP
679         select HAVE_ARM_TWD if SMP
680         select HAVE_MACH_CLKDEV
681         select HAVE_SMP
682         select MIGHT_HAVE_CACHE_L2X0
683         select MULTI_IRQ_HANDLER
684         select NO_IOPORT
685         select PINCTRL
686         select PM_GENERIC_DOMAINS if PM
687         select SPARSE_IRQ
688         help
689           Support for Renesas ARM SoC platforms using a non-multiplatform
690           kernel. This includes the SH-Mobile, R-Mobile, EMMA-Mobile, R-Car
691           and RZ families.
692
693 config ARCH_RPC
694         bool "RiscPC"
695         select ARCH_ACORN
696         select ARCH_MAY_HAVE_PC_FDC
697         select ARCH_SPARSEMEM_ENABLE
698         select ARCH_USES_GETTIMEOFFSET
699         select FIQ
700         select HAVE_IDE
701         select HAVE_PATA_PLATFORM
702         select ISA_DMA_API
703         select NEED_MACH_IO_H
704         select NEED_MACH_MEMORY_H
705         select NO_IOPORT
706         select VIRT_TO_BUS
707         help
708           On the Acorn Risc-PC, Linux can support the internal IDE disk and
709           CD-ROM interface, serial and parallel port, and the floppy drive.
710
711 config ARCH_SA1100
712         bool "SA1100-based"
713         select ARCH_HAS_CPUFREQ
714         select ARCH_MTD_XIP
715         select ARCH_REQUIRE_GPIOLIB
716         select ARCH_SPARSEMEM_ENABLE
717         select CLKDEV_LOOKUP
718         select CLKSRC_MMIO
719         select CPU_FREQ
720         select CPU_SA1100
721         select GENERIC_CLOCKEVENTS
722         select HAVE_IDE
723         select ISA
724         select NEED_MACH_MEMORY_H
725         select SPARSE_IRQ
726         help
727           Support for StrongARM 11x0 based boards.
728
729 config ARCH_S3C24XX
730         bool "Samsung S3C24XX SoCs"
731         select ARCH_HAS_CPUFREQ
732         select ARCH_REQUIRE_GPIOLIB
733         select CLKDEV_LOOKUP
734         select CLKSRC_SAMSUNG_PWM
735         select GENERIC_CLOCKEVENTS
736         select GPIO_SAMSUNG
737         select HAVE_S3C2410_I2C if I2C
738         select HAVE_S3C2410_WATCHDOG if WATCHDOG
739         select HAVE_S3C_RTC if RTC_CLASS
740         select MULTI_IRQ_HANDLER
741         select NEED_MACH_IO_H
742         select SAMSUNG_ATAGS
743         help
744           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
745           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
746           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
747           Samsung SMDK2410 development board (and derivatives).
748
749 config ARCH_S3C64XX
750         bool "Samsung S3C64XX"
751         select ARCH_HAS_CPUFREQ
752         select ARCH_REQUIRE_GPIOLIB
753         select ARM_AMBA
754         select ARM_VIC
755         select CLKDEV_LOOKUP
756         select CLKSRC_SAMSUNG_PWM
757         select COMMON_CLK
758         select CPU_V6K
759         select GENERIC_CLOCKEVENTS
760         select GPIO_SAMSUNG
761         select HAVE_S3C2410_I2C if I2C
762         select HAVE_S3C2410_WATCHDOG if WATCHDOG
763         select HAVE_TCM
764         select NO_IOPORT
765         select PLAT_SAMSUNG
766         select PM_GENERIC_DOMAINS
767         select S3C_DEV_NAND
768         select S3C_GPIO_TRACK
769         select SAMSUNG_ATAGS
770         select SAMSUNG_WAKEMASK
771         select SAMSUNG_WDT_RESET
772         select USB_ARCH_HAS_OHCI
773         help
774           Samsung S3C64XX series based systems
775
776 config ARCH_S5P64X0
777         bool "Samsung S5P6440 S5P6450"
778         select CLKDEV_LOOKUP
779         select CLKSRC_SAMSUNG_PWM
780         select CPU_V6
781         select GENERIC_CLOCKEVENTS
782         select GPIO_SAMSUNG
783         select HAVE_S3C2410_I2C if I2C
784         select HAVE_S3C2410_WATCHDOG if WATCHDOG
785         select HAVE_S3C_RTC if RTC_CLASS
786         select NEED_MACH_GPIO_H
787         select SAMSUNG_ATAGS
788         select SAMSUNG_WDT_RESET
789         help
790           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
791           SMDK6450.
792
793 config ARCH_S5PC100
794         bool "Samsung S5PC100"
795         select ARCH_REQUIRE_GPIOLIB
796         select CLKDEV_LOOKUP
797         select CLKSRC_SAMSUNG_PWM
798         select CPU_V7
799         select GENERIC_CLOCKEVENTS
800         select GPIO_SAMSUNG
801         select HAVE_S3C2410_I2C if I2C
802         select HAVE_S3C2410_WATCHDOG if WATCHDOG
803         select HAVE_S3C_RTC if RTC_CLASS
804         select NEED_MACH_GPIO_H
805         select SAMSUNG_ATAGS
806         select SAMSUNG_WDT_RESET
807         help
808           Samsung S5PC100 series based systems
809
810 config ARCH_S5PV210
811         bool "Samsung S5PV210/S5PC110"
812         select ARCH_HAS_CPUFREQ
813         select ARCH_HAS_HOLES_MEMORYMODEL
814         select ARCH_SPARSEMEM_ENABLE
815         select CLKDEV_LOOKUP
816         select CLKSRC_SAMSUNG_PWM
817         select CPU_V7
818         select GENERIC_CLOCKEVENTS
819         select GPIO_SAMSUNG
820         select HAVE_S3C2410_I2C if I2C
821         select HAVE_S3C2410_WATCHDOG if WATCHDOG
822         select HAVE_S3C_RTC if RTC_CLASS
823         select NEED_MACH_GPIO_H
824         select NEED_MACH_MEMORY_H
825         select SAMSUNG_ATAGS
826         help
827           Samsung S5PV210/S5PC110 series based systems
828
829 config ARCH_EXYNOS
830         bool "Samsung EXYNOS"
831         select ARCH_HAS_CPUFREQ
832         select ARCH_HAS_HOLES_MEMORYMODEL
833         select ARCH_REQUIRE_GPIOLIB
834         select ARCH_SPARSEMEM_ENABLE
835         select ARM_GIC
836         select COMMON_CLK
837         select CPU_V7
838         select GENERIC_CLOCKEVENTS
839         select HAVE_S3C2410_I2C if I2C
840         select HAVE_S3C2410_WATCHDOG if WATCHDOG
841         select HAVE_S3C_RTC if RTC_CLASS
842         select NEED_MACH_MEMORY_H
843         select SPARSE_IRQ
844         select USE_OF
845         help
846           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
847
848 config ARCH_DAVINCI
849         bool "TI DaVinci"
850         select ARCH_HAS_HOLES_MEMORYMODEL
851         select ARCH_REQUIRE_GPIOLIB
852         select CLKDEV_LOOKUP
853         select GENERIC_ALLOCATOR
854         select GENERIC_CLOCKEVENTS
855         select GENERIC_IRQ_CHIP
856         select HAVE_IDE
857         select TI_PRIV_EDMA
858         select USE_OF
859         select ZONE_DMA
860         help
861           Support for TI's DaVinci platform.
862
863 config ARCH_OMAP1
864         bool "TI OMAP1"
865         depends on MMU
866         select ARCH_HAS_CPUFREQ
867         select ARCH_HAS_HOLES_MEMORYMODEL
868         select ARCH_OMAP
869         select ARCH_REQUIRE_GPIOLIB
870         select CLKDEV_LOOKUP
871         select CLKSRC_MMIO
872         select GENERIC_CLOCKEVENTS
873         select GENERIC_IRQ_CHIP
874         select HAVE_IDE
875         select IRQ_DOMAIN
876         select NEED_MACH_IO_H if PCCARD
877         select NEED_MACH_MEMORY_H
878         help
879           Support for older TI OMAP1 (omap7xx, omap15xx or omap16xx)
880
881 endchoice
882
883 menu "Multiple platform selection"
884         depends on ARCH_MULTIPLATFORM
885
886 comment "CPU Core family selection"
887
888 config ARCH_MULTI_V4T
889         bool "ARMv4T based platforms (ARM720T, ARM920T, ...)"
890         depends on !ARCH_MULTI_V6_V7
891         select ARCH_MULTI_V4_V5
892         select CPU_ARM920T if !(CPU_ARM7TDMI || CPU_ARM720T || \
893                 CPU_ARM740T || CPU_ARM9TDMI || CPU_ARM922T || \
894                 CPU_ARM925T || CPU_ARM940T)
895
896 config ARCH_MULTI_V5
897         bool "ARMv5 based platforms (ARM926T, XSCALE, PJ1, ...)"
898         depends on !ARCH_MULTI_V6_V7
899         select ARCH_MULTI_V4_V5
900         select CPU_ARM926T if (!CPU_ARM946E || CPU_ARM1020 || \
901                 CPU_ARM1020E || CPU_ARM1022 || CPU_ARM1026 || \
902                 CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_FEROCEON)
903
904 config ARCH_MULTI_V4_V5
905         bool
906
907 config ARCH_MULTI_V6
908         bool "ARMv6 based platforms (ARM11)"
909         select ARCH_MULTI_V6_V7
910         select CPU_V6K
911
912 config ARCH_MULTI_V7
913         bool "ARMv7 based platforms (Cortex-A, PJ4, Scorpion, Krait)"
914         default y
915         select ARCH_MULTI_V6_V7
916         select CPU_V7
917         select HAVE_SMP
918
919 config ARCH_MULTI_V6_V7
920         bool
921         select MIGHT_HAVE_CACHE_L2X0
922
923 config ARCH_MULTI_CPU_AUTO
924         def_bool !(ARCH_MULTI_V4 || ARCH_MULTI_V4T || ARCH_MULTI_V6_V7)
925         select ARCH_MULTI_V5
926
927 endmenu
928
929 config ARCH_VIRT
930         bool "Dummy Virtual Machine" if ARCH_MULTI_V7
931         select ARM_AMBA
932         select ARM_GIC
933         select ARM_PSCI
934         select HAVE_ARM_ARCH_TIMER
935
936 #
937 # This is sorted alphabetically by mach-* pathname.  However, plat-*
938 # Kconfigs may be included either alphabetically (according to the
939 # plat- suffix) or along side the corresponding mach-* source.
940 #
941 source "arch/arm/mach-mvebu/Kconfig"
942
943 source "arch/arm/mach-at91/Kconfig"
944
945 source "arch/arm/mach-bcm/Kconfig"
946
947 source "arch/arm/mach-bcm2835/Kconfig"
948
949 source "arch/arm/mach-berlin/Kconfig"
950
951 source "arch/arm/mach-clps711x/Kconfig"
952
953 source "arch/arm/mach-cns3xxx/Kconfig"
954
955 source "arch/arm/mach-davinci/Kconfig"
956
957 source "arch/arm/mach-dove/Kconfig"
958
959 source "arch/arm/mach-ep93xx/Kconfig"
960
961 source "arch/arm/mach-footbridge/Kconfig"
962
963 source "arch/arm/mach-gemini/Kconfig"
964
965 source "arch/arm/mach-highbank/Kconfig"
966
967 source "arch/arm/mach-hisi/Kconfig"
968
969 source "arch/arm/mach-integrator/Kconfig"
970
971 source "arch/arm/mach-iop32x/Kconfig"
972
973 source "arch/arm/mach-iop33x/Kconfig"
974
975 source "arch/arm/mach-iop13xx/Kconfig"
976
977 source "arch/arm/mach-ixp4xx/Kconfig"
978
979 source "arch/arm/mach-keystone/Kconfig"
980
981 source "arch/arm/mach-kirkwood/Kconfig"
982
983 source "arch/arm/mach-ks8695/Kconfig"
984
985 source "arch/arm/mach-msm/Kconfig"
986
987 source "arch/arm/mach-moxart/Kconfig"
988
989 source "arch/arm/mach-mv78xx0/Kconfig"
990
991 source "arch/arm/mach-imx/Kconfig"
992
993 source "arch/arm/mach-mxs/Kconfig"
994
995 source "arch/arm/mach-netx/Kconfig"
996
997 source "arch/arm/mach-nomadik/Kconfig"
998
999 source "arch/arm/mach-nspire/Kconfig"
1000
1001 source "arch/arm/plat-omap/Kconfig"
1002
1003 source "arch/arm/mach-omap1/Kconfig"
1004
1005 source "arch/arm/mach-omap2/Kconfig"
1006
1007 source "arch/arm/mach-orion5x/Kconfig"
1008
1009 source "arch/arm/mach-picoxcell/Kconfig"
1010
1011 source "arch/arm/mach-pxa/Kconfig"
1012 source "arch/arm/plat-pxa/Kconfig"
1013
1014 source "arch/arm/mach-mmp/Kconfig"
1015
1016 source "arch/arm/mach-qcom/Kconfig"
1017
1018 source "arch/arm/mach-realview/Kconfig"
1019
1020 source "arch/arm/mach-rockchip/Kconfig"
1021
1022 source "arch/arm/mach-sa1100/Kconfig"
1023
1024 source "arch/arm/plat-samsung/Kconfig"
1025
1026 source "arch/arm/mach-socfpga/Kconfig"
1027
1028 source "arch/arm/mach-spear/Kconfig"
1029
1030 source "arch/arm/mach-sti/Kconfig"
1031
1032 source "arch/arm/mach-s3c24xx/Kconfig"
1033
1034 source "arch/arm/mach-s3c64xx/Kconfig"
1035
1036 source "arch/arm/mach-s5p64x0/Kconfig"
1037
1038 source "arch/arm/mach-s5pc100/Kconfig"
1039
1040 source "arch/arm/mach-s5pv210/Kconfig"
1041
1042 source "arch/arm/mach-exynos/Kconfig"
1043
1044 source "arch/arm/mach-shmobile/Kconfig"
1045
1046 source "arch/arm/mach-sunxi/Kconfig"
1047
1048 source "arch/arm/mach-prima2/Kconfig"
1049
1050 source "arch/arm/mach-tegra/Kconfig"
1051
1052 source "arch/arm/mach-u300/Kconfig"
1053
1054 source "arch/arm/mach-ux500/Kconfig"
1055
1056 source "arch/arm/mach-versatile/Kconfig"
1057
1058 source "arch/arm/mach-vexpress/Kconfig"
1059 source "arch/arm/plat-versatile/Kconfig"
1060
1061 source "arch/arm/mach-vt8500/Kconfig"
1062
1063 source "arch/arm/mach-w90x900/Kconfig"
1064
1065 source "arch/arm/mach-zynq/Kconfig"
1066
1067 # Definitions to make life easier
1068 config ARCH_ACORN
1069         bool
1070
1071 config PLAT_IOP
1072         bool
1073         select GENERIC_CLOCKEVENTS
1074
1075 config PLAT_ORION
1076         bool
1077         select CLKSRC_MMIO
1078         select COMMON_CLK
1079         select GENERIC_IRQ_CHIP
1080         select IRQ_DOMAIN
1081
1082 config PLAT_ORION_LEGACY
1083         bool
1084         select PLAT_ORION
1085
1086 config PLAT_PXA
1087         bool
1088
1089 config PLAT_VERSATILE
1090         bool
1091
1092 config ARM_TIMER_SP804
1093         bool
1094         select CLKSRC_MMIO
1095         select CLKSRC_OF if OF
1096
1097 source "arch/arm/firmware/Kconfig"
1098
1099 source arch/arm/mm/Kconfig
1100
1101 config ARM_NR_BANKS
1102         int
1103         default 16 if ARCH_EP93XX
1104         default 8
1105
1106 config IWMMXT
1107         bool "Enable iWMMXt support" if !CPU_PJ4
1108         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1109         default y if PXA27x || PXA3xx || ARCH_MMP || CPU_PJ4
1110         help
1111           Enable support for iWMMXt context switching at run time if
1112           running on a CPU that supports it.
1113
1114 config MULTI_IRQ_HANDLER
1115         bool
1116         help
1117           Allow each machine to specify it's own IRQ handler at run time.
1118
1119 if !MMU
1120 source "arch/arm/Kconfig-nommu"
1121 endif
1122
1123 config PJ4B_ERRATA_4742
1124         bool "PJ4B Errata 4742: IDLE Wake Up Commands can Cause the CPU Core to Cease Operation"
1125         depends on CPU_PJ4B && MACH_ARMADA_370
1126         default y
1127         help
1128           When coming out of either a Wait for Interrupt (WFI) or a Wait for
1129           Event (WFE) IDLE states, a specific timing sensitivity exists between
1130           the retiring WFI/WFE instructions and the newly issued subsequent
1131           instructions.  This sensitivity can result in a CPU hang scenario.
1132           Workaround:
1133           The software must insert either a Data Synchronization Barrier (DSB)
1134           or Data Memory Barrier (DMB) command immediately after the WFI/WFE
1135           instruction
1136
1137 config ARM_ERRATA_326103
1138         bool "ARM errata: FSR write bit incorrect on a SWP to read-only memory"
1139         depends on CPU_V6
1140         help
1141           Executing a SWP instruction to read-only memory does not set bit 11
1142           of the FSR on the ARM 1136 prior to r1p0. This causes the kernel to
1143           treat the access as a read, preventing a COW from occurring and
1144           causing the faulting task to livelock.
1145
1146 config ARM_ERRATA_411920
1147         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1148         depends on CPU_V6 || CPU_V6K
1149         help
1150           Invalidation of the Instruction Cache operation can
1151           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1152           It does not affect the MPCore. This option enables the ARM Ltd.
1153           recommended workaround.
1154
1155 config ARM_ERRATA_430973
1156         bool "ARM errata: Stale prediction on replaced interworking branch"
1157         depends on CPU_V7
1158         help
1159           This option enables the workaround for the 430973 Cortex-A8
1160           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1161           interworking branch is replaced with another code sequence at the
1162           same virtual address, whether due to self-modifying code or virtual
1163           to physical address re-mapping, Cortex-A8 does not recover from the
1164           stale interworking branch prediction. This results in Cortex-A8
1165           executing the new code sequence in the incorrect ARM or Thumb state.
1166           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1167           and also flushes the branch target cache at every context switch.
1168           Note that setting specific bits in the ACTLR register may not be
1169           available in non-secure mode.
1170
1171 config ARM_ERRATA_458693
1172         bool "ARM errata: Processor deadlock when a false hazard is created"
1173         depends on CPU_V7
1174         depends on !ARCH_MULTIPLATFORM
1175         help
1176           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1177           erratum. For very specific sequences of memory operations, it is
1178           possible for a hazard condition intended for a cache line to instead
1179           be incorrectly associated with a different cache line. This false
1180           hazard might then cause a processor deadlock. The workaround enables
1181           the L1 caching of the NEON accesses and disables the PLD instruction
1182           in the ACTLR register. Note that setting specific bits in the ACTLR
1183           register may not be available in non-secure mode.
1184
1185 config ARM_ERRATA_460075
1186         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1187         depends on CPU_V7
1188         depends on !ARCH_MULTIPLATFORM
1189         help
1190           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1191           erratum. Any asynchronous access to the L2 cache may encounter a
1192           situation in which recent store transactions to the L2 cache are lost
1193           and overwritten with stale memory contents from external memory. The
1194           workaround disables the write-allocate mode for the L2 cache via the
1195           ACTLR register. Note that setting specific bits in the ACTLR register
1196           may not be available in non-secure mode.
1197
1198 config ARM_ERRATA_742230
1199         bool "ARM errata: DMB operation may be faulty"
1200         depends on CPU_V7 && SMP
1201         depends on !ARCH_MULTIPLATFORM
1202         help
1203           This option enables the workaround for the 742230 Cortex-A9
1204           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1205           between two write operations may not ensure the correct visibility
1206           ordering of the two writes. This workaround sets a specific bit in
1207           the diagnostic register of the Cortex-A9 which causes the DMB
1208           instruction to behave as a DSB, ensuring the correct behaviour of
1209           the two writes.
1210
1211 config ARM_ERRATA_742231
1212         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1213         depends on CPU_V7 && SMP
1214         depends on !ARCH_MULTIPLATFORM
1215         help
1216           This option enables the workaround for the 742231 Cortex-A9
1217           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1218           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1219           accessing some data located in the same cache line, may get corrupted
1220           data due to bad handling of the address hazard when the line gets
1221           replaced from one of the CPUs at the same time as another CPU is
1222           accessing it. This workaround sets specific bits in the diagnostic
1223           register of the Cortex-A9 which reduces the linefill issuing
1224           capabilities of the processor.
1225
1226 config PL310_ERRATA_588369
1227         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1228         depends on CACHE_L2X0
1229         help
1230            The PL310 L2 cache controller implements three types of Clean &
1231            Invalidate maintenance operations: by Physical Address
1232            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1233            They are architecturally defined to behave as the execution of a
1234            clean operation followed immediately by an invalidate operation,
1235            both performing to the same memory location. This functionality
1236            is not correctly implemented in PL310 as clean lines are not
1237            invalidated as a result of these operations.
1238
1239 config ARM_ERRATA_643719
1240         bool "ARM errata: LoUIS bit field in CLIDR register is incorrect"
1241         depends on CPU_V7 && SMP
1242         help
1243           This option enables the workaround for the 643719 Cortex-A9 (prior to
1244           r1p0) erratum. On affected cores the LoUIS bit field of the CLIDR
1245           register returns zero when it should return one. The workaround
1246           corrects this value, ensuring cache maintenance operations which use
1247           it behave as intended and avoiding data corruption.
1248
1249 config ARM_ERRATA_720789
1250         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1251         depends on CPU_V7
1252         help
1253           This option enables the workaround for the 720789 Cortex-A9 (prior to
1254           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1255           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1256           As a consequence of this erratum, some TLB entries which should be
1257           invalidated are not, resulting in an incoherency in the system page
1258           tables. The workaround changes the TLB flushing routines to invalidate
1259           entries regardless of the ASID.
1260
1261 config PL310_ERRATA_727915
1262         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1263         depends on CACHE_L2X0
1264         help
1265           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1266           operation (offset 0x7FC). This operation runs in background so that
1267           PL310 can handle normal accesses while it is in progress. Under very
1268           rare circumstances, due to this erratum, write data can be lost when
1269           PL310 treats a cacheable write transaction during a Clean &
1270           Invalidate by Way operation.
1271
1272 config ARM_ERRATA_743622
1273         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1274         depends on CPU_V7
1275         depends on !ARCH_MULTIPLATFORM
1276         help
1277           This option enables the workaround for the 743622 Cortex-A9
1278           (r2p*) erratum. Under very rare conditions, a faulty
1279           optimisation in the Cortex-A9 Store Buffer may lead to data
1280           corruption. This workaround sets a specific bit in the diagnostic
1281           register of the Cortex-A9 which disables the Store Buffer
1282           optimisation, preventing the defect from occurring. This has no
1283           visible impact on the overall performance or power consumption of the
1284           processor.
1285
1286 config ARM_ERRATA_751472
1287         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1288         depends on CPU_V7
1289         depends on !ARCH_MULTIPLATFORM
1290         help
1291           This option enables the workaround for the 751472 Cortex-A9 (prior
1292           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1293           completion of a following broadcasted operation if the second
1294           operation is received by a CPU before the ICIALLUIS has completed,
1295           potentially leading to corrupted entries in the cache or TLB.
1296
1297 config PL310_ERRATA_753970
1298         bool "PL310 errata: cache sync operation may be faulty"
1299         depends on CACHE_PL310
1300         help
1301           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1302
1303           Under some condition the effect of cache sync operation on
1304           the store buffer still remains when the operation completes.
1305           This means that the store buffer is always asked to drain and
1306           this prevents it from merging any further writes. The workaround
1307           is to replace the normal offset of cache sync operation (0x730)
1308           by another offset targeting an unmapped PL310 register 0x740.
1309           This has the same effect as the cache sync operation: store buffer
1310           drain and waiting for all buffers empty.
1311
1312 config ARM_ERRATA_754322
1313         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1314         depends on CPU_V7
1315         help
1316           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1317           r3p*) erratum. A speculative memory access may cause a page table walk
1318           which starts prior to an ASID switch but completes afterwards. This
1319           can populate the micro-TLB with a stale entry which may be hit with
1320           the new ASID. This workaround places two dsb instructions in the mm
1321           switching code so that no page table walks can cross the ASID switch.
1322
1323 config ARM_ERRATA_754327
1324         bool "ARM errata: no automatic Store Buffer drain"
1325         depends on CPU_V7 && SMP
1326         help
1327           This option enables the workaround for the 754327 Cortex-A9 (prior to
1328           r2p0) erratum. The Store Buffer does not have any automatic draining
1329           mechanism and therefore a livelock may occur if an external agent
1330           continuously polls a memory location waiting to observe an update.
1331           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1332           written polling loops from denying visibility of updates to memory.
1333
1334 config ARM_ERRATA_364296
1335         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1336         depends on CPU_V6
1337         help
1338           This options enables the workaround for the 364296 ARM1136
1339           r0p2 erratum (possible cache data corruption with
1340           hit-under-miss enabled). It sets the undocumented bit 31 in
1341           the auxiliary control register and the FI bit in the control
1342           register, thus disabling hit-under-miss without putting the
1343           processor into full low interrupt latency mode. ARM11MPCore
1344           is not affected.
1345
1346 config ARM_ERRATA_764369
1347         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1348         depends on CPU_V7 && SMP
1349         help
1350           This option enables the workaround for erratum 764369
1351           affecting Cortex-A9 MPCore with two or more processors (all
1352           current revisions). Under certain timing circumstances, a data
1353           cache line maintenance operation by MVA targeting an Inner
1354           Shareable memory region may fail to proceed up to either the
1355           Point of Coherency or to the Point of Unification of the
1356           system. This workaround adds a DSB instruction before the
1357           relevant cache maintenance functions and sets a specific bit
1358           in the diagnostic control register of the SCU.
1359
1360 config PL310_ERRATA_769419
1361         bool "PL310 errata: no automatic Store Buffer drain"
1362         depends on CACHE_L2X0
1363         help
1364           On revisions of the PL310 prior to r3p2, the Store Buffer does
1365           not automatically drain. This can cause normal, non-cacheable
1366           writes to be retained when the memory system is idle, leading
1367           to suboptimal I/O performance for drivers using coherent DMA.
1368           This option adds a write barrier to the cpu_idle loop so that,
1369           on systems with an outer cache, the store buffer is drained
1370           explicitly.
1371
1372 config ARM_ERRATA_775420
1373        bool "ARM errata: A data cache maintenance operation which aborts, might lead to deadlock"
1374        depends on CPU_V7
1375        help
1376          This option enables the workaround for the 775420 Cortex-A9 (r2p2,
1377          r2p6,r2p8,r2p10,r3p0) erratum. In case a date cache maintenance
1378          operation aborts with MMU exception, it might cause the processor
1379          to deadlock. This workaround puts DSB before executing ISB if
1380          an abort may occur on cache maintenance.
1381
1382 config ARM_ERRATA_798181
1383         bool "ARM errata: TLBI/DSB failure on Cortex-A15"
1384         depends on CPU_V7 && SMP
1385         help
1386           On Cortex-A15 (r0p0..r3p2) the TLBI*IS/DSB operations are not
1387           adequately shooting down all use of the old entries. This
1388           option enables the Linux kernel workaround for this erratum
1389           which sends an IPI to the CPUs that are running the same ASID
1390           as the one being invalidated.
1391
1392 config ARM_ERRATA_773022
1393         bool "ARM errata: incorrect instructions may be executed from loop buffer"
1394         depends on CPU_V7
1395         help
1396           This option enables the workaround for the 773022 Cortex-A15
1397           (up to r0p4) erratum. In certain rare sequences of code, the
1398           loop buffer may deliver incorrect instructions. This
1399           workaround disables the loop buffer to avoid the erratum.
1400
1401 endmenu
1402
1403 source "arch/arm/common/Kconfig"
1404
1405 menu "Bus support"
1406
1407 config ARM_AMBA
1408         bool
1409
1410 config ISA
1411         bool
1412         help
1413           Find out whether you have ISA slots on your motherboard.  ISA is the
1414           name of a bus system, i.e. the way the CPU talks to the other stuff
1415           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1416           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1417           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1418
1419 # Select ISA DMA controller support
1420 config ISA_DMA
1421         bool
1422         select ISA_DMA_API
1423
1424 # Select ISA DMA interface
1425 config ISA_DMA_API
1426         bool
1427
1428 config PCI
1429         bool "PCI support" if MIGHT_HAVE_PCI
1430         help
1431           Find out whether you have a PCI motherboard. PCI is the name of a
1432           bus system, i.e. the way the CPU talks to the other stuff inside
1433           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1434           VESA. If you have PCI, say Y, otherwise N.
1435
1436 config PCI_DOMAINS
1437         bool
1438         depends on PCI
1439
1440 config PCI_NANOENGINE
1441         bool "BSE nanoEngine PCI support"
1442         depends on SA1100_NANOENGINE
1443         help
1444           Enable PCI on the BSE nanoEngine board.
1445
1446 config PCI_SYSCALL
1447         def_bool PCI
1448
1449 config PCI_HOST_ITE8152
1450         bool
1451         depends on PCI && MACH_ARMCORE
1452         default y
1453         select DMABOUNCE
1454
1455 source "drivers/pci/Kconfig"
1456 source "drivers/pci/pcie/Kconfig"
1457
1458 source "drivers/pcmcia/Kconfig"
1459
1460 endmenu
1461
1462 menu "Kernel Features"
1463
1464 config HAVE_SMP
1465         bool
1466         help
1467           This option should be selected by machines which have an SMP-
1468           capable CPU.
1469
1470           The only effect of this option is to make the SMP-related
1471           options available to the user for configuration.
1472
1473 config SMP
1474         bool "Symmetric Multi-Processing"
1475         depends on CPU_V6K || CPU_V7
1476         depends on GENERIC_CLOCKEVENTS
1477         depends on HAVE_SMP
1478         depends on MMU || ARM_MPU
1479         help
1480           This enables support for systems with more than one CPU. If you have
1481           a system with only one CPU, say N. If you have a system with more
1482           than one CPU, say Y.
1483
1484           If you say N here, the kernel will run on uni- and multiprocessor
1485           machines, but will use only one CPU of a multiprocessor machine. If
1486           you say Y here, the kernel will run on many, but not all,
1487           uniprocessor machines. On a uniprocessor machine, the kernel
1488           will run faster if you say N here.
1489
1490           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1491           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1492           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1493
1494           If you don't know what to do here, say N.
1495
1496 config SMP_ON_UP
1497         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1498         depends on SMP && !XIP_KERNEL && MMU
1499         default y
1500         help
1501           SMP kernels contain instructions which fail on non-SMP processors.
1502           Enabling this option allows the kernel to modify itself to make
1503           these instructions safe.  Disabling it allows about 1K of space
1504           savings.
1505
1506           If you don't know what to do here, say Y.
1507
1508 config ARM_CPU_TOPOLOGY
1509         bool "Support cpu topology definition"
1510         depends on SMP && CPU_V7
1511         default y
1512         help
1513           Support ARM cpu topology definition. The MPIDR register defines
1514           affinity between processors which is then used to describe the cpu
1515           topology of an ARM System.
1516
1517 config SCHED_MC
1518         bool "Multi-core scheduler support"
1519         depends on ARM_CPU_TOPOLOGY
1520         help
1521           Multi-core scheduler support improves the CPU scheduler's decision
1522           making when dealing with multi-core CPU chips at a cost of slightly
1523           increased overhead in some places. If unsure say N here.
1524
1525 config SCHED_SMT
1526         bool "SMT scheduler support"
1527         depends on ARM_CPU_TOPOLOGY
1528         help
1529           Improves the CPU scheduler's decision making when dealing with
1530           MultiThreading at a cost of slightly increased overhead in some
1531           places. If unsure say N here.
1532
1533 config HAVE_ARM_SCU
1534         bool
1535         help
1536           This option enables support for the ARM system coherency unit
1537
1538 config HAVE_ARM_ARCH_TIMER
1539         bool "Architected timer support"
1540         depends on CPU_V7
1541         select ARM_ARCH_TIMER
1542         select GENERIC_CLOCKEVENTS
1543         help
1544           This option enables support for the ARM architected timer
1545
1546 config HAVE_ARM_TWD
1547         bool
1548         depends on SMP
1549         select CLKSRC_OF if OF
1550         help
1551           This options enables support for the ARM timer and watchdog unit
1552
1553 config MCPM
1554         bool "Multi-Cluster Power Management"
1555         depends on CPU_V7 && SMP
1556         help
1557           This option provides the common power management infrastructure
1558           for (multi-)cluster based systems, such as big.LITTLE based
1559           systems.
1560
1561 config BIG_LITTLE
1562         bool "big.LITTLE support (Experimental)"
1563         depends on CPU_V7 && SMP
1564         select MCPM
1565         help
1566           This option enables support selections for the big.LITTLE
1567           system architecture.
1568
1569 config BL_SWITCHER
1570         bool "big.LITTLE switcher support"
1571         depends on BIG_LITTLE && MCPM && HOTPLUG_CPU
1572         select CPU_PM
1573         select ARM_CPU_SUSPEND
1574         help
1575           The big.LITTLE "switcher" provides the core functionality to
1576           transparently handle transition between a cluster of A15's
1577           and a cluster of A7's in a big.LITTLE system.
1578
1579 config BL_SWITCHER_DUMMY_IF
1580         tristate "Simple big.LITTLE switcher user interface"
1581         depends on BL_SWITCHER && DEBUG_KERNEL
1582         help
1583           This is a simple and dummy char dev interface to control
1584           the big.LITTLE switcher core code.  It is meant for
1585           debugging purposes only.
1586
1587 choice
1588         prompt "Memory split"
1589         default VMSPLIT_3G
1590         help
1591           Select the desired split between kernel and user memory.
1592
1593           If you are not absolutely sure what you are doing, leave this
1594           option alone!
1595
1596         config VMSPLIT_3G
1597                 bool "3G/1G user/kernel split"
1598         config VMSPLIT_2G
1599                 bool "2G/2G user/kernel split"
1600         config VMSPLIT_1G
1601                 bool "1G/3G user/kernel split"
1602 endchoice
1603
1604 config PAGE_OFFSET
1605         hex
1606         default 0x40000000 if VMSPLIT_1G
1607         default 0x80000000 if VMSPLIT_2G
1608         default 0xC0000000
1609
1610 config NR_CPUS
1611         int "Maximum number of CPUs (2-32)"
1612         range 2 32
1613         depends on SMP
1614         default "4"
1615
1616 config HOTPLUG_CPU
1617         bool "Support for hot-pluggable CPUs"
1618         depends on SMP
1619         help
1620           Say Y here to experiment with turning CPUs off and on.  CPUs
1621           can be controlled through /sys/devices/system/cpu.
1622
1623 config ARM_PSCI
1624         bool "Support for the ARM Power State Coordination Interface (PSCI)"
1625         depends on CPU_V7
1626         help
1627           Say Y here if you want Linux to communicate with system firmware
1628           implementing the PSCI specification for CPU-centric power
1629           management operations described in ARM document number ARM DEN
1630           0022A ("Power State Coordination Interface System Software on
1631           ARM processors").
1632
1633 # The GPIO number here must be sorted by descending number. In case of
1634 # a multiplatform kernel, we just want the highest value required by the
1635 # selected platforms.
1636 config ARCH_NR_GPIO
1637         int
1638         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1639         default 512 if ARCH_EXYNOS || ARCH_KEYSTONE || SOC_OMAP5 || SOC_DRA7XX || ARCH_S3C24XX || ARCH_S3C64XX
1640         default 392 if ARCH_U8500
1641         default 352 if ARCH_VT8500
1642         default 288 if ARCH_SUNXI
1643         default 264 if MACH_H4700
1644         default 0
1645         help
1646           Maximum number of GPIOs in the system.
1647
1648           If unsure, leave the default value.
1649
1650 source kernel/Kconfig.preempt
1651
1652 config HZ_FIXED
1653         int
1654         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1655                 ARCH_S5PV210 || ARCH_EXYNOS4
1656         default AT91_TIMER_HZ if ARCH_AT91
1657         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE_LEGACY
1658         default 0
1659
1660 choice
1661         depends on HZ_FIXED = 0
1662         prompt "Timer frequency"
1663
1664 config HZ_100
1665         bool "100 Hz"
1666
1667 config HZ_200
1668         bool "200 Hz"
1669
1670 config HZ_250
1671         bool "250 Hz"
1672
1673 config HZ_300
1674         bool "300 Hz"
1675
1676 config HZ_500
1677         bool "500 Hz"
1678
1679 config HZ_1000
1680         bool "1000 Hz"
1681
1682 endchoice
1683
1684 config HZ
1685         int
1686         default HZ_FIXED if HZ_FIXED != 0
1687         default 100 if HZ_100
1688         default 200 if HZ_200
1689         default 250 if HZ_250
1690         default 300 if HZ_300
1691         default 500 if HZ_500
1692         default 1000
1693
1694 config SCHED_HRTICK
1695         def_bool HIGH_RES_TIMERS
1696
1697 config THUMB2_KERNEL
1698         bool "Compile the kernel in Thumb-2 mode" if !CPU_THUMBONLY
1699         depends on (CPU_V7 || CPU_V7M) && !CPU_V6 && !CPU_V6K
1700         default y if CPU_THUMBONLY
1701         select AEABI
1702         select ARM_ASM_UNIFIED
1703         select ARM_UNWIND
1704         help
1705           By enabling this option, the kernel will be compiled in
1706           Thumb-2 mode. A compiler/assembler that understand the unified
1707           ARM-Thumb syntax is needed.
1708
1709           If unsure, say N.
1710
1711 config THUMB2_AVOID_R_ARM_THM_JUMP11
1712         bool "Work around buggy Thumb-2 short branch relocations in gas"
1713         depends on THUMB2_KERNEL && MODULES
1714         default y
1715         help
1716           Various binutils versions can resolve Thumb-2 branches to
1717           locally-defined, preemptible global symbols as short-range "b.n"
1718           branch instructions.
1719
1720           This is a problem, because there's no guarantee the final
1721           destination of the symbol, or any candidate locations for a
1722           trampoline, are within range of the branch.  For this reason, the
1723           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1724           relocation in modules at all, and it makes little sense to add
1725           support.
1726
1727           The symptom is that the kernel fails with an "unsupported
1728           relocation" error when loading some modules.
1729
1730           Until fixed tools are available, passing
1731           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1732           code which hits this problem, at the cost of a bit of extra runtime
1733           stack usage in some cases.
1734
1735           The problem is described in more detail at:
1736               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1737
1738           Only Thumb-2 kernels are affected.
1739
1740           Unless you are sure your tools don't have this problem, say Y.
1741
1742 config ARM_ASM_UNIFIED
1743         bool
1744
1745 config AEABI
1746         bool "Use the ARM EABI to compile the kernel"
1747         help
1748           This option allows for the kernel to be compiled using the latest
1749           ARM ABI (aka EABI).  This is only useful if you are using a user
1750           space environment that is also compiled with EABI.
1751
1752           Since there are major incompatibilities between the legacy ABI and
1753           EABI, especially with regard to structure member alignment, this
1754           option also changes the kernel syscall calling convention to
1755           disambiguate both ABIs and allow for backward compatibility support
1756           (selected with CONFIG_OABI_COMPAT).
1757
1758           To use this you need GCC version 4.0.0 or later.
1759
1760 config OABI_COMPAT
1761         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1762         depends on AEABI && !THUMB2_KERNEL
1763         help
1764           This option preserves the old syscall interface along with the
1765           new (ARM EABI) one. It also provides a compatibility layer to
1766           intercept syscalls that have structure arguments which layout
1767           in memory differs between the legacy ABI and the new ARM EABI
1768           (only for non "thumb" binaries). This option adds a tiny
1769           overhead to all syscalls and produces a slightly larger kernel.
1770
1771           The seccomp filter system will not be available when this is
1772           selected, since there is no way yet to sensibly distinguish
1773           between calling conventions during filtering.
1774
1775           If you know you'll be using only pure EABI user space then you
1776           can say N here. If this option is not selected and you attempt
1777           to execute a legacy ABI binary then the result will be
1778           UNPREDICTABLE (in fact it can be predicted that it won't work
1779           at all). If in doubt say N.
1780
1781 config ARCH_HAS_HOLES_MEMORYMODEL
1782         bool
1783
1784 config ARCH_SPARSEMEM_ENABLE
1785         bool
1786
1787 config ARCH_SPARSEMEM_DEFAULT
1788         def_bool ARCH_SPARSEMEM_ENABLE
1789
1790 config ARCH_SELECT_MEMORY_MODEL
1791         def_bool ARCH_SPARSEMEM_ENABLE
1792
1793 config HAVE_ARCH_PFN_VALID
1794         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1795
1796 config HIGHMEM
1797         bool "High Memory Support"
1798         depends on MMU
1799         help
1800           The address space of ARM processors is only 4 Gigabytes large
1801           and it has to accommodate user address space, kernel address
1802           space as well as some memory mapped IO. That means that, if you
1803           have a large amount of physical memory and/or IO, not all of the
1804           memory can be "permanently mapped" by the kernel. The physical
1805           memory that is not permanently mapped is called "high memory".
1806
1807           Depending on the selected kernel/user memory split, minimum
1808           vmalloc space and actual amount of RAM, you may not need this
1809           option which should result in a slightly faster kernel.
1810
1811           If unsure, say n.
1812
1813 config HIGHPTE
1814         bool "Allocate 2nd-level pagetables from highmem"
1815         depends on HIGHMEM
1816
1817 config HW_PERF_EVENTS
1818         bool "Enable hardware performance counter support for perf events"
1819         depends on PERF_EVENTS
1820         default y
1821         help
1822           Enable hardware performance counter support for perf events. If
1823           disabled, perf events will use software events only.
1824
1825 config SYS_SUPPORTS_HUGETLBFS
1826        def_bool y
1827        depends on ARM_LPAE
1828
1829 config HAVE_ARCH_TRANSPARENT_HUGEPAGE
1830        def_bool y
1831        depends on ARM_LPAE
1832
1833 config ARCH_WANT_GENERAL_HUGETLB
1834         def_bool y
1835
1836 source "mm/Kconfig"
1837
1838 config FORCE_MAX_ZONEORDER
1839         int "Maximum zone order" if ARCH_SHMOBILE_LEGACY
1840         range 11 64 if ARCH_SHMOBILE_LEGACY
1841         default "12" if SOC_AM33XX
1842         default "9" if SA1111 || ARCH_EFM32
1843         default "11"
1844         help
1845           The kernel memory allocator divides physically contiguous memory
1846           blocks into "zones", where each zone is a power of two number of
1847           pages.  This option selects the largest power of two that the kernel
1848           keeps in the memory allocator.  If you need to allocate very large
1849           blocks of physically contiguous memory, then you may need to
1850           increase this value.
1851
1852           This config option is actually maximum order plus one. For example,
1853           a value of 11 means that the largest free memory block is 2^10 pages.
1854
1855 config ALIGNMENT_TRAP
1856         bool
1857         depends on CPU_CP15_MMU
1858         default y if !ARCH_EBSA110
1859         select HAVE_PROC_CPU if PROC_FS
1860         help
1861           ARM processors cannot fetch/store information which is not
1862           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1863           address divisible by 4. On 32-bit ARM processors, these non-aligned
1864           fetch/store instructions will be emulated in software if you say
1865           here, which has a severe performance impact. This is necessary for
1866           correct operation of some network protocols. With an IP-only
1867           configuration it is safe to say N, otherwise say Y.
1868
1869 config UACCESS_WITH_MEMCPY
1870         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user()"
1871         depends on MMU
1872         default y if CPU_FEROCEON
1873         help
1874           Implement faster copy_to_user and clear_user methods for CPU
1875           cores where a 8-word STM instruction give significantly higher
1876           memory write throughput than a sequence of individual 32bit stores.
1877
1878           A possible side effect is a slight increase in scheduling latency
1879           between threads sharing the same address space if they invoke
1880           such copy operations with large buffers.
1881
1882           However, if the CPU data cache is using a write-allocate mode,
1883           this option is unlikely to provide any performance gain.
1884
1885 config SECCOMP
1886         bool
1887         prompt "Enable seccomp to safely compute untrusted bytecode"
1888         ---help---
1889           This kernel feature is useful for number crunching applications
1890           that may need to compute untrusted bytecode during their
1891           execution. By using pipes or other transports made available to
1892           the process as file descriptors supporting the read/write
1893           syscalls, it's possible to isolate those applications in
1894           their own address space using seccomp. Once seccomp is
1895           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1896           and the task is only allowed to execute a few safe syscalls
1897           defined by each seccomp mode.
1898
1899 config SWIOTLB
1900         def_bool y
1901
1902 config IOMMU_HELPER
1903         def_bool SWIOTLB
1904
1905 config XEN_DOM0
1906         def_bool y
1907         depends on XEN
1908
1909 config XEN
1910         bool "Xen guest support on ARM (EXPERIMENTAL)"
1911         depends on ARM && AEABI && OF
1912         depends on CPU_V7 && !CPU_V6
1913         depends on !GENERIC_ATOMIC64
1914         select ARM_PSCI
1915         select SWIOTLB_XEN
1916         select ARCH_DMA_ADDR_T_64BIT
1917         help
1918           Say Y if you want to run Linux in a Virtual Machine on Xen on ARM.
1919
1920 endmenu
1921
1922 menu "Boot options"
1923
1924 config USE_OF
1925         bool "Flattened Device Tree support"
1926         select IRQ_DOMAIN
1927         select OF
1928         select OF_EARLY_FLATTREE
1929         help
1930           Include support for flattened device tree machine descriptions.
1931
1932 config ATAGS
1933         bool "Support for the traditional ATAGS boot data passing" if USE_OF
1934         default y
1935         help
1936           This is the traditional way of passing data to the kernel at boot
1937           time. If you are solely relying on the flattened device tree (or
1938           the ARM_ATAG_DTB_COMPAT option) then you may unselect this option
1939           to remove ATAGS support from your kernel binary.  If unsure,
1940           leave this to y.
1941
1942 config DEPRECATED_PARAM_STRUCT
1943         bool "Provide old way to pass kernel parameters"
1944         depends on ATAGS
1945         help
1946           This was deprecated in 2001 and announced to live on for 5 years.
1947           Some old boot loaders still use this way.
1948
1949 # Compressed boot loader in ROM.  Yes, we really want to ask about
1950 # TEXT and BSS so we preserve their values in the config files.
1951 config ZBOOT_ROM_TEXT
1952         hex "Compressed ROM boot loader base address"
1953         default "0"
1954         help
1955           The physical address at which the ROM-able zImage is to be
1956           placed in the target.  Platforms which normally make use of
1957           ROM-able zImage formats normally set this to a suitable
1958           value in their defconfig file.
1959
1960           If ZBOOT_ROM is not enabled, this has no effect.
1961
1962 config ZBOOT_ROM_BSS
1963         hex "Compressed ROM boot loader BSS address"
1964         default "0"
1965         help
1966           The base address of an area of read/write memory in the target
1967           for the ROM-able zImage which must be available while the
1968           decompressor is running. It must be large enough to hold the
1969           entire decompressed kernel plus an additional 128 KiB.
1970           Platforms which normally make use of ROM-able zImage formats
1971           normally set this to a suitable value in their defconfig file.
1972
1973           If ZBOOT_ROM is not enabled, this has no effect.
1974
1975 config ZBOOT_ROM
1976         bool "Compressed boot loader in ROM/flash"
1977         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1978         depends on !ARM_APPENDED_DTB && !XIP_KERNEL && !AUTO_ZRELADDR
1979         help
1980           Say Y here if you intend to execute your compressed kernel image
1981           (zImage) directly from ROM or flash.  If unsure, say N.
1982
1983 choice
1984         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1985         depends on ZBOOT_ROM && ARCH_SH7372
1986         default ZBOOT_ROM_NONE
1987         help
1988           Include experimental SD/MMC loading code in the ROM-able zImage.
1989           With this enabled it is possible to write the ROM-able zImage
1990           kernel image to an MMC or SD card and boot the kernel straight
1991           from the reset vector. At reset the processor Mask ROM will load
1992           the first part of the ROM-able zImage which in turn loads the
1993           rest the kernel image to RAM.
1994
1995 config ZBOOT_ROM_NONE
1996         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1997         help
1998           Do not load image from SD or MMC
1999
2000 config ZBOOT_ROM_MMCIF
2001         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
2002         help
2003           Load image from MMCIF hardware block.
2004
2005 config ZBOOT_ROM_SH_MOBILE_SDHI
2006         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
2007         help
2008           Load image from SDHI hardware block
2009
2010 endchoice
2011
2012 config ARM_APPENDED_DTB
2013         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
2014         depends on OF
2015         help
2016           With this option, the boot code will look for a device tree binary
2017           (DTB) appended to zImage
2018           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
2019
2020           This is meant as a backward compatibility convenience for those
2021           systems with a bootloader that can't be upgraded to accommodate
2022           the documented boot protocol using a device tree.
2023
2024           Beware that there is very little in terms of protection against
2025           this option being confused by leftover garbage in memory that might
2026           look like a DTB header after a reboot if no actual DTB is appended
2027           to zImage.  Do not leave this option active in a production kernel
2028           if you don't intend to always append a DTB.  Proper passing of the
2029           location into r2 of a bootloader provided DTB is always preferable
2030           to this option.
2031
2032 config ARM_ATAG_DTB_COMPAT
2033         bool "Supplement the appended DTB with traditional ATAG information"
2034         depends on ARM_APPENDED_DTB
2035         help
2036           Some old bootloaders can't be updated to a DTB capable one, yet
2037           they provide ATAGs with memory configuration, the ramdisk address,
2038           the kernel cmdline string, etc.  Such information is dynamically
2039           provided by the bootloader and can't always be stored in a static
2040           DTB.  To allow a device tree enabled kernel to be used with such
2041           bootloaders, this option allows zImage to extract the information
2042           from the ATAG list and store it at run time into the appended DTB.
2043
2044 choice
2045         prompt "Kernel command line type" if ARM_ATAG_DTB_COMPAT
2046         default ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2047
2048 config ARM_ATAG_DTB_COMPAT_CMDLINE_FROM_BOOTLOADER
2049         bool "Use bootloader kernel arguments if available"
2050         help
2051           Uses the command-line options passed by the boot loader instead of
2052           the device tree bootargs property. If the boot loader doesn't provide
2053           any, the device tree bootargs property will be used.
2054
2055 config ARM_ATAG_DTB_COMPAT_CMDLINE_EXTEND
2056         bool "Extend with bootloader kernel arguments"
2057         help
2058           The command-line arguments provided by the boot loader will be
2059           appended to the the device tree bootargs property.
2060
2061 endchoice
2062
2063 config CMDLINE
2064         string "Default kernel command string"
2065         default ""
2066         help
2067           On some architectures (EBSA110 and CATS), there is currently no way
2068           for the boot loader to pass arguments to the kernel. For these
2069           architectures, you should supply some command-line options at build
2070           time by entering them here. As a minimum, you should specify the
2071           memory size and the root device (e.g., mem=64M root=/dev/nfs).
2072
2073 choice
2074         prompt "Kernel command line type" if CMDLINE != ""
2075         default CMDLINE_FROM_BOOTLOADER
2076         depends on ATAGS
2077
2078 config CMDLINE_FROM_BOOTLOADER
2079         bool "Use bootloader kernel arguments if available"
2080         help
2081           Uses the command-line options passed by the boot loader. If
2082           the boot loader doesn't provide any, the default kernel command
2083           string provided in CMDLINE will be used.
2084
2085 config CMDLINE_EXTEND
2086         bool "Extend bootloader kernel arguments"
2087         help
2088           The command-line arguments provided by the boot loader will be
2089           appended to the default kernel command string.
2090
2091 config CMDLINE_FORCE
2092         bool "Always use the default kernel command string"
2093         help
2094           Always use the default kernel command string, even if the boot
2095           loader passes other arguments to the kernel.
2096           This is useful if you cannot or don't want to change the
2097           command-line options your boot loader passes to the kernel.
2098 endchoice
2099
2100 config XIP_KERNEL
2101         bool "Kernel Execute-In-Place from ROM"
2102         depends on !ARM_LPAE && !ARCH_MULTIPLATFORM
2103         help
2104           Execute-In-Place allows the kernel to run from non-volatile storage
2105           directly addressable by the CPU, such as NOR flash. This saves RAM
2106           space since the text section of the kernel is not loaded from flash
2107           to RAM.  Read-write sections, such as the data section and stack,
2108           are still copied to RAM.  The XIP kernel is not compressed since
2109           it has to run directly from flash, so it will take more space to
2110           store it.  The flash address used to link the kernel object files,
2111           and for storing it, is configuration dependent. Therefore, if you
2112           say Y here, you must know the proper physical address where to
2113           store the kernel image depending on your own flash memory usage.
2114
2115           Also note that the make target becomes "make xipImage" rather than
2116           "make zImage" or "make Image".  The final kernel binary to put in
2117           ROM memory will be arch/arm/boot/xipImage.
2118
2119           If unsure, say N.
2120
2121 config XIP_PHYS_ADDR
2122         hex "XIP Kernel Physical Location"
2123         depends on XIP_KERNEL
2124         default "0x00080000"
2125         help
2126           This is the physical address in your flash memory the kernel will
2127           be linked for and stored to.  This address is dependent on your
2128           own flash usage.
2129
2130 config KEXEC
2131         bool "Kexec system call (EXPERIMENTAL)"
2132         depends on (!SMP || PM_SLEEP_SMP)
2133         help
2134           kexec is a system call that implements the ability to shutdown your
2135           current kernel, and to start another kernel.  It is like a reboot
2136           but it is independent of the system firmware.   And like a reboot
2137           you can start any kernel with it, not just Linux.
2138
2139           It is an ongoing process to be certain the hardware in a machine
2140           is properly shutdown, so do not be surprised if this code does not
2141           initially work for you.
2142
2143 config ATAGS_PROC
2144         bool "Export atags in procfs"
2145         depends on ATAGS && KEXEC
2146         default y
2147         help
2148           Should the atags used to boot the kernel be exported in an "atags"
2149           file in procfs. Useful with kexec.
2150
2151 config CRASH_DUMP
2152         bool "Build kdump crash kernel (EXPERIMENTAL)"
2153         help
2154           Generate crash dump after being started by kexec. This should
2155           be normally only set in special crash dump kernels which are
2156           loaded in the main kernel with kexec-tools into a specially
2157           reserved region and then later executed after a crash by
2158           kdump/kexec. The crash dump kernel must be compiled to a
2159           memory address not used by the main kernel
2160
2161           For more details see Documentation/kdump/kdump.txt
2162
2163 config AUTO_ZRELADDR
2164         bool "Auto calculation of the decompressed kernel image address"
2165         help
2166           ZRELADDR is the physical address where the decompressed kernel
2167           image will be placed. If AUTO_ZRELADDR is selected, the address
2168           will be determined at run-time by masking the current IP with
2169           0xf8000000. This assumes the zImage being placed in the first 128MB
2170           from start of memory.
2171
2172 endmenu
2173
2174 menu "CPU Power Management"
2175
2176 if ARCH_HAS_CPUFREQ
2177 source "drivers/cpufreq/Kconfig"
2178 endif
2179
2180 source "drivers/cpuidle/Kconfig"
2181
2182 endmenu
2183
2184 menu "Floating point emulation"
2185
2186 comment "At least one emulation must be selected"
2187
2188 config FPE_NWFPE
2189         bool "NWFPE math emulation"
2190         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2191         ---help---
2192           Say Y to include the NWFPE floating point emulator in the kernel.
2193           This is necessary to run most binaries. Linux does not currently
2194           support floating point hardware so you need to say Y here even if
2195           your machine has an FPA or floating point co-processor podule.
2196
2197           You may say N here if you are going to load the Acorn FPEmulator
2198           early in the bootup.
2199
2200 config FPE_NWFPE_XP
2201         bool "Support extended precision"
2202         depends on FPE_NWFPE
2203         help
2204           Say Y to include 80-bit support in the kernel floating-point
2205           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2206           Note that gcc does not generate 80-bit operations by default,
2207           so in most cases this option only enlarges the size of the
2208           floating point emulator without any good reason.
2209
2210           You almost surely want to say N here.
2211
2212 config FPE_FASTFPE
2213         bool "FastFPE math emulation (EXPERIMENTAL)"
2214         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3
2215         ---help---
2216           Say Y here to include the FAST floating point emulator in the kernel.
2217           This is an experimental much faster emulator which now also has full
2218           precision for the mantissa.  It does not support any exceptions.
2219           It is very simple, and approximately 3-6 times faster than NWFPE.
2220
2221           It should be sufficient for most programs.  It may be not suitable
2222           for scientific calculations, but you have to check this for yourself.
2223           If you do not feel you need a faster FP emulation you should better
2224           choose NWFPE.
2225
2226 config VFP
2227         bool "VFP-format floating point maths"
2228         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2229         help
2230           Say Y to include VFP support code in the kernel. This is needed
2231           if your hardware includes a VFP unit.
2232
2233           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2234           release notes and additional status information.
2235
2236           Say N if your target does not have VFP hardware.
2237
2238 config VFPv3
2239         bool
2240         depends on VFP
2241         default y if CPU_V7
2242
2243 config NEON
2244         bool "Advanced SIMD (NEON) Extension support"
2245         depends on VFPv3 && CPU_V7
2246         help
2247           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2248           Extension.
2249
2250 config KERNEL_MODE_NEON
2251         bool "Support for NEON in kernel mode"
2252         depends on NEON && AEABI
2253         help
2254           Say Y to include support for NEON in kernel mode.
2255
2256 endmenu
2257
2258 menu "Userspace binary formats"
2259
2260 source "fs/Kconfig.binfmt"
2261
2262 config ARTHUR
2263         tristate "RISC OS personality"
2264         depends on !AEABI
2265         help
2266           Say Y here to include the kernel code necessary if you want to run
2267           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2268           experimental; if this sounds frightening, say N and sleep in peace.
2269           You can also say M here to compile this support as a module (which
2270           will be called arthur).
2271
2272 endmenu
2273
2274 menu "Power management options"
2275
2276 source "kernel/power/Kconfig"
2277
2278 config ARCH_SUSPEND_POSSIBLE
2279         depends on !ARCH_S5PC100
2280         depends on CPU_ARM920T || CPU_ARM926T || CPU_FEROCEON || CPU_SA1100 || \
2281                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE || CPU_MOHAWK
2282         def_bool y
2283
2284 config ARM_CPU_SUSPEND
2285         def_bool PM_SLEEP
2286
2287 endmenu
2288
2289 source "net/Kconfig"
2290
2291 source "drivers/Kconfig"
2292
2293 source "fs/Kconfig"
2294
2295 source "arch/arm/Kconfig.debug"
2296
2297 source "security/Kconfig"
2298
2299 source "crypto/Kconfig"
2300
2301 source "lib/Kconfig"
2302
2303 source "arch/arm/kvm/Kconfig"